1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -O0 -mtriple=mipsel-linux-gnu -global-isel -verify-machineinstrs %s -o -| FileCheck %s -check-prefixes=MIPS32
4 define i32 @sub_i32(i32 %x, i32 %y) {
5 ; MIPS32-LABEL: sub_i32:
6 ; MIPS32: # %bb.0: # %entry
7 ; MIPS32-NEXT: subu $2, $4, $5
15 define signext i8 @sub_i8_sext(i8 signext %a, i8 signext %b) {
16 ; MIPS32-LABEL: sub_i8_sext:
17 ; MIPS32: # %bb.0: # %entry
18 ; MIPS32-NEXT: subu $4, $5, $4
19 ; MIPS32-NEXT: sll $4, $4, 24
20 ; MIPS32-NEXT: sra $2, $4, 24
28 define zeroext i8 @sub_i8_zext(i8 zeroext %a, i8 zeroext %b) {
29 ; MIPS32-LABEL: sub_i8_zext:
30 ; MIPS32: # %bb.0: # %entry
31 ; MIPS32-NEXT: subu $4, $5, $4
32 ; MIPS32-NEXT: lui $5, 0
33 ; MIPS32-NEXT: ori $5, $5, 255
34 ; MIPS32-NEXT: and $2, $4, $5
42 define i8 @sub_i8_aext(i8 %a, i8 %b) {
43 ; MIPS32-LABEL: sub_i8_aext:
44 ; MIPS32: # %bb.0: # %entry
45 ; MIPS32-NEXT: subu $2, $5, $4
53 define signext i16 @sub_i16_sext(i16 signext %a, i16 signext %b) {
54 ; MIPS32-LABEL: sub_i16_sext:
55 ; MIPS32: # %bb.0: # %entry
56 ; MIPS32-NEXT: subu $4, $5, $4
57 ; MIPS32-NEXT: sll $4, $4, 16
58 ; MIPS32-NEXT: sra $2, $4, 16
66 define zeroext i16 @sub_i16_zext(i16 zeroext %a, i16 zeroext %b) {
67 ; MIPS32-LABEL: sub_i16_zext:
68 ; MIPS32: # %bb.0: # %entry
69 ; MIPS32-NEXT: subu $4, $5, $4
70 ; MIPS32-NEXT: lui $5, 0
71 ; MIPS32-NEXT: ori $5, $5, 65535
72 ; MIPS32-NEXT: and $2, $4, $5
80 define i16 @sub_i16_aext(i16 %a, i16 %b) {
81 ; MIPS32-LABEL: sub_i16_aext:
82 ; MIPS32: # %bb.0: # %entry
83 ; MIPS32-NEXT: subu $2, $5, $4
91 define i64 @sub_i64(i64 %a, i64 %b) {
92 ; MIPS32-LABEL: sub_i64:
93 ; MIPS32: # %bb.0: # %entry
94 ; MIPS32-NEXT: subu $2, $6, $4
95 ; MIPS32-NEXT: sltu $4, $6, $4
96 ; MIPS32-NEXT: subu $5, $7, $5
97 ; MIPS32-NEXT: lui $6, 0
98 ; MIPS32-NEXT: ori $6, $6, 1
99 ; MIPS32-NEXT: and $4, $4, $6
100 ; MIPS32-NEXT: subu $3, $5, $4
101 ; MIPS32-NEXT: jr $ra
104 %sub = sub i64 %b, %a
108 define i128 @sub_i128(i128 %a, i128 %b) {
109 ; MIPS32-LABEL: sub_i128:
110 ; MIPS32: # %bb.0: # %entry
111 ; MIPS32-NEXT: addiu $1, $sp, 16
112 ; MIPS32-NEXT: lw $1, 0($1)
113 ; MIPS32-NEXT: addiu $2, $sp, 20
114 ; MIPS32-NEXT: lw $2, 0($2)
115 ; MIPS32-NEXT: addiu $3, $sp, 24
116 ; MIPS32-NEXT: lw $3, 0($3)
117 ; MIPS32-NEXT: addiu $8, $sp, 28
118 ; MIPS32-NEXT: lw $8, 0($8)
119 ; MIPS32-NEXT: subu $9, $1, $4
120 ; MIPS32-NEXT: sltu $1, $1, $4
121 ; MIPS32-NEXT: subu $4, $2, $5
122 ; MIPS32-NEXT: lui $10, 0
123 ; MIPS32-NEXT: ori $10, $10, 1
124 ; MIPS32-NEXT: and $10, $1, $10
125 ; MIPS32-NEXT: subu $4, $4, $10
126 ; MIPS32-NEXT: xor $10, $2, $5
127 ; MIPS32-NEXT: sltiu $10, $10, 1
128 ; MIPS32-NEXT: sltu $2, $2, $5
129 ; MIPS32-NEXT: lui $5, 0
130 ; MIPS32-NEXT: ori $5, $5, 1
131 ; MIPS32-NEXT: and $5, $10, $5
132 ; MIPS32-NEXT: movn $2, $1, $5
133 ; MIPS32-NEXT: subu $1, $3, $6
134 ; MIPS32-NEXT: lui $5, 0
135 ; MIPS32-NEXT: ori $5, $5, 1
136 ; MIPS32-NEXT: and $5, $2, $5
137 ; MIPS32-NEXT: subu $1, $1, $5
138 ; MIPS32-NEXT: xor $5, $3, $6
139 ; MIPS32-NEXT: sltiu $5, $5, 1
140 ; MIPS32-NEXT: sltu $3, $3, $6
141 ; MIPS32-NEXT: lui $6, 0
142 ; MIPS32-NEXT: ori $6, $6, 1
143 ; MIPS32-NEXT: and $5, $5, $6
144 ; MIPS32-NEXT: movn $3, $2, $5
145 ; MIPS32-NEXT: subu $2, $8, $7
146 ; MIPS32-NEXT: lui $5, 0
147 ; MIPS32-NEXT: ori $5, $5, 1
148 ; MIPS32-NEXT: and $3, $3, $5
149 ; MIPS32-NEXT: subu $5, $2, $3
150 ; MIPS32-NEXT: move $2, $9
151 ; MIPS32-NEXT: move $3, $4
152 ; MIPS32-NEXT: move $4, $1
153 ; MIPS32-NEXT: jr $ra
156 %sub = sub i128 %b, %a