[llvm-objdump] - Remove one overload of reportError. NFCI.
[llvm-complete.git] / test / CodeGen / AMDGPU / GlobalISel / regbankselect-amdgcn.ds.append.mir
blob0267f7612de1630d10b66dc4e9b04c6209d0b58f
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -march=amdgcn -mcpu=fiji -run-pass=regbankselect -regbankselect-fast  -verify-machineinstrs %s -o - | FileCheck %s
3 # RUN: llc -march=amdgcn -mcpu=fiji -run-pass=regbankselect -regbankselect-greedy  -verify-machineinstrs %s -o - | FileCheck %s
5 ---
6 name: ds_append_s
7 legalized: true
8 tracksRegLiveness: true
9 body: |
10   bb.0:
11     liveins: $sgpr0
12     ; CHECK-LABEL: name: ds_append_s
13     ; CHECK: liveins: $sgpr0
14     ; CHECK: [[COPY:%[0-9]+]]:sgpr(p3) = COPY $sgpr0
15     ; CHECK: [[COPY1:%[0-9]+]]:vgpr(p3) = COPY [[COPY]](p3)
16     ; CHECK: [[INT:%[0-9]+]]:vgpr(s32) = G_INTRINSIC_W_SIDE_EFFECTS intrinsic(@llvm.amdgcn.ds.append), [[COPY1]](p3), 0
17     %0:_(p3) = COPY $sgpr0
18     %1:_(s32) = G_INTRINSIC_W_SIDE_EFFECTS intrinsic(@llvm.amdgcn.ds.append), %0, 0
20 ...
22 ---
23 name: ds_append_v
24 legalized: true
25 tracksRegLiveness: true
26 body: |
27   bb.0:
28     liveins: $vgpr0
29     ; CHECK-LABEL: name: ds_append_v
30     ; CHECK: liveins: $vgpr0
31     ; CHECK: [[COPY:%[0-9]+]]:vgpr(p3) = COPY $vgpr0
32     ; CHECK: [[INT:%[0-9]+]]:vgpr(s32) = G_INTRINSIC_W_SIDE_EFFECTS intrinsic(@llvm.amdgcn.ds.append), [[COPY]](p3), 0
33     %0:_(p3) = COPY $vgpr0
34     %1:_(s32) = G_INTRINSIC_W_SIDE_EFFECTS intrinsic(@llvm.amdgcn.ds.append), %0, 0
36 ...