[llvm-objdump] - Remove one overload of reportError. NFCI.
[llvm-complete.git] / test / CodeGen / AMDGPU / GlobalISel / regbankselect-insert.mir
blobe97a6c3ba5e6ed8c5e9ce7ea77e04d230cd2a8ac
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -march=amdgcn -run-pass=regbankselect %s -verify-machineinstrs -o - -regbankselect-fast | FileCheck %s
3 # RUN: llc -march=amdgcn -run-pass=regbankselect %s -verify-machineinstrs -o - -regbankselect-greedy | FileCheck %s
5 ---
6 name: insert_lo32_i64_ss
7 legalized: true
9 body: |
10   bb.0:
11     liveins: $sgpr0_sgpr1, $sgpr2
12     ; CHECK-LABEL: name: insert_lo32_i64_ss
13     ; CHECK: [[COPY:%[0-9]+]]:sgpr(s64) = COPY $sgpr0_sgpr1
14     ; CHECK: [[COPY1:%[0-9]+]]:sgpr(s32) = COPY $sgpr2
15     ; CHECK: [[INSERT:%[0-9]+]]:sgpr(s64) = G_INSERT [[COPY]], [[COPY1]](s32), 0
16     %0:_(s64) = COPY $sgpr0_sgpr1
17     %1:_(s32) = COPY $sgpr2
18     %2:_(s64) = G_INSERT %0, %1, 0
19 ...
21 ---
22 name: insert_lo32_i64_sv
23 legalized: true
25 body: |
26   bb.0:
27     liveins: $sgpr0_sgpr1, $vgpr2
28     ; CHECK-LABEL: name: insert_lo32_i64_sv
29     ; CHECK: [[COPY:%[0-9]+]]:sgpr(s64) = COPY $sgpr0_sgpr1
30     ; CHECK: [[COPY1:%[0-9]+]]:vgpr(s32) = COPY $vgpr2
31     ; CHECK: [[COPY2:%[0-9]+]]:vgpr(s64) = COPY [[COPY]](s64)
32     ; CHECK: [[INSERT:%[0-9]+]]:vgpr(s64) = G_INSERT [[COPY2]], [[COPY1]](s32), 0
33     %0:_(s64) = COPY $sgpr0_sgpr1
34     %1:_(s32) = COPY $vgpr2
35     %2:_(s64) = G_INSERT %0, %1, 0
36 ...
37 ---
38 name: insert_lo32_i64_vs
39 legalized: true
41 body: |
42   bb.0:
43     liveins: $vgpr0_vgpr1, $sgpr2
44     ; CHECK-LABEL: name: insert_lo32_i64_vs
45     ; CHECK: [[COPY:%[0-9]+]]:vgpr(s64) = COPY $vgpr0_vgpr1
46     ; CHECK: [[COPY1:%[0-9]+]]:sgpr(s32) = COPY $sgpr2
47     ; CHECK: [[COPY2:%[0-9]+]]:vgpr(s32) = COPY [[COPY1]](s32)
48     ; CHECK: [[INSERT:%[0-9]+]]:vgpr(s64) = G_INSERT [[COPY]], [[COPY2]](s32), 0
49     %0:_(s64) = COPY $vgpr0_vgpr1
50     %1:_(s32) = COPY $sgpr2
51     %2:_(s64) = G_INSERT %0, %1, 0
52 ...
53 ---
54 name: insert_lo32_i64_vv
55 legalized: true
57 body: |
58   bb.0:
59     liveins: $vgpr0_vgpr1, $vgpr2
60     ; CHECK-LABEL: name: insert_lo32_i64_vv
61     ; CHECK: [[COPY:%[0-9]+]]:sgpr(s64) = COPY $sgpr0_sgpr1
62     ; CHECK: [[COPY1:%[0-9]+]]:sgpr(s32) = COPY $sgpr2
63     ; CHECK: [[INSERT:%[0-9]+]]:sgpr(s64) = G_INSERT [[COPY]], [[COPY1]](s32), 0
64     %0:_(s64) = COPY $sgpr0_sgpr1
65     %1:_(s32) = COPY $sgpr2
66     %2:_(s64) = G_INSERT %0, %1, 0
67 ...
69 ---
70 name: insert_lo32_i96_v
71 legalized: true
73 body: |
74   bb.0:
75     liveins: $vgpr0_vgpr1_vgpr2, $vgpr3
76     ; CHECK-LABEL: name: insert_lo32_i96_v
77     ; CHECK: [[COPY:%[0-9]+]]:vgpr(s96) = COPY $vgpr0_vgpr1_vgpr2
78     ; CHECK: [[COPY1:%[0-9]+]]:vgpr(s32) = COPY $vgpr3
79     ; CHECK: [[INSERT:%[0-9]+]]:vgpr(s96) = G_INSERT [[COPY]], [[COPY1]](s32), 0
80     %0:_(s96) = COPY $vgpr0_vgpr1_vgpr2
81     %1:_(s32) = COPY $vgpr3
82     %2:_(s96) = G_INSERT %0, %1, 0
83 ...