[ARM] Split large truncating MVE stores
[llvm-complete.git] / test / CodeGen / Thumb2 / mve-vaddqr.ll
blobdd97bd52dfd19cd7a32963eb8222cbf6af380645
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=thumbv8.1m.main-arm-none-eabi -verify-machineinstrs -mattr=+mve %s -o - | FileCheck %s
4 define arm_aapcs_vfpcc <4 x i32> @vaddqr_v4i32(<4 x i32> %src, i32 %src2, <4 x i32> %a, <4 x i32> %b) {
5 ; CHECK-LABEL: vaddqr_v4i32:
6 ; CHECK:       @ %bb.0: @ %entry
7 ; CHECK-NEXT:    vadd.i32 q0, q0, r0
8 ; CHECK-NEXT:    bx lr
9 entry:
10   %i = insertelement <4 x i32> undef, i32 %src2, i32 0
11   %sp = shufflevector <4 x i32> %i, <4 x i32> undef, <4 x i32> zeroinitializer
12   %c = add <4 x i32> %src, %sp
13   ret <4 x i32> %c
16 define arm_aapcs_vfpcc <8 x i16> @vaddqr_v8i16(<8 x i16> %src, i16 %src2, <8 x i16> %a, <8 x i16> %b) {
17 ; CHECK-LABEL: vaddqr_v8i16:
18 ; CHECK:       @ %bb.0: @ %entry
19 ; CHECK-NEXT:    vadd.i16 q0, q0, r0
20 ; CHECK-NEXT:    bx lr
21 entry:
22   %i = insertelement <8 x i16> undef, i16 %src2, i32 0
23   %sp = shufflevector <8 x i16> %i, <8 x i16> undef, <8 x i32> zeroinitializer
24   %c = add <8 x i16> %src, %sp
25   ret <8 x i16> %c
28 define arm_aapcs_vfpcc <16 x i8> @vaddqr_v16i8(<16 x i8> %src, i8 %src2, <16 x i8> %a, <16 x i8> %b) {
29 ; CHECK-LABEL: vaddqr_v16i8:
30 ; CHECK:       @ %bb.0: @ %entry
31 ; CHECK-NEXT:    vadd.i8 q0, q0, r0
32 ; CHECK-NEXT:    bx lr
33 entry:
34   %i = insertelement <16 x i8> undef, i8 %src2, i32 0
35   %sp = shufflevector <16 x i8> %i, <16 x i8> undef, <16 x i32> zeroinitializer
36   %c = add <16 x i8> %src, %sp
37   ret <16 x i8> %c
40 define arm_aapcs_vfpcc <4 x i32> @vaddqr_v4i32_2(<4 x i32> %src, i32 %src2, <4 x i32> %a, <4 x i32> %b) {
41 ; CHECK-LABEL: vaddqr_v4i32_2:
42 ; CHECK:       @ %bb.0: @ %entry
43 ; CHECK-NEXT:    vadd.i32 q0, q0, r0
44 ; CHECK-NEXT:    bx lr
45 entry:
46   %i = insertelement <4 x i32> undef, i32 %src2, i32 0
47   %sp = shufflevector <4 x i32> %i, <4 x i32> undef, <4 x i32> zeroinitializer
48   %c = add <4 x i32> %sp, %src
49   ret <4 x i32> %c
52 define arm_aapcs_vfpcc <8 x i16> @vaddqr_v8i16_2(<8 x i16> %src, i16 %src2, <8 x i16> %a, <8 x i16> %b) {
53 ; CHECK-LABEL: vaddqr_v8i16_2:
54 ; CHECK:       @ %bb.0: @ %entry
55 ; CHECK-NEXT:    vadd.i16 q0, q0, r0
56 ; CHECK-NEXT:    bx lr
57 entry:
58   %i = insertelement <8 x i16> undef, i16 %src2, i32 0
59   %sp = shufflevector <8 x i16> %i, <8 x i16> undef, <8 x i32> zeroinitializer
60   %c = add <8 x i16> %sp, %src
61   ret <8 x i16> %c
64 define arm_aapcs_vfpcc <16 x i8> @vaddqr_v16i8_2(<16 x i8> %src, i8 %src2, <16 x i8> %a, <16 x i8> %b) {
65 ; CHECK-LABEL: vaddqr_v16i8_2:
66 ; CHECK:       @ %bb.0: @ %entry
67 ; CHECK-NEXT:    vadd.i8 q0, q0, r0
68 ; CHECK-NEXT:    bx lr
69 entry:
70   %i = insertelement <16 x i8> undef, i8 %src2, i32 0
71   %sp = shufflevector <16 x i8> %i, <16 x i8> undef, <16 x i32> zeroinitializer
72   %c = add <16 x i8> %sp, %src
73   ret <16 x i8> %c