[ARM] Better OR's for MVE compares
[llvm-core.git] / test / MC / Disassembler / RISCV / fuzzer-invalid.txt
blobd90172d3d344502716b533450fbdf2772c6c7847
1 # RUN: not llvm-mc -disassemble -triple=riscv32 < %s 2>&1 | FileCheck %s
2 # RUN: not llvm-mc -disassemble -triple=riscv64 < %s 2>&1 | FileCheck %s
4 # Test generated by a LLVM MC Disassembler Protocol Buffer Fuzzer
5 # for the RISC-V assembly language.
7 [0xf9 0x95 0xab 0x99]
8 # CHECK: warning: invalid instruction encoding