[ARM] Generate 8.1-m CSINC, CSNEG and CSINV instructions.
[llvm-core.git] / test / CodeGen / Thumb2 / thumb2-rsb2.ll
blob838e55e28eb285d1dc468ee982fe6f1cd467581a
1 ; RUN: llc -mtriple=thumb-eabi -mcpu=arm1156t2-s -mattr=+thumb2 %s -o - | FileCheck %s
3 ; 171 = 0x000000ab
4 define i32 @f1(i32 %a) {
5     %tmp = sub i32 171, %a
6     ret i32 %tmp
8 ; CHECK-LABEL: f1:
9 ; CHECK:        rsb.w   r0, r0, #171
11 ; 1179666 = 0x00120012
12 define i32 @f2(i32 %a) {
13     %tmp = sub i32 1179666, %a
14     ret i32 %tmp
16 ; CHECK-LABEL: f2:
17 ; CHECK:        rsb.w   r0, r0, #1179666
19 ; 872428544 = 0x34003400
20 define i32 @f3(i32 %a) {
21     %tmp = sub i32 872428544, %a
22     ret i32 %tmp
24 ; CHECK-LABEL: f3:
25 ; CHECK:        rsb.w   r0, r0, #872428544
27 ; 1448498774 = 0x56565656
28 define i32 @f4(i32 %a) {
29     %tmp = sub i32 1448498774, %a
30     ret i32 %tmp
32 ; CHECK-LABEL: f4:
33 ; CHECK:        rsb.w   r0, r0, #1448498774
35 ; 66846720 = 0x03fc0000
36 define i32 @f5(i32 %a) {
37     %tmp = sub i32 66846720, %a
38     ret i32 %tmp
40 ; CHECK-LABEL: f5:
41 ; CHECK:        rsb.w   r0, r0, #66846720