Recommit r310809 with a fix for the spill problem
[llvm-core.git] / test / CodeGen / PowerPC / testComparesinesll.ll
blob9e9369455857938cd1b9465cfaf78513e6bbc431
1 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64-unknown-linux-gnu -O2 \
2 ; RUN:   -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s \
3 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
4 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64le-unknown-linux-gnu -O2 \
5 ; RUN:   -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s \
6 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
7 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
9 @glob = common local_unnamed_addr global i64 0, align 8
11 define signext i32 @test_inesll(i64 %a, i64 %b) {
12 ; CHECK-LABEL: test_inesll:
13 ; CHECK:       # BB#0: # %entry
14 ; CHECK-NEXT:    xor r3, r3, r4
15 ; CHECK-NEXT:    addic r4, r3, -1
16 ; CHECK-NEXT:    subfe r3, r4, r3
17 ; CHECK-NEXT:    blr
18 entry:
19   %cmp = icmp ne i64 %a, %b
20   %conv = zext i1 %cmp to i32
21   ret i32 %conv
24 define signext i32 @test_inesll_sext(i64 %a, i64 %b) {
25 ; CHECK-LABEL: test_inesll_sext:
26 ; CHECK:       # BB#0: # %entry
27 ; CHECK-NEXT:    xor r3, r3, r4
28 ; CHECK-NEXT:    subfic r3, r3, 0
29 ; CHECK-NEXT:    subfe r3, r3, r3
30 ; CHECK-NEXT:    blr
31 entry:
32   %cmp = icmp ne i64 %a, %b
33   %sub = sext i1 %cmp to i32
34   ret i32 %sub
37 define signext i32 @test_inesll_z(i64 %a) {
38 ; CHECK-LABEL: test_inesll_z:
39 ; CHECK:       # BB#0: # %entry
40 ; CHECK-NEXT:    addic r4, r3, -1
41 ; CHECK-NEXT:    subfe r3, r4, r3
42 ; CHECK-NEXT:    blr
43 entry:
44   %cmp = icmp ne i64 %a, 0
45   %conv = zext i1 %cmp to i32
46   ret i32 %conv
49 define signext i32 @test_inesll_sext_z(i64 %a) {
50 ; CHECK-LABEL: test_inesll_sext_z:
51 ; CHECK:       # BB#0: # %entry
52 ; CHECK-NEXT:    subfic r3, r3, 0
53 ; CHECK-NEXT:    subfe r3, r3, r3
54 ; CHECK-NEXT:    blr
55 entry:
56   %cmp = icmp ne i64 %a, 0
57   %sub = sext i1 %cmp to i32
58   ret i32 %sub
61 define void @test_inesll_store(i64 %a, i64 %b) {
62 ; CHECK-LABEL: test_inesll_store:
63 ; CHECK:       # BB#0: # %entry
64 ; CHECK-NEXT:    addis r5, r2, .LC0@toc@ha
65 ; CHECK-NEXT:    xor r3, r3, r4
66 ; CHECK-NEXT:    ld r12, .LC0@toc@l(r5)
67 ; CHECK-NEXT:    addic r5, r3, -1
68 ; CHECK-NEXT:    subfe r3, r5, r3
69 ; CHECK-NEXT:    std r3, 0(r12)
70 ; CHECK-NEXT:    blr
71 entry:
72   %cmp = icmp ne i64 %a, %b
73   %conv1 = zext i1 %cmp to i64
74   store i64 %conv1, i64* @glob, align 8
75   ret void
78 define void @test_inesll_sext_store(i64 %a, i64 %b) {
79 ; CHECK-LABEL: test_inesll_sext_store:
80 ; CHECK:       # BB#0: # %entry
81 ; CHECK-NEXT:    addis r5, r2, .LC0@toc@ha
82 ; CHECK-NEXT:    xor r3, r3, r4
83 ; CHECK-NEXT:    ld r12, .LC0@toc@l(r5)
84 ; CHECK-NEXT:    subfic r3, r3, 0
85 ; CHECK-NEXT:    subfe r3, r3, r3
86 ; CHECK-NEXT:    std r3, 0(r12)
87 ; CHECK-NEXT:    blr
88 entry:
89   %cmp = icmp ne i64 %a, %b
90   %conv1 = sext i1 %cmp to i64
91   store i64 %conv1, i64* @glob, align 8
92   ret void
95 define void @test_inesll_z_store(i64 %a) {
96 ; CHECK-LABEL: test_inesll_z_store:
97 ; CHECK:       # BB#0: # %entry
98 ; CHECK-NEXT:    addis r4, r2, .LC0@toc@ha
99 ; CHECK-NEXT:    addic r5, r3, -1
100 ; CHECK-NEXT:    ld r4, .LC0@toc@l(r4)
101 ; CHECK-NEXT:    subfe r3, r5, r3
102 ; CHECK-NEXT:    std r3, 0(r4)
103 ; CHECK-NEXT:    blr
104 entry:
105   %cmp = icmp ne i64 %a, 0
106   %conv1 = zext i1 %cmp to i64
107   store i64 %conv1, i64* @glob, align 8
108   ret void
111 define void @test_inesll_sext_z_store(i64 %a) {
112 ; CHECK-LABEL: test_inesll_sext_z_store:
113 ; CHECK:       # BB#0: # %entry
114 ; CHECK-NEXT:    addis r4, r2, .LC0@toc@ha
115 ; CHECK-NEXT:    subfic r3, r3, 0
116 ; CHECK-NEXT:    ld r4, .LC0@toc@l(r4)
117 ; CHECK-NEXT:    subfe r3, r3, r3
118 ; CHECK-NEXT:    std r3, 0(r4)
119 ; CHECK-NEXT:    blr
120 entry:
121   %cmp = icmp ne i64 %a, 0
122   %conv1 = sext i1 %cmp to i64
123   store i64 %conv1, i64* @glob, align 8
124   ret void