[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / AArch64 / arm64-misched-multimmo.ll
blobc35c72f24b09c8a36f29c063df1bb61bf7416f0c
1 ; REQUIRES: asserts
2 ; RUN: llc < %s -mtriple=arm64-linux-gnu -mcpu=cortex-a57 -enable-misched=0 -debug-only=machine-scheduler -o - 2>&1 > /dev/null | FileCheck %s
5 @G1 = common global [100 x i32] zeroinitializer, align 4
6 @G2 = common global [100 x i32] zeroinitializer, align 4
8 ; Check that no scheduling dependencies are created between the paired loads and the store during post-RA MI scheduling.
10 ; CHECK-LABEL: # Machine code for function foo:
11 ; CHECK: SU(2):   renamable $w{{[0-9]+}}, renamable $w{{[0-9]+}} = LDPWi
12 ; CHECK: Successors:
13 ; CHECK-NOT: ch SU(4)
14 ; CHECK: SU(3)
15 ; CHECK: SU(4):   STRWui $wzr, renamable $x{{[0-9]+}}
16 define i32 @foo() {
17 entry:
18   %0 = load i32, i32* getelementptr inbounds ([100 x i32], [100 x i32]* @G2, i64 0, i64 0), align 4
19   %1 = load i32, i32* getelementptr inbounds ([100 x i32], [100 x i32]* @G2, i64 0, i64 1), align 4
20   store i32 0, i32* getelementptr inbounds ([100 x i32], [100 x i32]* @G1, i64 0, i64 0), align 4
21   %add = add nsw i32 %1, %0
22   ret i32 %add