[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / ARM / 2012-09-25-InlineAsmScalarToVectorConv2.ll
bloba928543d7cf2f99205224bf71252bd59a9add47f
1 ; RUN: not llc -mtriple=arm-eabi -mcpu=cortex-a8 %s -o - 2>&1 | FileCheck %s
3 ; Check for error message:
4 ; CHECK: scalar-to-vector conversion failed, possible invalid constraint for vector type
5 ; CHECK: scalar-to-vector conversion failed, possible invalid constraint for vector type
7 define hidden void @f(i32* %corr, i32 %order) nounwind ssp {
8   tail call void asm sideeffect "vst1.s32 { ${1:q}, ${2:q} }, [$0]", "r,{q0},{q1}"(i32* %corr, <2 x i64>* undef, i32 %order) nounwind, !srcloc !0
9   ret void
12 !0 = !{i32 257}