1 ; RUN: llc -mtriple=armv6t2-eabi %s -o - | FileCheck %s
3 define i64 @f1(i64 %a, i64 %b) {
12 define i64 @f2(i64 %a, i64 %b) {
20 %tmp2 = sub i64 %tmp1, %b
25 define i64 @f3(i32 %al, i32 %bl) {
31 %aw = zext i32 %al to i64
32 %bw = zext i32 %bl to i64
33 %cw = add i64 %aw, %bw
35 %ch = lshr i64 %cw, 32
36 %dw = add i64 %ch, %bw
41 define i64 @f4(i64 %x) nounwind readnone {
46 %0 = sub nsw i64 0, %x
51 define i64 @f5(i32 %vi) {
54 ; CHECK: movw [[REG:r[0-9]+]], #36102
55 ; CHECK: sbc r{{[0-9]+}}, r{{[0-9]+}}, [[REG]]
56 %v0 = zext i32 %vi to i64
57 %v1 = xor i64 %v0, -155057456198619
58 %v4 = add i64 %v1, 155057456198619
59 %v5 = add i64 %v4, %v1