[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / AVR / pseudo / ADCWRdRr.mir
blobaa10f6a95e4faccd148e25035a5f7ced0d16e3bb
1 # RUN: llc -O0 -run-pass=avr-expand-pseudo %s -o - | FileCheck %s
3 # This test checks the expansion of the 16-bit add with carry pseudo instruction.
5 --- |
6   target triple = "avr--"
7   define void @test_adcwrdrr() {
8   entry:
9     ret void
10   }
11 ...
13 ---
14 name:            test_adcwrdrr
15 body: |
16   bb.0.entry:
18     ; CHECK-LABEL: test_adcwrdrr
20     ; CHECK:       $r14 = ADCRdRr $r14, $r20, implicit-def $sreg, implicit $sreg
21     ; CHECK-LABEL: $r15 = ADCRdRr $r15, $r21, implicit-def $sreg, implicit killed $sreg
23     $r15r14 = ADCWRdRr $r15r14, $r21r20, implicit-def $sreg, implicit $sreg
24 ...