[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / MSP430 / Inst16rr.ll
blob124d42113a21cbd5085575c8d051f30916d3f4e9
1 ; RUN: llc -march=msp430 < %s | FileCheck %s
2 target datalayout = "e-p:16:8:8-i8:8:8-i16:8:8-i32:8:8"
3 target triple = "msp430-generic-generic"
5 define i16 @mov(i16 %a, i16 %b) nounwind {
6 ; CHECK-LABEL: mov:
7 ; CHECK: mov    r13, r12
8         ret i16 %b
11 define i16 @add(i16 %a, i16 %b) nounwind {
12 ; CHECK-LABEL: add:
13 ; CHECK: add    r13, r12
14         %1 = add i16 %a, %b
15         ret i16 %1
18 define i16 @and(i16 %a, i16 %b) nounwind {
19 ; CHECK-LABEL: and:
20 ; CHECK: and    r13, r12
21         %1 = and i16 %a, %b
22         ret i16 %1
25 define i16 @bis(i16 %a, i16 %b) nounwind {
26 ; CHECK-LABEL: bis:
27 ; CHECK: bis    r13, r12
28         %1 = or i16 %a, %b
29         ret i16 %1
32 define i16 @bic(i16 %a, i16 %b) nounwind {
33 ; CHECK-LABEL: bic:
34 ; CHECK: bic    r13, r12
35         %1 = xor i16 %b, -1
36         %2 = and i16 %a, %1
37         ret i16 %2
40 define i16 @xor(i16 %a, i16 %b) nounwind {
41 ; CHECK-LABEL: xor:
42 ; CHECK: xor    r13, r12
43         %1 = xor i16 %a, %b
44         ret i16 %1