[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / X86 / vec_set-H.ll
blobd96c8bbc61718831722772382086a97c11a034e3
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=i386-unknown -mattr=+sse2 | FileCheck %s
4 define <2 x i64> @doload64(i16 signext  %x) nounwind  {
5 ; CHECK-LABEL: doload64:
6 ; CHECK:       # %bb.0:
7 ; CHECK-NEXT:    movd {{.*#+}} xmm0 = mem[0],zero,zero,zero
8 ; CHECK-NEXT:    pshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
9 ; CHECK-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
10 ; CHECK-NEXT:    retl
11   %tmp36 = insertelement <8 x i16> undef, i16 %x, i32 0
12   %tmp37 = insertelement <8 x i16> %tmp36, i16 %x, i32 1
13   %tmp38 = insertelement <8 x i16> %tmp37, i16 %x, i32 2
14   %tmp39 = insertelement <8 x i16> %tmp38, i16 %x, i32 3
15   %tmp40 = insertelement <8 x i16> %tmp39, i16 %x, i32 4
16   %tmp41 = insertelement <8 x i16> %tmp40, i16 %x, i32 5
17   %tmp42 = insertelement <8 x i16> %tmp41, i16 %x, i32 6
18   %tmp43 = insertelement <8 x i16> %tmp42, i16 %x, i32 7
19   %tmp46 = bitcast <8 x i16> %tmp43 to <2 x i64>
20   ret <2 x i64> %tmp46