[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / X86 / vector-reduce-smin.ll
blob116b2ed18ffa23a74cfc98a7f4a30fbe9e73c580
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE2
3 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE41
4 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX1
5 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX2
6 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512BW
7 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw,+avx512vl | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512VL
10 ; vXi64
13 define i64 @test_v2i64(<2 x i64> %a0) {
14 ; SSE2-LABEL: test_v2i64:
15 ; SSE2:       # %bb.0:
16 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
17 ; SSE2-NEXT:    movdqa {{.*#+}} xmm2 = [2147483648,2147483648]
18 ; SSE2-NEXT:    movdqa %xmm0, %xmm3
19 ; SSE2-NEXT:    pxor %xmm2, %xmm3
20 ; SSE2-NEXT:    pxor %xmm1, %xmm2
21 ; SSE2-NEXT:    movdqa %xmm2, %xmm4
22 ; SSE2-NEXT:    pcmpgtd %xmm3, %xmm4
23 ; SSE2-NEXT:    pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
24 ; SSE2-NEXT:    pcmpeqd %xmm3, %xmm2
25 ; SSE2-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
26 ; SSE2-NEXT:    pand %xmm5, %xmm2
27 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
28 ; SSE2-NEXT:    por %xmm2, %xmm3
29 ; SSE2-NEXT:    pand %xmm3, %xmm0
30 ; SSE2-NEXT:    pandn %xmm1, %xmm3
31 ; SSE2-NEXT:    por %xmm0, %xmm3
32 ; SSE2-NEXT:    movq %xmm3, %rax
33 ; SSE2-NEXT:    retq
35 ; SSE41-LABEL: test_v2i64:
36 ; SSE41:       # %bb.0:
37 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
38 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[2,3,0,1]
39 ; SSE41-NEXT:    movdqa {{.*#+}} xmm3 = [2147483648,2147483648]
40 ; SSE41-NEXT:    pxor %xmm3, %xmm0
41 ; SSE41-NEXT:    pxor %xmm2, %xmm3
42 ; SSE41-NEXT:    movdqa %xmm3, %xmm4
43 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm4
44 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm3
45 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm3[0,0,2,2]
46 ; SSE41-NEXT:    pand %xmm4, %xmm0
47 ; SSE41-NEXT:    por %xmm3, %xmm0
48 ; SSE41-NEXT:    blendvpd %xmm0, %xmm1, %xmm2
49 ; SSE41-NEXT:    movq %xmm2, %rax
50 ; SSE41-NEXT:    retq
52 ; AVX-LABEL: test_v2i64:
53 ; AVX:       # %bb.0:
54 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
55 ; AVX-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
56 ; AVX-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
57 ; AVX-NEXT:    vmovq %xmm0, %rax
58 ; AVX-NEXT:    retq
60 ; AVX512BW-LABEL: test_v2i64:
61 ; AVX512BW:       # %bb.0:
62 ; AVX512BW-NEXT:    # kill: def $xmm0 killed $xmm0 def $zmm0
63 ; AVX512BW-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
64 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
65 ; AVX512BW-NEXT:    vmovq %xmm0, %rax
66 ; AVX512BW-NEXT:    vzeroupper
67 ; AVX512BW-NEXT:    retq
69 ; AVX512VL-LABEL: test_v2i64:
70 ; AVX512VL:       # %bb.0:
71 ; AVX512VL-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
72 ; AVX512VL-NEXT:    vpminsq %xmm1, %xmm0, %xmm0
73 ; AVX512VL-NEXT:    vmovq %xmm0, %rax
74 ; AVX512VL-NEXT:    retq
75   %1 = call i64 @llvm.experimental.vector.reduce.smin.v2i64(<2 x i64> %a0)
76   ret i64 %1
79 define i64 @test_v4i64(<4 x i64> %a0) {
80 ; SSE2-LABEL: test_v4i64:
81 ; SSE2:       # %bb.0:
82 ; SSE2-NEXT:    movdqa {{.*#+}} xmm2 = [2147483648,2147483648]
83 ; SSE2-NEXT:    movdqa %xmm0, %xmm3
84 ; SSE2-NEXT:    pxor %xmm2, %xmm3
85 ; SSE2-NEXT:    movdqa %xmm1, %xmm4
86 ; SSE2-NEXT:    pxor %xmm2, %xmm4
87 ; SSE2-NEXT:    movdqa %xmm4, %xmm5
88 ; SSE2-NEXT:    pcmpgtd %xmm3, %xmm5
89 ; SSE2-NEXT:    pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
90 ; SSE2-NEXT:    pcmpeqd %xmm3, %xmm4
91 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
92 ; SSE2-NEXT:    pand %xmm6, %xmm3
93 ; SSE2-NEXT:    pshufd {{.*#+}} xmm4 = xmm5[1,1,3,3]
94 ; SSE2-NEXT:    por %xmm3, %xmm4
95 ; SSE2-NEXT:    pand %xmm4, %xmm0
96 ; SSE2-NEXT:    pandn %xmm1, %xmm4
97 ; SSE2-NEXT:    por %xmm0, %xmm4
98 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm4[2,3,0,1]
99 ; SSE2-NEXT:    movdqa %xmm4, %xmm1
100 ; SSE2-NEXT:    pxor %xmm2, %xmm1
101 ; SSE2-NEXT:    pxor %xmm0, %xmm2
102 ; SSE2-NEXT:    movdqa %xmm2, %xmm3
103 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm3
104 ; SSE2-NEXT:    pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
105 ; SSE2-NEXT:    pcmpeqd %xmm1, %xmm2
106 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
107 ; SSE2-NEXT:    pand %xmm5, %xmm1
108 ; SSE2-NEXT:    pshufd {{.*#+}} xmm2 = xmm3[1,1,3,3]
109 ; SSE2-NEXT:    por %xmm1, %xmm2
110 ; SSE2-NEXT:    pand %xmm2, %xmm4
111 ; SSE2-NEXT:    pandn %xmm0, %xmm2
112 ; SSE2-NEXT:    por %xmm4, %xmm2
113 ; SSE2-NEXT:    movq %xmm2, %rax
114 ; SSE2-NEXT:    retq
116 ; SSE41-LABEL: test_v4i64:
117 ; SSE41:       # %bb.0:
118 ; SSE41-NEXT:    movdqa %xmm0, %xmm2
119 ; SSE41-NEXT:    movdqa {{.*#+}} xmm3 = [2147483648,2147483648]
120 ; SSE41-NEXT:    pxor %xmm3, %xmm0
121 ; SSE41-NEXT:    movdqa %xmm1, %xmm4
122 ; SSE41-NEXT:    pxor %xmm3, %xmm4
123 ; SSE41-NEXT:    movdqa %xmm4, %xmm5
124 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm5
125 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm4
126 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm4[0,0,2,2]
127 ; SSE41-NEXT:    pand %xmm5, %xmm0
128 ; SSE41-NEXT:    por %xmm4, %xmm0
129 ; SSE41-NEXT:    blendvpd %xmm0, %xmm2, %xmm1
130 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm1[2,3,0,1]
131 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
132 ; SSE41-NEXT:    pxor %xmm3, %xmm0
133 ; SSE41-NEXT:    pxor %xmm2, %xmm3
134 ; SSE41-NEXT:    movdqa %xmm3, %xmm4
135 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm4
136 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm3
137 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm3[0,0,2,2]
138 ; SSE41-NEXT:    pand %xmm4, %xmm0
139 ; SSE41-NEXT:    por %xmm3, %xmm0
140 ; SSE41-NEXT:    blendvpd %xmm0, %xmm1, %xmm2
141 ; SSE41-NEXT:    movq %xmm2, %rax
142 ; SSE41-NEXT:    retq
144 ; AVX1-LABEL: test_v4i64:
145 ; AVX1:       # %bb.0:
146 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
147 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
148 ; AVX1-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
149 ; AVX1-NEXT:    vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
150 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
151 ; AVX1-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
152 ; AVX1-NEXT:    vmovq %xmm0, %rax
153 ; AVX1-NEXT:    vzeroupper
154 ; AVX1-NEXT:    retq
156 ; AVX2-LABEL: test_v4i64:
157 ; AVX2:       # %bb.0:
158 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
159 ; AVX2-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
160 ; AVX2-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
161 ; AVX2-NEXT:    vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
162 ; AVX2-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
163 ; AVX2-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
164 ; AVX2-NEXT:    vmovq %xmm0, %rax
165 ; AVX2-NEXT:    vzeroupper
166 ; AVX2-NEXT:    retq
168 ; AVX512BW-LABEL: test_v4i64:
169 ; AVX512BW:       # %bb.0:
170 ; AVX512BW-NEXT:    # kill: def $ymm0 killed $ymm0 def $zmm0
171 ; AVX512BW-NEXT:    vextracti128 $1, %ymm0, %xmm1
172 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
173 ; AVX512BW-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
174 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
175 ; AVX512BW-NEXT:    vmovq %xmm0, %rax
176 ; AVX512BW-NEXT:    vzeroupper
177 ; AVX512BW-NEXT:    retq
179 ; AVX512VL-LABEL: test_v4i64:
180 ; AVX512VL:       # %bb.0:
181 ; AVX512VL-NEXT:    vextracti128 $1, %ymm0, %xmm1
182 ; AVX512VL-NEXT:    vpminsq %xmm1, %xmm0, %xmm0
183 ; AVX512VL-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
184 ; AVX512VL-NEXT:    vpminsq %xmm1, %xmm0, %xmm0
185 ; AVX512VL-NEXT:    vmovq %xmm0, %rax
186 ; AVX512VL-NEXT:    vzeroupper
187 ; AVX512VL-NEXT:    retq
188   %1 = call i64 @llvm.experimental.vector.reduce.smin.v4i64(<4 x i64> %a0)
189   ret i64 %1
192 define i64 @test_v8i64(<8 x i64> %a0) {
193 ; SSE2-LABEL: test_v8i64:
194 ; SSE2:       # %bb.0:
195 ; SSE2-NEXT:    movdqa {{.*#+}} xmm4 = [2147483648,2147483648]
196 ; SSE2-NEXT:    movdqa %xmm1, %xmm5
197 ; SSE2-NEXT:    pxor %xmm4, %xmm5
198 ; SSE2-NEXT:    movdqa %xmm3, %xmm6
199 ; SSE2-NEXT:    pxor %xmm4, %xmm6
200 ; SSE2-NEXT:    movdqa %xmm6, %xmm7
201 ; SSE2-NEXT:    pcmpgtd %xmm5, %xmm7
202 ; SSE2-NEXT:    pshufd {{.*#+}} xmm8 = xmm7[0,0,2,2]
203 ; SSE2-NEXT:    pcmpeqd %xmm5, %xmm6
204 ; SSE2-NEXT:    pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
205 ; SSE2-NEXT:    pand %xmm8, %xmm6
206 ; SSE2-NEXT:    pshufd {{.*#+}} xmm5 = xmm7[1,1,3,3]
207 ; SSE2-NEXT:    por %xmm6, %xmm5
208 ; SSE2-NEXT:    pand %xmm5, %xmm1
209 ; SSE2-NEXT:    pandn %xmm3, %xmm5
210 ; SSE2-NEXT:    por %xmm1, %xmm5
211 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
212 ; SSE2-NEXT:    pxor %xmm4, %xmm1
213 ; SSE2-NEXT:    movdqa %xmm2, %xmm3
214 ; SSE2-NEXT:    pxor %xmm4, %xmm3
215 ; SSE2-NEXT:    movdqa %xmm3, %xmm6
216 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm6
217 ; SSE2-NEXT:    pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
218 ; SSE2-NEXT:    pcmpeqd %xmm1, %xmm3
219 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm3[1,1,3,3]
220 ; SSE2-NEXT:    pand %xmm7, %xmm1
221 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm6[1,1,3,3]
222 ; SSE2-NEXT:    por %xmm1, %xmm3
223 ; SSE2-NEXT:    pand %xmm3, %xmm0
224 ; SSE2-NEXT:    pandn %xmm2, %xmm3
225 ; SSE2-NEXT:    por %xmm0, %xmm3
226 ; SSE2-NEXT:    movdqa %xmm3, %xmm0
227 ; SSE2-NEXT:    pxor %xmm4, %xmm0
228 ; SSE2-NEXT:    movdqa %xmm5, %xmm1
229 ; SSE2-NEXT:    pxor %xmm4, %xmm1
230 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
231 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm2
232 ; SSE2-NEXT:    pshufd {{.*#+}} xmm6 = xmm2[0,0,2,2]
233 ; SSE2-NEXT:    pcmpeqd %xmm0, %xmm1
234 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
235 ; SSE2-NEXT:    pand %xmm6, %xmm0
236 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
237 ; SSE2-NEXT:    por %xmm0, %xmm1
238 ; SSE2-NEXT:    pand %xmm1, %xmm3
239 ; SSE2-NEXT:    pandn %xmm5, %xmm1
240 ; SSE2-NEXT:    por %xmm3, %xmm1
241 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
242 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
243 ; SSE2-NEXT:    pxor %xmm4, %xmm2
244 ; SSE2-NEXT:    pxor %xmm0, %xmm4
245 ; SSE2-NEXT:    movdqa %xmm4, %xmm3
246 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm3
247 ; SSE2-NEXT:    pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
248 ; SSE2-NEXT:    pcmpeqd %xmm2, %xmm4
249 ; SSE2-NEXT:    pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
250 ; SSE2-NEXT:    pand %xmm5, %xmm2
251 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
252 ; SSE2-NEXT:    por %xmm2, %xmm3
253 ; SSE2-NEXT:    pand %xmm3, %xmm1
254 ; SSE2-NEXT:    pandn %xmm0, %xmm3
255 ; SSE2-NEXT:    por %xmm1, %xmm3
256 ; SSE2-NEXT:    movq %xmm3, %rax
257 ; SSE2-NEXT:    retq
259 ; SSE41-LABEL: test_v8i64:
260 ; SSE41:       # %bb.0:
261 ; SSE41-NEXT:    movdqa %xmm0, %xmm4
262 ; SSE41-NEXT:    movdqa {{.*#+}} xmm5 = [2147483648,2147483648]
263 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
264 ; SSE41-NEXT:    pxor %xmm5, %xmm0
265 ; SSE41-NEXT:    movdqa %xmm3, %xmm6
266 ; SSE41-NEXT:    pxor %xmm5, %xmm6
267 ; SSE41-NEXT:    movdqa %xmm6, %xmm7
268 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm7
269 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm6
270 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm6[0,0,2,2]
271 ; SSE41-NEXT:    pand %xmm7, %xmm0
272 ; SSE41-NEXT:    por %xmm6, %xmm0
273 ; SSE41-NEXT:    blendvpd %xmm0, %xmm1, %xmm3
274 ; SSE41-NEXT:    movdqa %xmm4, %xmm0
275 ; SSE41-NEXT:    pxor %xmm5, %xmm0
276 ; SSE41-NEXT:    movdqa %xmm2, %xmm1
277 ; SSE41-NEXT:    pxor %xmm5, %xmm1
278 ; SSE41-NEXT:    movdqa %xmm1, %xmm6
279 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm6
280 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm1
281 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[0,0,2,2]
282 ; SSE41-NEXT:    pand %xmm6, %xmm0
283 ; SSE41-NEXT:    por %xmm1, %xmm0
284 ; SSE41-NEXT:    blendvpd %xmm0, %xmm4, %xmm2
285 ; SSE41-NEXT:    movapd %xmm2, %xmm0
286 ; SSE41-NEXT:    xorpd %xmm5, %xmm0
287 ; SSE41-NEXT:    movapd %xmm3, %xmm1
288 ; SSE41-NEXT:    xorpd %xmm5, %xmm1
289 ; SSE41-NEXT:    movapd %xmm1, %xmm4
290 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm4
291 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm1
292 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[0,0,2,2]
293 ; SSE41-NEXT:    pand %xmm4, %xmm0
294 ; SSE41-NEXT:    por %xmm1, %xmm0
295 ; SSE41-NEXT:    blendvpd %xmm0, %xmm2, %xmm3
296 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm3[2,3,0,1]
297 ; SSE41-NEXT:    movdqa %xmm3, %xmm0
298 ; SSE41-NEXT:    pxor %xmm5, %xmm0
299 ; SSE41-NEXT:    pxor %xmm1, %xmm5
300 ; SSE41-NEXT:    movdqa %xmm5, %xmm2
301 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm2
302 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm5
303 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm5[0,0,2,2]
304 ; SSE41-NEXT:    pand %xmm2, %xmm0
305 ; SSE41-NEXT:    por %xmm5, %xmm0
306 ; SSE41-NEXT:    blendvpd %xmm0, %xmm3, %xmm1
307 ; SSE41-NEXT:    movq %xmm1, %rax
308 ; SSE41-NEXT:    retq
310 ; AVX1-LABEL: test_v8i64:
311 ; AVX1:       # %bb.0:
312 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm2
313 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm3
314 ; AVX1-NEXT:    vpcmpgtq %xmm2, %xmm3, %xmm4
315 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm5
316 ; AVX1-NEXT:    vblendvpd %xmm5, %xmm0, %xmm1, %xmm0
317 ; AVX1-NEXT:    vblendvpd %xmm4, %xmm2, %xmm3, %xmm1
318 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
319 ; AVX1-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
320 ; AVX1-NEXT:    vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
321 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
322 ; AVX1-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
323 ; AVX1-NEXT:    vmovq %xmm0, %rax
324 ; AVX1-NEXT:    vzeroupper
325 ; AVX1-NEXT:    retq
327 ; AVX2-LABEL: test_v8i64:
328 ; AVX2:       # %bb.0:
329 ; AVX2-NEXT:    vpcmpgtq %ymm0, %ymm1, %ymm2
330 ; AVX2-NEXT:    vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
331 ; AVX2-NEXT:    vextractf128 $1, %ymm0, %xmm1
332 ; AVX2-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
333 ; AVX2-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
334 ; AVX2-NEXT:    vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
335 ; AVX2-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
336 ; AVX2-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
337 ; AVX2-NEXT:    vmovq %xmm0, %rax
338 ; AVX2-NEXT:    vzeroupper
339 ; AVX2-NEXT:    retq
341 ; AVX512BW-LABEL: test_v8i64:
342 ; AVX512BW:       # %bb.0:
343 ; AVX512BW-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
344 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
345 ; AVX512BW-NEXT:    vextracti128 $1, %ymm0, %xmm1
346 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
347 ; AVX512BW-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
348 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
349 ; AVX512BW-NEXT:    vmovq %xmm0, %rax
350 ; AVX512BW-NEXT:    vzeroupper
351 ; AVX512BW-NEXT:    retq
353 ; AVX512VL-LABEL: test_v8i64:
354 ; AVX512VL:       # %bb.0:
355 ; AVX512VL-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
356 ; AVX512VL-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
357 ; AVX512VL-NEXT:    vextracti128 $1, %ymm0, %xmm1
358 ; AVX512VL-NEXT:    vpminsq %xmm1, %xmm0, %xmm0
359 ; AVX512VL-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
360 ; AVX512VL-NEXT:    vpminsq %xmm1, %xmm0, %xmm0
361 ; AVX512VL-NEXT:    vmovq %xmm0, %rax
362 ; AVX512VL-NEXT:    vzeroupper
363 ; AVX512VL-NEXT:    retq
364   %1 = call i64 @llvm.experimental.vector.reduce.smin.v8i64(<8 x i64> %a0)
365   ret i64 %1
368 define i64 @test_v16i64(<16 x i64> %a0) {
369 ; SSE2-LABEL: test_v16i64:
370 ; SSE2:       # %bb.0:
371 ; SSE2-NEXT:    movdqa {{.*#+}} xmm8 = [2147483648,2147483648]
372 ; SSE2-NEXT:    movdqa %xmm2, %xmm9
373 ; SSE2-NEXT:    pxor %xmm8, %xmm9
374 ; SSE2-NEXT:    movdqa %xmm6, %xmm10
375 ; SSE2-NEXT:    pxor %xmm8, %xmm10
376 ; SSE2-NEXT:    movdqa %xmm10, %xmm11
377 ; SSE2-NEXT:    pcmpgtd %xmm9, %xmm11
378 ; SSE2-NEXT:    pshufd {{.*#+}} xmm12 = xmm11[0,0,2,2]
379 ; SSE2-NEXT:    pcmpeqd %xmm9, %xmm10
380 ; SSE2-NEXT:    pshufd {{.*#+}} xmm10 = xmm10[1,1,3,3]
381 ; SSE2-NEXT:    pand %xmm12, %xmm10
382 ; SSE2-NEXT:    pshufd {{.*#+}} xmm9 = xmm11[1,1,3,3]
383 ; SSE2-NEXT:    por %xmm10, %xmm9
384 ; SSE2-NEXT:    pand %xmm9, %xmm2
385 ; SSE2-NEXT:    pandn %xmm6, %xmm9
386 ; SSE2-NEXT:    por %xmm2, %xmm9
387 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
388 ; SSE2-NEXT:    pxor %xmm8, %xmm2
389 ; SSE2-NEXT:    movdqa %xmm4, %xmm6
390 ; SSE2-NEXT:    pxor %xmm8, %xmm6
391 ; SSE2-NEXT:    movdqa %xmm6, %xmm10
392 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm10
393 ; SSE2-NEXT:    pshufd {{.*#+}} xmm11 = xmm10[0,0,2,2]
394 ; SSE2-NEXT:    pcmpeqd %xmm2, %xmm6
395 ; SSE2-NEXT:    pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
396 ; SSE2-NEXT:    pand %xmm11, %xmm6
397 ; SSE2-NEXT:    pshufd {{.*#+}} xmm2 = xmm10[1,1,3,3]
398 ; SSE2-NEXT:    por %xmm6, %xmm2
399 ; SSE2-NEXT:    pand %xmm2, %xmm0
400 ; SSE2-NEXT:    pandn %xmm4, %xmm2
401 ; SSE2-NEXT:    por %xmm0, %xmm2
402 ; SSE2-NEXT:    movdqa %xmm3, %xmm0
403 ; SSE2-NEXT:    pxor %xmm8, %xmm0
404 ; SSE2-NEXT:    movdqa %xmm7, %xmm4
405 ; SSE2-NEXT:    pxor %xmm8, %xmm4
406 ; SSE2-NEXT:    movdqa %xmm4, %xmm6
407 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm6
408 ; SSE2-NEXT:    pshufd {{.*#+}} xmm10 = xmm6[0,0,2,2]
409 ; SSE2-NEXT:    pcmpeqd %xmm0, %xmm4
410 ; SSE2-NEXT:    pshufd {{.*#+}} xmm4 = xmm4[1,1,3,3]
411 ; SSE2-NEXT:    pand %xmm10, %xmm4
412 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm6[1,1,3,3]
413 ; SSE2-NEXT:    por %xmm4, %xmm0
414 ; SSE2-NEXT:    pand %xmm0, %xmm3
415 ; SSE2-NEXT:    pandn %xmm7, %xmm0
416 ; SSE2-NEXT:    por %xmm3, %xmm0
417 ; SSE2-NEXT:    movdqa %xmm1, %xmm3
418 ; SSE2-NEXT:    pxor %xmm8, %xmm3
419 ; SSE2-NEXT:    movdqa %xmm5, %xmm4
420 ; SSE2-NEXT:    pxor %xmm8, %xmm4
421 ; SSE2-NEXT:    movdqa %xmm4, %xmm6
422 ; SSE2-NEXT:    pcmpgtd %xmm3, %xmm6
423 ; SSE2-NEXT:    pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
424 ; SSE2-NEXT:    pcmpeqd %xmm3, %xmm4
425 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
426 ; SSE2-NEXT:    pand %xmm7, %xmm3
427 ; SSE2-NEXT:    pshufd {{.*#+}} xmm4 = xmm6[1,1,3,3]
428 ; SSE2-NEXT:    por %xmm3, %xmm4
429 ; SSE2-NEXT:    pand %xmm4, %xmm1
430 ; SSE2-NEXT:    pandn %xmm5, %xmm4
431 ; SSE2-NEXT:    por %xmm1, %xmm4
432 ; SSE2-NEXT:    movdqa %xmm4, %xmm1
433 ; SSE2-NEXT:    pxor %xmm8, %xmm1
434 ; SSE2-NEXT:    movdqa %xmm0, %xmm3
435 ; SSE2-NEXT:    pxor %xmm8, %xmm3
436 ; SSE2-NEXT:    movdqa %xmm3, %xmm5
437 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm5
438 ; SSE2-NEXT:    pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
439 ; SSE2-NEXT:    pcmpeqd %xmm1, %xmm3
440 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
441 ; SSE2-NEXT:    pand %xmm6, %xmm3
442 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm5[1,1,3,3]
443 ; SSE2-NEXT:    por %xmm3, %xmm1
444 ; SSE2-NEXT:    pand %xmm1, %xmm4
445 ; SSE2-NEXT:    pandn %xmm0, %xmm1
446 ; SSE2-NEXT:    por %xmm4, %xmm1
447 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
448 ; SSE2-NEXT:    pxor %xmm8, %xmm0
449 ; SSE2-NEXT:    movdqa %xmm9, %xmm3
450 ; SSE2-NEXT:    pxor %xmm8, %xmm3
451 ; SSE2-NEXT:    movdqa %xmm3, %xmm4
452 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm4
453 ; SSE2-NEXT:    pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
454 ; SSE2-NEXT:    pcmpeqd %xmm0, %xmm3
455 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm3[1,1,3,3]
456 ; SSE2-NEXT:    pand %xmm5, %xmm0
457 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
458 ; SSE2-NEXT:    por %xmm0, %xmm3
459 ; SSE2-NEXT:    pand %xmm3, %xmm2
460 ; SSE2-NEXT:    pandn %xmm9, %xmm3
461 ; SSE2-NEXT:    por %xmm2, %xmm3
462 ; SSE2-NEXT:    movdqa %xmm3, %xmm0
463 ; SSE2-NEXT:    pxor %xmm8, %xmm0
464 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
465 ; SSE2-NEXT:    pxor %xmm8, %xmm2
466 ; SSE2-NEXT:    movdqa %xmm2, %xmm4
467 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm4
468 ; SSE2-NEXT:    pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
469 ; SSE2-NEXT:    pcmpeqd %xmm0, %xmm2
470 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
471 ; SSE2-NEXT:    pand %xmm5, %xmm0
472 ; SSE2-NEXT:    pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
473 ; SSE2-NEXT:    por %xmm0, %xmm2
474 ; SSE2-NEXT:    pand %xmm2, %xmm3
475 ; SSE2-NEXT:    pandn %xmm1, %xmm2
476 ; SSE2-NEXT:    por %xmm3, %xmm2
477 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
478 ; SSE2-NEXT:    movdqa %xmm2, %xmm1
479 ; SSE2-NEXT:    pxor %xmm8, %xmm1
480 ; SSE2-NEXT:    pxor %xmm0, %xmm8
481 ; SSE2-NEXT:    movdqa %xmm8, %xmm3
482 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm3
483 ; SSE2-NEXT:    pshufd {{.*#+}} xmm4 = xmm3[0,0,2,2]
484 ; SSE2-NEXT:    pcmpeqd %xmm1, %xmm8
485 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm8[1,1,3,3]
486 ; SSE2-NEXT:    pand %xmm4, %xmm1
487 ; SSE2-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
488 ; SSE2-NEXT:    por %xmm1, %xmm3
489 ; SSE2-NEXT:    pand %xmm3, %xmm2
490 ; SSE2-NEXT:    pandn %xmm0, %xmm3
491 ; SSE2-NEXT:    por %xmm2, %xmm3
492 ; SSE2-NEXT:    movq %xmm3, %rax
493 ; SSE2-NEXT:    retq
495 ; SSE41-LABEL: test_v16i64:
496 ; SSE41:       # %bb.0:
497 ; SSE41-NEXT:    movdqa %xmm0, %xmm8
498 ; SSE41-NEXT:    movdqa {{.*#+}} xmm9 = [2147483648,2147483648]
499 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
500 ; SSE41-NEXT:    pxor %xmm9, %xmm0
501 ; SSE41-NEXT:    movdqa %xmm6, %xmm10
502 ; SSE41-NEXT:    pxor %xmm9, %xmm10
503 ; SSE41-NEXT:    movdqa %xmm10, %xmm11
504 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm11
505 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm10
506 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm10[0,0,2,2]
507 ; SSE41-NEXT:    pand %xmm11, %xmm0
508 ; SSE41-NEXT:    por %xmm10, %xmm0
509 ; SSE41-NEXT:    blendvpd %xmm0, %xmm2, %xmm6
510 ; SSE41-NEXT:    movdqa %xmm8, %xmm0
511 ; SSE41-NEXT:    pxor %xmm9, %xmm0
512 ; SSE41-NEXT:    movdqa %xmm4, %xmm2
513 ; SSE41-NEXT:    pxor %xmm9, %xmm2
514 ; SSE41-NEXT:    movdqa %xmm2, %xmm10
515 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm10
516 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm2
517 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[0,0,2,2]
518 ; SSE41-NEXT:    pand %xmm10, %xmm0
519 ; SSE41-NEXT:    por %xmm2, %xmm0
520 ; SSE41-NEXT:    blendvpd %xmm0, %xmm8, %xmm4
521 ; SSE41-NEXT:    movdqa %xmm3, %xmm0
522 ; SSE41-NEXT:    pxor %xmm9, %xmm0
523 ; SSE41-NEXT:    movdqa %xmm7, %xmm2
524 ; SSE41-NEXT:    pxor %xmm9, %xmm2
525 ; SSE41-NEXT:    movdqa %xmm2, %xmm8
526 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm8
527 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm2
528 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[0,0,2,2]
529 ; SSE41-NEXT:    pand %xmm8, %xmm0
530 ; SSE41-NEXT:    por %xmm2, %xmm0
531 ; SSE41-NEXT:    blendvpd %xmm0, %xmm3, %xmm7
532 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
533 ; SSE41-NEXT:    pxor %xmm9, %xmm0
534 ; SSE41-NEXT:    movdqa %xmm5, %xmm2
535 ; SSE41-NEXT:    pxor %xmm9, %xmm2
536 ; SSE41-NEXT:    movdqa %xmm2, %xmm3
537 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm3
538 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm2
539 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[0,0,2,2]
540 ; SSE41-NEXT:    pand %xmm3, %xmm0
541 ; SSE41-NEXT:    por %xmm2, %xmm0
542 ; SSE41-NEXT:    blendvpd %xmm0, %xmm1, %xmm5
543 ; SSE41-NEXT:    movapd %xmm5, %xmm0
544 ; SSE41-NEXT:    xorpd %xmm9, %xmm0
545 ; SSE41-NEXT:    movapd %xmm7, %xmm1
546 ; SSE41-NEXT:    xorpd %xmm9, %xmm1
547 ; SSE41-NEXT:    movapd %xmm1, %xmm2
548 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm2
549 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm1
550 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[0,0,2,2]
551 ; SSE41-NEXT:    pand %xmm2, %xmm0
552 ; SSE41-NEXT:    por %xmm1, %xmm0
553 ; SSE41-NEXT:    blendvpd %xmm0, %xmm5, %xmm7
554 ; SSE41-NEXT:    movapd %xmm4, %xmm0
555 ; SSE41-NEXT:    xorpd %xmm9, %xmm0
556 ; SSE41-NEXT:    movapd %xmm6, %xmm1
557 ; SSE41-NEXT:    xorpd %xmm9, %xmm1
558 ; SSE41-NEXT:    movapd %xmm1, %xmm2
559 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm2
560 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm1
561 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[0,0,2,2]
562 ; SSE41-NEXT:    pand %xmm2, %xmm0
563 ; SSE41-NEXT:    por %xmm1, %xmm0
564 ; SSE41-NEXT:    blendvpd %xmm0, %xmm4, %xmm6
565 ; SSE41-NEXT:    movapd %xmm6, %xmm0
566 ; SSE41-NEXT:    xorpd %xmm9, %xmm0
567 ; SSE41-NEXT:    movapd %xmm7, %xmm1
568 ; SSE41-NEXT:    xorpd %xmm9, %xmm1
569 ; SSE41-NEXT:    movapd %xmm1, %xmm2
570 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm2
571 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm1
572 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[0,0,2,2]
573 ; SSE41-NEXT:    pand %xmm2, %xmm0
574 ; SSE41-NEXT:    por %xmm1, %xmm0
575 ; SSE41-NEXT:    blendvpd %xmm0, %xmm6, %xmm7
576 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm7[2,3,0,1]
577 ; SSE41-NEXT:    movdqa %xmm7, %xmm0
578 ; SSE41-NEXT:    pxor %xmm9, %xmm0
579 ; SSE41-NEXT:    pxor %xmm1, %xmm9
580 ; SSE41-NEXT:    movdqa %xmm9, %xmm2
581 ; SSE41-NEXT:    pcmpeqd %xmm0, %xmm2
582 ; SSE41-NEXT:    pcmpgtd %xmm0, %xmm9
583 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm9[0,0,2,2]
584 ; SSE41-NEXT:    pand %xmm2, %xmm0
585 ; SSE41-NEXT:    por %xmm9, %xmm0
586 ; SSE41-NEXT:    blendvpd %xmm0, %xmm7, %xmm1
587 ; SSE41-NEXT:    movq %xmm1, %rax
588 ; SSE41-NEXT:    retq
590 ; AVX1-LABEL: test_v16i64:
591 ; AVX1:       # %bb.0:
592 ; AVX1-NEXT:    vpcmpgtq %xmm1, %xmm3, %xmm8
593 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm2, %xmm9
594 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm11
595 ; AVX1-NEXT:    vextractf128 $1, %ymm3, %xmm7
596 ; AVX1-NEXT:    vpcmpgtq %xmm11, %xmm7, %xmm10
597 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm5
598 ; AVX1-NEXT:    vextractf128 $1, %ymm2, %xmm4
599 ; AVX1-NEXT:    vpcmpgtq %xmm5, %xmm4, %xmm6
600 ; AVX1-NEXT:    vblendvpd %xmm6, %xmm5, %xmm4, %xmm4
601 ; AVX1-NEXT:    vblendvpd %xmm10, %xmm11, %xmm7, %xmm5
602 ; AVX1-NEXT:    vpcmpgtq %xmm4, %xmm5, %xmm6
603 ; AVX1-NEXT:    vblendvpd %xmm9, %xmm0, %xmm2, %xmm0
604 ; AVX1-NEXT:    vblendvpd %xmm8, %xmm1, %xmm3, %xmm1
605 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
606 ; AVX1-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
607 ; AVX1-NEXT:    vblendvpd %xmm6, %xmm4, %xmm5, %xmm1
608 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
609 ; AVX1-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
610 ; AVX1-NEXT:    vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
611 ; AVX1-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
612 ; AVX1-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
613 ; AVX1-NEXT:    vmovq %xmm0, %rax
614 ; AVX1-NEXT:    vzeroupper
615 ; AVX1-NEXT:    retq
617 ; AVX2-LABEL: test_v16i64:
618 ; AVX2:       # %bb.0:
619 ; AVX2-NEXT:    vpcmpgtq %ymm0, %ymm2, %ymm4
620 ; AVX2-NEXT:    vblendvpd %ymm4, %ymm0, %ymm2, %ymm0
621 ; AVX2-NEXT:    vpcmpgtq %ymm1, %ymm3, %ymm2
622 ; AVX2-NEXT:    vblendvpd %ymm2, %ymm1, %ymm3, %ymm1
623 ; AVX2-NEXT:    vpcmpgtq %ymm0, %ymm1, %ymm2
624 ; AVX2-NEXT:    vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
625 ; AVX2-NEXT:    vextractf128 $1, %ymm0, %xmm1
626 ; AVX2-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
627 ; AVX2-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
628 ; AVX2-NEXT:    vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
629 ; AVX2-NEXT:    vpcmpgtq %xmm0, %xmm1, %xmm2
630 ; AVX2-NEXT:    vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
631 ; AVX2-NEXT:    vmovq %xmm0, %rax
632 ; AVX2-NEXT:    vzeroupper
633 ; AVX2-NEXT:    retq
635 ; AVX512BW-LABEL: test_v16i64:
636 ; AVX512BW:       # %bb.0:
637 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
638 ; AVX512BW-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
639 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
640 ; AVX512BW-NEXT:    vextracti128 $1, %ymm0, %xmm1
641 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
642 ; AVX512BW-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
643 ; AVX512BW-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
644 ; AVX512BW-NEXT:    vmovq %xmm0, %rax
645 ; AVX512BW-NEXT:    vzeroupper
646 ; AVX512BW-NEXT:    retq
648 ; AVX512VL-LABEL: test_v16i64:
649 ; AVX512VL:       # %bb.0:
650 ; AVX512VL-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
651 ; AVX512VL-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
652 ; AVX512VL-NEXT:    vpminsq %zmm1, %zmm0, %zmm0
653 ; AVX512VL-NEXT:    vextracti128 $1, %ymm0, %xmm1
654 ; AVX512VL-NEXT:    vpminsq %xmm1, %xmm0, %xmm0
655 ; AVX512VL-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
656 ; AVX512VL-NEXT:    vpminsq %xmm1, %xmm0, %xmm0
657 ; AVX512VL-NEXT:    vmovq %xmm0, %rax
658 ; AVX512VL-NEXT:    vzeroupper
659 ; AVX512VL-NEXT:    retq
660   %1 = call i64 @llvm.experimental.vector.reduce.smin.v16i64(<16 x i64> %a0)
661   ret i64 %1
665 ; vXi32
668 define i32 @test_v2i32(<2 x i32> %a0) {
669 ; SSE2-LABEL: test_v2i32:
670 ; SSE2:       # %bb.0:
671 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
672 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
673 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm2
674 ; SSE2-NEXT:    pand %xmm2, %xmm0
675 ; SSE2-NEXT:    pandn %xmm1, %xmm2
676 ; SSE2-NEXT:    por %xmm0, %xmm2
677 ; SSE2-NEXT:    movd %xmm2, %eax
678 ; SSE2-NEXT:    retq
680 ; SSE41-LABEL: test_v2i32:
681 ; SSE41:       # %bb.0:
682 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
683 ; SSE41-NEXT:    pminsd %xmm0, %xmm1
684 ; SSE41-NEXT:    movd %xmm1, %eax
685 ; SSE41-NEXT:    retq
687 ; AVX-LABEL: test_v2i32:
688 ; AVX:       # %bb.0:
689 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
690 ; AVX-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
691 ; AVX-NEXT:    vmovd %xmm0, %eax
692 ; AVX-NEXT:    retq
694 ; AVX512-LABEL: test_v2i32:
695 ; AVX512:       # %bb.0:
696 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
697 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
698 ; AVX512-NEXT:    vmovd %xmm0, %eax
699 ; AVX512-NEXT:    retq
700   %1 = call i32 @llvm.experimental.vector.reduce.smin.v2i32(<2 x i32> %a0)
701   ret i32 %1
704 define i32 @test_v4i32(<4 x i32> %a0) {
705 ; SSE2-LABEL: test_v4i32:
706 ; SSE2:       # %bb.0:
707 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
708 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
709 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm2
710 ; SSE2-NEXT:    pand %xmm2, %xmm0
711 ; SSE2-NEXT:    pandn %xmm1, %xmm2
712 ; SSE2-NEXT:    por %xmm0, %xmm2
713 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
714 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
715 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm1
716 ; SSE2-NEXT:    pand %xmm1, %xmm2
717 ; SSE2-NEXT:    pandn %xmm0, %xmm1
718 ; SSE2-NEXT:    por %xmm2, %xmm1
719 ; SSE2-NEXT:    movd %xmm1, %eax
720 ; SSE2-NEXT:    retq
722 ; SSE41-LABEL: test_v4i32:
723 ; SSE41:       # %bb.0:
724 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
725 ; SSE41-NEXT:    pminsd %xmm0, %xmm1
726 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
727 ; SSE41-NEXT:    pminsd %xmm1, %xmm0
728 ; SSE41-NEXT:    movd %xmm0, %eax
729 ; SSE41-NEXT:    retq
731 ; AVX-LABEL: test_v4i32:
732 ; AVX:       # %bb.0:
733 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
734 ; AVX-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
735 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
736 ; AVX-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
737 ; AVX-NEXT:    vmovd %xmm0, %eax
738 ; AVX-NEXT:    retq
740 ; AVX512-LABEL: test_v4i32:
741 ; AVX512:       # %bb.0:
742 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
743 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
744 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
745 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
746 ; AVX512-NEXT:    vmovd %xmm0, %eax
747 ; AVX512-NEXT:    retq
748   %1 = call i32 @llvm.experimental.vector.reduce.smin.v4i32(<4 x i32> %a0)
749   ret i32 %1
752 define i32 @test_v8i32(<8 x i32> %a0) {
753 ; SSE2-LABEL: test_v8i32:
754 ; SSE2:       # %bb.0:
755 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
756 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm2
757 ; SSE2-NEXT:    pand %xmm2, %xmm0
758 ; SSE2-NEXT:    pandn %xmm1, %xmm2
759 ; SSE2-NEXT:    por %xmm0, %xmm2
760 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
761 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
762 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm1
763 ; SSE2-NEXT:    pand %xmm1, %xmm2
764 ; SSE2-NEXT:    pandn %xmm0, %xmm1
765 ; SSE2-NEXT:    por %xmm2, %xmm1
766 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
767 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
768 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm2
769 ; SSE2-NEXT:    pand %xmm2, %xmm1
770 ; SSE2-NEXT:    pandn %xmm0, %xmm2
771 ; SSE2-NEXT:    por %xmm1, %xmm2
772 ; SSE2-NEXT:    movd %xmm2, %eax
773 ; SSE2-NEXT:    retq
775 ; SSE41-LABEL: test_v8i32:
776 ; SSE41:       # %bb.0:
777 ; SSE41-NEXT:    pminsd %xmm1, %xmm0
778 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
779 ; SSE41-NEXT:    pminsd %xmm0, %xmm1
780 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
781 ; SSE41-NEXT:    pminsd %xmm1, %xmm0
782 ; SSE41-NEXT:    movd %xmm0, %eax
783 ; SSE41-NEXT:    retq
785 ; AVX1-LABEL: test_v8i32:
786 ; AVX1:       # %bb.0:
787 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
788 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
789 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
790 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
791 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
792 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
793 ; AVX1-NEXT:    vmovd %xmm0, %eax
794 ; AVX1-NEXT:    vzeroupper
795 ; AVX1-NEXT:    retq
797 ; AVX2-LABEL: test_v8i32:
798 ; AVX2:       # %bb.0:
799 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
800 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
801 ; AVX2-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
802 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
803 ; AVX2-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
804 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
805 ; AVX2-NEXT:    vmovd %xmm0, %eax
806 ; AVX2-NEXT:    vzeroupper
807 ; AVX2-NEXT:    retq
809 ; AVX512-LABEL: test_v8i32:
810 ; AVX512:       # %bb.0:
811 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
812 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
813 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
814 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
815 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
816 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
817 ; AVX512-NEXT:    vmovd %xmm0, %eax
818 ; AVX512-NEXT:    vzeroupper
819 ; AVX512-NEXT:    retq
820   %1 = call i32 @llvm.experimental.vector.reduce.smin.v8i32(<8 x i32> %a0)
821   ret i32 %1
824 define i32 @test_v16i32(<16 x i32> %a0) {
825 ; SSE2-LABEL: test_v16i32:
826 ; SSE2:       # %bb.0:
827 ; SSE2-NEXT:    movdqa %xmm2, %xmm4
828 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm4
829 ; SSE2-NEXT:    pand %xmm4, %xmm0
830 ; SSE2-NEXT:    pandn %xmm2, %xmm4
831 ; SSE2-NEXT:    por %xmm0, %xmm4
832 ; SSE2-NEXT:    movdqa %xmm3, %xmm0
833 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm0
834 ; SSE2-NEXT:    pand %xmm0, %xmm1
835 ; SSE2-NEXT:    pandn %xmm3, %xmm0
836 ; SSE2-NEXT:    por %xmm1, %xmm0
837 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
838 ; SSE2-NEXT:    pcmpgtd %xmm4, %xmm1
839 ; SSE2-NEXT:    pand %xmm1, %xmm4
840 ; SSE2-NEXT:    pandn %xmm0, %xmm1
841 ; SSE2-NEXT:    por %xmm4, %xmm1
842 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
843 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
844 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm2
845 ; SSE2-NEXT:    pand %xmm2, %xmm1
846 ; SSE2-NEXT:    pandn %xmm0, %xmm2
847 ; SSE2-NEXT:    por %xmm1, %xmm2
848 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
849 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
850 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm1
851 ; SSE2-NEXT:    pand %xmm1, %xmm2
852 ; SSE2-NEXT:    pandn %xmm0, %xmm1
853 ; SSE2-NEXT:    por %xmm2, %xmm1
854 ; SSE2-NEXT:    movd %xmm1, %eax
855 ; SSE2-NEXT:    retq
857 ; SSE41-LABEL: test_v16i32:
858 ; SSE41:       # %bb.0:
859 ; SSE41-NEXT:    pminsd %xmm3, %xmm1
860 ; SSE41-NEXT:    pminsd %xmm2, %xmm1
861 ; SSE41-NEXT:    pminsd %xmm0, %xmm1
862 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
863 ; SSE41-NEXT:    pminsd %xmm1, %xmm0
864 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
865 ; SSE41-NEXT:    pminsd %xmm0, %xmm1
866 ; SSE41-NEXT:    movd %xmm1, %eax
867 ; SSE41-NEXT:    retq
869 ; AVX1-LABEL: test_v16i32:
870 ; AVX1:       # %bb.0:
871 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm2
872 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm3
873 ; AVX1-NEXT:    vpminsd %xmm2, %xmm3, %xmm2
874 ; AVX1-NEXT:    vpminsd %xmm2, %xmm1, %xmm1
875 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
876 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
877 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
878 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
879 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
880 ; AVX1-NEXT:    vmovd %xmm0, %eax
881 ; AVX1-NEXT:    vzeroupper
882 ; AVX1-NEXT:    retq
884 ; AVX2-LABEL: test_v16i32:
885 ; AVX2:       # %bb.0:
886 ; AVX2-NEXT:    vpminsd %ymm1, %ymm0, %ymm0
887 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
888 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
889 ; AVX2-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
890 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
891 ; AVX2-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
892 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
893 ; AVX2-NEXT:    vmovd %xmm0, %eax
894 ; AVX2-NEXT:    vzeroupper
895 ; AVX2-NEXT:    retq
897 ; AVX512-LABEL: test_v16i32:
898 ; AVX512:       # %bb.0:
899 ; AVX512-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
900 ; AVX512-NEXT:    vpminsd %zmm1, %zmm0, %zmm0
901 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
902 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
903 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
904 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
905 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
906 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
907 ; AVX512-NEXT:    vmovd %xmm0, %eax
908 ; AVX512-NEXT:    vzeroupper
909 ; AVX512-NEXT:    retq
910   %1 = call i32 @llvm.experimental.vector.reduce.smin.v16i32(<16 x i32> %a0)
911   ret i32 %1
914 define i32 @test_v32i32(<32 x i32> %a0) {
915 ; SSE2-LABEL: test_v32i32:
916 ; SSE2:       # %bb.0:
917 ; SSE2-NEXT:    movdqa %xmm5, %xmm8
918 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm8
919 ; SSE2-NEXT:    pand %xmm8, %xmm1
920 ; SSE2-NEXT:    pandn %xmm5, %xmm8
921 ; SSE2-NEXT:    por %xmm1, %xmm8
922 ; SSE2-NEXT:    movdqa %xmm7, %xmm1
923 ; SSE2-NEXT:    pcmpgtd %xmm3, %xmm1
924 ; SSE2-NEXT:    pand %xmm1, %xmm3
925 ; SSE2-NEXT:    pandn %xmm7, %xmm1
926 ; SSE2-NEXT:    por %xmm3, %xmm1
927 ; SSE2-NEXT:    movdqa %xmm4, %xmm3
928 ; SSE2-NEXT:    pcmpgtd %xmm0, %xmm3
929 ; SSE2-NEXT:    pand %xmm3, %xmm0
930 ; SSE2-NEXT:    pandn %xmm4, %xmm3
931 ; SSE2-NEXT:    por %xmm0, %xmm3
932 ; SSE2-NEXT:    movdqa %xmm6, %xmm0
933 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm0
934 ; SSE2-NEXT:    pand %xmm0, %xmm2
935 ; SSE2-NEXT:    pandn %xmm6, %xmm0
936 ; SSE2-NEXT:    por %xmm2, %xmm0
937 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
938 ; SSE2-NEXT:    pcmpgtd %xmm3, %xmm2
939 ; SSE2-NEXT:    pand %xmm2, %xmm3
940 ; SSE2-NEXT:    pandn %xmm0, %xmm2
941 ; SSE2-NEXT:    por %xmm3, %xmm2
942 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
943 ; SSE2-NEXT:    pcmpgtd %xmm8, %xmm0
944 ; SSE2-NEXT:    pand %xmm0, %xmm8
945 ; SSE2-NEXT:    pandn %xmm1, %xmm0
946 ; SSE2-NEXT:    por %xmm8, %xmm0
947 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
948 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm1
949 ; SSE2-NEXT:    pand %xmm1, %xmm2
950 ; SSE2-NEXT:    pandn %xmm0, %xmm1
951 ; SSE2-NEXT:    por %xmm2, %xmm1
952 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
953 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
954 ; SSE2-NEXT:    pcmpgtd %xmm1, %xmm2
955 ; SSE2-NEXT:    pand %xmm2, %xmm1
956 ; SSE2-NEXT:    pandn %xmm0, %xmm2
957 ; SSE2-NEXT:    por %xmm1, %xmm2
958 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
959 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
960 ; SSE2-NEXT:    pcmpgtd %xmm2, %xmm1
961 ; SSE2-NEXT:    pand %xmm1, %xmm2
962 ; SSE2-NEXT:    pandn %xmm0, %xmm1
963 ; SSE2-NEXT:    por %xmm2, %xmm1
964 ; SSE2-NEXT:    movd %xmm1, %eax
965 ; SSE2-NEXT:    retq
967 ; SSE41-LABEL: test_v32i32:
968 ; SSE41:       # %bb.0:
969 ; SSE41-NEXT:    pminsd %xmm6, %xmm2
970 ; SSE41-NEXT:    pminsd %xmm7, %xmm3
971 ; SSE41-NEXT:    pminsd %xmm5, %xmm3
972 ; SSE41-NEXT:    pminsd %xmm1, %xmm3
973 ; SSE41-NEXT:    pminsd %xmm4, %xmm2
974 ; SSE41-NEXT:    pminsd %xmm3, %xmm2
975 ; SSE41-NEXT:    pminsd %xmm0, %xmm2
976 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
977 ; SSE41-NEXT:    pminsd %xmm2, %xmm0
978 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
979 ; SSE41-NEXT:    pminsd %xmm0, %xmm1
980 ; SSE41-NEXT:    movd %xmm1, %eax
981 ; SSE41-NEXT:    retq
983 ; AVX1-LABEL: test_v32i32:
984 ; AVX1:       # %bb.0:
985 ; AVX1-NEXT:    vpminsd %xmm3, %xmm1, %xmm4
986 ; AVX1-NEXT:    vextractf128 $1, %ymm3, %xmm3
987 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm1
988 ; AVX1-NEXT:    vpminsd %xmm3, %xmm1, %xmm1
989 ; AVX1-NEXT:    vextractf128 $1, %ymm2, %xmm3
990 ; AVX1-NEXT:    vpminsd %xmm1, %xmm3, %xmm1
991 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm3
992 ; AVX1-NEXT:    vpminsd %xmm1, %xmm3, %xmm1
993 ; AVX1-NEXT:    vpminsd %xmm4, %xmm2, %xmm2
994 ; AVX1-NEXT:    vpminsd %xmm1, %xmm2, %xmm1
995 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
996 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
997 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
998 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
999 ; AVX1-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
1000 ; AVX1-NEXT:    vmovd %xmm0, %eax
1001 ; AVX1-NEXT:    vzeroupper
1002 ; AVX1-NEXT:    retq
1004 ; AVX2-LABEL: test_v32i32:
1005 ; AVX2:       # %bb.0:
1006 ; AVX2-NEXT:    vpminsd %ymm3, %ymm1, %ymm1
1007 ; AVX2-NEXT:    vpminsd %ymm1, %ymm2, %ymm1
1008 ; AVX2-NEXT:    vpminsd %ymm1, %ymm0, %ymm0
1009 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
1010 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
1011 ; AVX2-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1012 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
1013 ; AVX2-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1014 ; AVX2-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
1015 ; AVX2-NEXT:    vmovd %xmm0, %eax
1016 ; AVX2-NEXT:    vzeroupper
1017 ; AVX2-NEXT:    retq
1019 ; AVX512-LABEL: test_v32i32:
1020 ; AVX512:       # %bb.0:
1021 ; AVX512-NEXT:    vpminsd %zmm1, %zmm0, %zmm0
1022 ; AVX512-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
1023 ; AVX512-NEXT:    vpminsd %zmm1, %zmm0, %zmm0
1024 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
1025 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
1026 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1027 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
1028 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1029 ; AVX512-NEXT:    vpminsd %xmm1, %xmm0, %xmm0
1030 ; AVX512-NEXT:    vmovd %xmm0, %eax
1031 ; AVX512-NEXT:    vzeroupper
1032 ; AVX512-NEXT:    retq
1033   %1 = call i32 @llvm.experimental.vector.reduce.smin.v32i32(<32 x i32> %a0)
1034   ret i32 %1
1038 ; vXi16
1041 define i16 @test_v2i16(<2 x i16> %a0) {
1042 ; SSE-LABEL: test_v2i16:
1043 ; SSE:       # %bb.0:
1044 ; SSE-NEXT:    movdqa %xmm0, %xmm1
1045 ; SSE-NEXT:    psrld $16, %xmm1
1046 ; SSE-NEXT:    pminsw %xmm0, %xmm1
1047 ; SSE-NEXT:    movd %xmm1, %eax
1048 ; SSE-NEXT:    # kill: def $ax killed $ax killed $eax
1049 ; SSE-NEXT:    retq
1051 ; AVX-LABEL: test_v2i16:
1052 ; AVX:       # %bb.0:
1053 ; AVX-NEXT:    vpsrld $16, %xmm0, %xmm1
1054 ; AVX-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1055 ; AVX-NEXT:    vmovd %xmm0, %eax
1056 ; AVX-NEXT:    # kill: def $ax killed $ax killed $eax
1057 ; AVX-NEXT:    retq
1059 ; AVX512-LABEL: test_v2i16:
1060 ; AVX512:       # %bb.0:
1061 ; AVX512-NEXT:    vpsrld $16, %xmm0, %xmm1
1062 ; AVX512-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1063 ; AVX512-NEXT:    vmovd %xmm0, %eax
1064 ; AVX512-NEXT:    # kill: def $ax killed $ax killed $eax
1065 ; AVX512-NEXT:    retq
1066   %1 = call i16 @llvm.experimental.vector.reduce.smin.v2i16(<2 x i16> %a0)
1067   ret i16 %1
1070 define i16 @test_v4i16(<4 x i16> %a0) {
1071 ; SSE-LABEL: test_v4i16:
1072 ; SSE:       # %bb.0:
1073 ; SSE-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1074 ; SSE-NEXT:    pminsw %xmm0, %xmm1
1075 ; SSE-NEXT:    movdqa %xmm1, %xmm0
1076 ; SSE-NEXT:    psrld $16, %xmm0
1077 ; SSE-NEXT:    pminsw %xmm1, %xmm0
1078 ; SSE-NEXT:    movd %xmm0, %eax
1079 ; SSE-NEXT:    # kill: def $ax killed $ax killed $eax
1080 ; SSE-NEXT:    retq
1082 ; AVX-LABEL: test_v4i16:
1083 ; AVX:       # %bb.0:
1084 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1085 ; AVX-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1086 ; AVX-NEXT:    vpsrld $16, %xmm0, %xmm1
1087 ; AVX-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1088 ; AVX-NEXT:    vmovd %xmm0, %eax
1089 ; AVX-NEXT:    # kill: def $ax killed $ax killed $eax
1090 ; AVX-NEXT:    retq
1092 ; AVX512-LABEL: test_v4i16:
1093 ; AVX512:       # %bb.0:
1094 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1095 ; AVX512-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1096 ; AVX512-NEXT:    vpsrld $16, %xmm0, %xmm1
1097 ; AVX512-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1098 ; AVX512-NEXT:    vmovd %xmm0, %eax
1099 ; AVX512-NEXT:    # kill: def $ax killed $ax killed $eax
1100 ; AVX512-NEXT:    retq
1101   %1 = call i16 @llvm.experimental.vector.reduce.smin.v4i16(<4 x i16> %a0)
1102   ret i16 %1
1105 define i16 @test_v8i16(<8 x i16> %a0) {
1106 ; SSE2-LABEL: test_v8i16:
1107 ; SSE2:       # %bb.0:
1108 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1109 ; SSE2-NEXT:    pminsw %xmm0, %xmm1
1110 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1111 ; SSE2-NEXT:    pminsw %xmm1, %xmm0
1112 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1113 ; SSE2-NEXT:    psrld $16, %xmm1
1114 ; SSE2-NEXT:    pminsw %xmm0, %xmm1
1115 ; SSE2-NEXT:    movd %xmm1, %eax
1116 ; SSE2-NEXT:    # kill: def $ax killed $ax killed $eax
1117 ; SSE2-NEXT:    retq
1119 ; SSE41-LABEL: test_v8i16:
1120 ; SSE41:       # %bb.0:
1121 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm0
1122 ; SSE41-NEXT:    phminposuw %xmm0, %xmm0
1123 ; SSE41-NEXT:    movd %xmm0, %eax
1124 ; SSE41-NEXT:    xorl $32768, %eax # imm = 0x8000
1125 ; SSE41-NEXT:    # kill: def $ax killed $ax killed $eax
1126 ; SSE41-NEXT:    retq
1128 ; AVX-LABEL: test_v8i16:
1129 ; AVX:       # %bb.0:
1130 ; AVX-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1131 ; AVX-NEXT:    vphminposuw %xmm0, %xmm0
1132 ; AVX-NEXT:    vmovd %xmm0, %eax
1133 ; AVX-NEXT:    xorl $32768, %eax # imm = 0x8000
1134 ; AVX-NEXT:    # kill: def $ax killed $ax killed $eax
1135 ; AVX-NEXT:    retq
1137 ; AVX512-LABEL: test_v8i16:
1138 ; AVX512:       # %bb.0:
1139 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1140 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1141 ; AVX512-NEXT:    vmovd %xmm0, %eax
1142 ; AVX512-NEXT:    xorl $32768, %eax # imm = 0x8000
1143 ; AVX512-NEXT:    # kill: def $ax killed $ax killed $eax
1144 ; AVX512-NEXT:    retq
1145   %1 = call i16 @llvm.experimental.vector.reduce.smin.v8i16(<8 x i16> %a0)
1146   ret i16 %1
1149 define i16 @test_v16i16(<16 x i16> %a0) {
1150 ; SSE2-LABEL: test_v16i16:
1151 ; SSE2:       # %bb.0:
1152 ; SSE2-NEXT:    pminsw %xmm1, %xmm0
1153 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1154 ; SSE2-NEXT:    pminsw %xmm0, %xmm1
1155 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1156 ; SSE2-NEXT:    pminsw %xmm1, %xmm0
1157 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1158 ; SSE2-NEXT:    psrld $16, %xmm1
1159 ; SSE2-NEXT:    pminsw %xmm0, %xmm1
1160 ; SSE2-NEXT:    movd %xmm1, %eax
1161 ; SSE2-NEXT:    # kill: def $ax killed $ax killed $eax
1162 ; SSE2-NEXT:    retq
1164 ; SSE41-LABEL: test_v16i16:
1165 ; SSE41:       # %bb.0:
1166 ; SSE41-NEXT:    pminsw %xmm1, %xmm0
1167 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm0
1168 ; SSE41-NEXT:    phminposuw %xmm0, %xmm0
1169 ; SSE41-NEXT:    movd %xmm0, %eax
1170 ; SSE41-NEXT:    xorl $32768, %eax # imm = 0x8000
1171 ; SSE41-NEXT:    # kill: def $ax killed $ax killed $eax
1172 ; SSE41-NEXT:    retq
1174 ; AVX1-LABEL: test_v16i16:
1175 ; AVX1:       # %bb.0:
1176 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
1177 ; AVX1-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1178 ; AVX1-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1179 ; AVX1-NEXT:    vphminposuw %xmm0, %xmm0
1180 ; AVX1-NEXT:    vmovd %xmm0, %eax
1181 ; AVX1-NEXT:    xorl $32768, %eax # imm = 0x8000
1182 ; AVX1-NEXT:    # kill: def $ax killed $ax killed $eax
1183 ; AVX1-NEXT:    vzeroupper
1184 ; AVX1-NEXT:    retq
1186 ; AVX2-LABEL: test_v16i16:
1187 ; AVX2:       # %bb.0:
1188 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
1189 ; AVX2-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1190 ; AVX2-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1191 ; AVX2-NEXT:    vphminposuw %xmm0, %xmm0
1192 ; AVX2-NEXT:    vmovd %xmm0, %eax
1193 ; AVX2-NEXT:    xorl $32768, %eax # imm = 0x8000
1194 ; AVX2-NEXT:    # kill: def $ax killed $ax killed $eax
1195 ; AVX2-NEXT:    vzeroupper
1196 ; AVX2-NEXT:    retq
1198 ; AVX512-LABEL: test_v16i16:
1199 ; AVX512:       # %bb.0:
1200 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
1201 ; AVX512-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1202 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1203 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1204 ; AVX512-NEXT:    vmovd %xmm0, %eax
1205 ; AVX512-NEXT:    xorl $32768, %eax # imm = 0x8000
1206 ; AVX512-NEXT:    # kill: def $ax killed $ax killed $eax
1207 ; AVX512-NEXT:    vzeroupper
1208 ; AVX512-NEXT:    retq
1209   %1 = call i16 @llvm.experimental.vector.reduce.smin.v16i16(<16 x i16> %a0)
1210   ret i16 %1
1213 define i16 @test_v32i16(<32 x i16> %a0) {
1214 ; SSE2-LABEL: test_v32i16:
1215 ; SSE2:       # %bb.0:
1216 ; SSE2-NEXT:    pminsw %xmm3, %xmm1
1217 ; SSE2-NEXT:    pminsw %xmm2, %xmm1
1218 ; SSE2-NEXT:    pminsw %xmm0, %xmm1
1219 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1220 ; SSE2-NEXT:    pminsw %xmm1, %xmm0
1221 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1222 ; SSE2-NEXT:    pminsw %xmm0, %xmm1
1223 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1224 ; SSE2-NEXT:    psrld $16, %xmm0
1225 ; SSE2-NEXT:    pminsw %xmm1, %xmm0
1226 ; SSE2-NEXT:    movd %xmm0, %eax
1227 ; SSE2-NEXT:    # kill: def $ax killed $ax killed $eax
1228 ; SSE2-NEXT:    retq
1230 ; SSE41-LABEL: test_v32i16:
1231 ; SSE41:       # %bb.0:
1232 ; SSE41-NEXT:    pminsw %xmm3, %xmm1
1233 ; SSE41-NEXT:    pminsw %xmm2, %xmm1
1234 ; SSE41-NEXT:    pminsw %xmm0, %xmm1
1235 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm1
1236 ; SSE41-NEXT:    phminposuw %xmm1, %xmm0
1237 ; SSE41-NEXT:    movd %xmm0, %eax
1238 ; SSE41-NEXT:    xorl $32768, %eax # imm = 0x8000
1239 ; SSE41-NEXT:    # kill: def $ax killed $ax killed $eax
1240 ; SSE41-NEXT:    retq
1242 ; AVX1-LABEL: test_v32i16:
1243 ; AVX1:       # %bb.0:
1244 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm2
1245 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm3
1246 ; AVX1-NEXT:    vpminsw %xmm2, %xmm3, %xmm2
1247 ; AVX1-NEXT:    vpminsw %xmm2, %xmm1, %xmm1
1248 ; AVX1-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1249 ; AVX1-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1250 ; AVX1-NEXT:    vphminposuw %xmm0, %xmm0
1251 ; AVX1-NEXT:    vmovd %xmm0, %eax
1252 ; AVX1-NEXT:    xorl $32768, %eax # imm = 0x8000
1253 ; AVX1-NEXT:    # kill: def $ax killed $ax killed $eax
1254 ; AVX1-NEXT:    vzeroupper
1255 ; AVX1-NEXT:    retq
1257 ; AVX2-LABEL: test_v32i16:
1258 ; AVX2:       # %bb.0:
1259 ; AVX2-NEXT:    vpminsw %ymm1, %ymm0, %ymm0
1260 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
1261 ; AVX2-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1262 ; AVX2-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1263 ; AVX2-NEXT:    vphminposuw %xmm0, %xmm0
1264 ; AVX2-NEXT:    vmovd %xmm0, %eax
1265 ; AVX2-NEXT:    xorl $32768, %eax # imm = 0x8000
1266 ; AVX2-NEXT:    # kill: def $ax killed $ax killed $eax
1267 ; AVX2-NEXT:    vzeroupper
1268 ; AVX2-NEXT:    retq
1270 ; AVX512-LABEL: test_v32i16:
1271 ; AVX512:       # %bb.0:
1272 ; AVX512-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
1273 ; AVX512-NEXT:    vpminsw %ymm1, %ymm0, %ymm0
1274 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
1275 ; AVX512-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1276 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1277 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1278 ; AVX512-NEXT:    vmovd %xmm0, %eax
1279 ; AVX512-NEXT:    xorl $32768, %eax # imm = 0x8000
1280 ; AVX512-NEXT:    # kill: def $ax killed $ax killed $eax
1281 ; AVX512-NEXT:    vzeroupper
1282 ; AVX512-NEXT:    retq
1283   %1 = call i16 @llvm.experimental.vector.reduce.smin.v32i16(<32 x i16> %a0)
1284   ret i16 %1
1287 define i16 @test_v64i16(<64 x i16> %a0) {
1288 ; SSE2-LABEL: test_v64i16:
1289 ; SSE2:       # %bb.0:
1290 ; SSE2-NEXT:    pminsw %xmm6, %xmm2
1291 ; SSE2-NEXT:    pminsw %xmm7, %xmm3
1292 ; SSE2-NEXT:    pminsw %xmm5, %xmm3
1293 ; SSE2-NEXT:    pminsw %xmm1, %xmm3
1294 ; SSE2-NEXT:    pminsw %xmm4, %xmm2
1295 ; SSE2-NEXT:    pminsw %xmm3, %xmm2
1296 ; SSE2-NEXT:    pminsw %xmm0, %xmm2
1297 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1298 ; SSE2-NEXT:    pminsw %xmm2, %xmm0
1299 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1300 ; SSE2-NEXT:    pminsw %xmm0, %xmm1
1301 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1302 ; SSE2-NEXT:    psrld $16, %xmm0
1303 ; SSE2-NEXT:    pminsw %xmm1, %xmm0
1304 ; SSE2-NEXT:    movd %xmm0, %eax
1305 ; SSE2-NEXT:    # kill: def $ax killed $ax killed $eax
1306 ; SSE2-NEXT:    retq
1308 ; SSE41-LABEL: test_v64i16:
1309 ; SSE41:       # %bb.0:
1310 ; SSE41-NEXT:    pminsw %xmm7, %xmm3
1311 ; SSE41-NEXT:    pminsw %xmm5, %xmm3
1312 ; SSE41-NEXT:    pminsw %xmm1, %xmm3
1313 ; SSE41-NEXT:    pminsw %xmm6, %xmm2
1314 ; SSE41-NEXT:    pminsw %xmm4, %xmm2
1315 ; SSE41-NEXT:    pminsw %xmm3, %xmm2
1316 ; SSE41-NEXT:    pminsw %xmm0, %xmm2
1317 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm2
1318 ; SSE41-NEXT:    phminposuw %xmm2, %xmm0
1319 ; SSE41-NEXT:    movd %xmm0, %eax
1320 ; SSE41-NEXT:    xorl $32768, %eax # imm = 0x8000
1321 ; SSE41-NEXT:    # kill: def $ax killed $ax killed $eax
1322 ; SSE41-NEXT:    retq
1324 ; AVX1-LABEL: test_v64i16:
1325 ; AVX1:       # %bb.0:
1326 ; AVX1-NEXT:    vextractf128 $1, %ymm3, %xmm4
1327 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm5
1328 ; AVX1-NEXT:    vpminsw %xmm4, %xmm5, %xmm4
1329 ; AVX1-NEXT:    vextractf128 $1, %ymm2, %xmm5
1330 ; AVX1-NEXT:    vpminsw %xmm4, %xmm5, %xmm4
1331 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm5
1332 ; AVX1-NEXT:    vpminsw %xmm4, %xmm5, %xmm4
1333 ; AVX1-NEXT:    vpminsw %xmm3, %xmm1, %xmm1
1334 ; AVX1-NEXT:    vpminsw %xmm1, %xmm2, %xmm1
1335 ; AVX1-NEXT:    vpminsw %xmm4, %xmm1, %xmm1
1336 ; AVX1-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1337 ; AVX1-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1338 ; AVX1-NEXT:    vphminposuw %xmm0, %xmm0
1339 ; AVX1-NEXT:    vmovd %xmm0, %eax
1340 ; AVX1-NEXT:    xorl $32768, %eax # imm = 0x8000
1341 ; AVX1-NEXT:    # kill: def $ax killed $ax killed $eax
1342 ; AVX1-NEXT:    vzeroupper
1343 ; AVX1-NEXT:    retq
1345 ; AVX2-LABEL: test_v64i16:
1346 ; AVX2:       # %bb.0:
1347 ; AVX2-NEXT:    vpminsw %ymm3, %ymm1, %ymm1
1348 ; AVX2-NEXT:    vpminsw %ymm1, %ymm2, %ymm1
1349 ; AVX2-NEXT:    vpminsw %ymm1, %ymm0, %ymm0
1350 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
1351 ; AVX2-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1352 ; AVX2-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1353 ; AVX2-NEXT:    vphminposuw %xmm0, %xmm0
1354 ; AVX2-NEXT:    vmovd %xmm0, %eax
1355 ; AVX2-NEXT:    xorl $32768, %eax # imm = 0x8000
1356 ; AVX2-NEXT:    # kill: def $ax killed $ax killed $eax
1357 ; AVX2-NEXT:    vzeroupper
1358 ; AVX2-NEXT:    retq
1360 ; AVX512-LABEL: test_v64i16:
1361 ; AVX512:       # %bb.0:
1362 ; AVX512-NEXT:    vpminsw %zmm1, %zmm0, %zmm0
1363 ; AVX512-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
1364 ; AVX512-NEXT:    vpminsw %ymm1, %ymm0, %ymm0
1365 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
1366 ; AVX512-NEXT:    vpminsw %xmm1, %xmm0, %xmm0
1367 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1368 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1369 ; AVX512-NEXT:    vmovd %xmm0, %eax
1370 ; AVX512-NEXT:    xorl $32768, %eax # imm = 0x8000
1371 ; AVX512-NEXT:    # kill: def $ax killed $ax killed $eax
1372 ; AVX512-NEXT:    vzeroupper
1373 ; AVX512-NEXT:    retq
1374   %1 = call i16 @llvm.experimental.vector.reduce.smin.v64i16(<64 x i16> %a0)
1375   ret i16 %1
1379 ; vXi8
1382 define i8 @test_v2i8(<2 x i8> %a0) {
1383 ; SSE2-LABEL: test_v2i8:
1384 ; SSE2:       # %bb.0:
1385 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1386 ; SSE2-NEXT:    psrlw $8, %xmm1
1387 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
1388 ; SSE2-NEXT:    pcmpgtb %xmm0, %xmm2
1389 ; SSE2-NEXT:    pand %xmm2, %xmm0
1390 ; SSE2-NEXT:    pandn %xmm1, %xmm2
1391 ; SSE2-NEXT:    por %xmm0, %xmm2
1392 ; SSE2-NEXT:    movd %xmm2, %eax
1393 ; SSE2-NEXT:    # kill: def $al killed $al killed $eax
1394 ; SSE2-NEXT:    retq
1396 ; SSE41-LABEL: test_v2i8:
1397 ; SSE41:       # %bb.0:
1398 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
1399 ; SSE41-NEXT:    psrlw $8, %xmm1
1400 ; SSE41-NEXT:    pminsb %xmm0, %xmm1
1401 ; SSE41-NEXT:    pextrb $0, %xmm1, %eax
1402 ; SSE41-NEXT:    # kill: def $al killed $al killed $eax
1403 ; SSE41-NEXT:    retq
1405 ; AVX-LABEL: test_v2i8:
1406 ; AVX:       # %bb.0:
1407 ; AVX-NEXT:    vpsrlw $8, %xmm0, %xmm1
1408 ; AVX-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1409 ; AVX-NEXT:    vpextrb $0, %xmm0, %eax
1410 ; AVX-NEXT:    # kill: def $al killed $al killed $eax
1411 ; AVX-NEXT:    retq
1413 ; AVX512-LABEL: test_v2i8:
1414 ; AVX512:       # %bb.0:
1415 ; AVX512-NEXT:    vpsrlw $8, %xmm0, %xmm1
1416 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1417 ; AVX512-NEXT:    vpextrb $0, %xmm0, %eax
1418 ; AVX512-NEXT:    # kill: def $al killed $al killed $eax
1419 ; AVX512-NEXT:    retq
1420   %1 = call i8 @llvm.experimental.vector.reduce.smin.v2i8(<2 x i8> %a0)
1421   ret i8 %1
1424 define i8 @test_v4i8(<4 x i8> %a0) {
1425 ; SSE2-LABEL: test_v4i8:
1426 ; SSE2:       # %bb.0:
1427 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1428 ; SSE2-NEXT:    psrld $16, %xmm1
1429 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
1430 ; SSE2-NEXT:    pcmpgtb %xmm0, %xmm2
1431 ; SSE2-NEXT:    pand %xmm2, %xmm0
1432 ; SSE2-NEXT:    pandn %xmm1, %xmm2
1433 ; SSE2-NEXT:    por %xmm0, %xmm2
1434 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
1435 ; SSE2-NEXT:    psrlw $8, %xmm0
1436 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1437 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1438 ; SSE2-NEXT:    pand %xmm1, %xmm2
1439 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1440 ; SSE2-NEXT:    por %xmm2, %xmm1
1441 ; SSE2-NEXT:    movd %xmm1, %eax
1442 ; SSE2-NEXT:    # kill: def $al killed $al killed $eax
1443 ; SSE2-NEXT:    retq
1445 ; SSE41-LABEL: test_v4i8:
1446 ; SSE41:       # %bb.0:
1447 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
1448 ; SSE41-NEXT:    psrld $16, %xmm1
1449 ; SSE41-NEXT:    pminsb %xmm0, %xmm1
1450 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1451 ; SSE41-NEXT:    psrlw $8, %xmm0
1452 ; SSE41-NEXT:    pminsb %xmm1, %xmm0
1453 ; SSE41-NEXT:    pextrb $0, %xmm0, %eax
1454 ; SSE41-NEXT:    # kill: def $al killed $al killed $eax
1455 ; SSE41-NEXT:    retq
1457 ; AVX-LABEL: test_v4i8:
1458 ; AVX:       # %bb.0:
1459 ; AVX-NEXT:    vpsrld $16, %xmm0, %xmm1
1460 ; AVX-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1461 ; AVX-NEXT:    vpsrlw $8, %xmm0, %xmm1
1462 ; AVX-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1463 ; AVX-NEXT:    vpextrb $0, %xmm0, %eax
1464 ; AVX-NEXT:    # kill: def $al killed $al killed $eax
1465 ; AVX-NEXT:    retq
1467 ; AVX512-LABEL: test_v4i8:
1468 ; AVX512:       # %bb.0:
1469 ; AVX512-NEXT:    vpsrld $16, %xmm0, %xmm1
1470 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1471 ; AVX512-NEXT:    vpsrlw $8, %xmm0, %xmm1
1472 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1473 ; AVX512-NEXT:    vpextrb $0, %xmm0, %eax
1474 ; AVX512-NEXT:    # kill: def $al killed $al killed $eax
1475 ; AVX512-NEXT:    retq
1476   %1 = call i8 @llvm.experimental.vector.reduce.smin.v4i8(<4 x i8> %a0)
1477   ret i8 %1
1480 define i8 @test_v8i8(<8 x i8> %a0) {
1481 ; SSE2-LABEL: test_v8i8:
1482 ; SSE2:       # %bb.0:
1483 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1484 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
1485 ; SSE2-NEXT:    pcmpgtb %xmm0, %xmm2
1486 ; SSE2-NEXT:    pand %xmm2, %xmm0
1487 ; SSE2-NEXT:    pandn %xmm1, %xmm2
1488 ; SSE2-NEXT:    por %xmm0, %xmm2
1489 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
1490 ; SSE2-NEXT:    psrld $16, %xmm0
1491 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1492 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1493 ; SSE2-NEXT:    pand %xmm1, %xmm2
1494 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1495 ; SSE2-NEXT:    por %xmm2, %xmm1
1496 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1497 ; SSE2-NEXT:    psrlw $8, %xmm0
1498 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1499 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1500 ; SSE2-NEXT:    pand %xmm2, %xmm1
1501 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1502 ; SSE2-NEXT:    por %xmm1, %xmm2
1503 ; SSE2-NEXT:    movd %xmm2, %eax
1504 ; SSE2-NEXT:    # kill: def $al killed $al killed $eax
1505 ; SSE2-NEXT:    retq
1507 ; SSE41-LABEL: test_v8i8:
1508 ; SSE41:       # %bb.0:
1509 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1510 ; SSE41-NEXT:    pminsb %xmm0, %xmm1
1511 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1512 ; SSE41-NEXT:    psrld $16, %xmm0
1513 ; SSE41-NEXT:    pminsb %xmm1, %xmm0
1514 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
1515 ; SSE41-NEXT:    psrlw $8, %xmm1
1516 ; SSE41-NEXT:    pminsb %xmm0, %xmm1
1517 ; SSE41-NEXT:    pextrb $0, %xmm1, %eax
1518 ; SSE41-NEXT:    # kill: def $al killed $al killed $eax
1519 ; SSE41-NEXT:    retq
1521 ; AVX-LABEL: test_v8i8:
1522 ; AVX:       # %bb.0:
1523 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1524 ; AVX-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1525 ; AVX-NEXT:    vpsrld $16, %xmm0, %xmm1
1526 ; AVX-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1527 ; AVX-NEXT:    vpsrlw $8, %xmm0, %xmm1
1528 ; AVX-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1529 ; AVX-NEXT:    vpextrb $0, %xmm0, %eax
1530 ; AVX-NEXT:    # kill: def $al killed $al killed $eax
1531 ; AVX-NEXT:    retq
1533 ; AVX512-LABEL: test_v8i8:
1534 ; AVX512:       # %bb.0:
1535 ; AVX512-NEXT:    vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1536 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1537 ; AVX512-NEXT:    vpsrld $16, %xmm0, %xmm1
1538 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1539 ; AVX512-NEXT:    vpsrlw $8, %xmm0, %xmm1
1540 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1541 ; AVX512-NEXT:    vpextrb $0, %xmm0, %eax
1542 ; AVX512-NEXT:    # kill: def $al killed $al killed $eax
1543 ; AVX512-NEXT:    retq
1544   %1 = call i8 @llvm.experimental.vector.reduce.smin.v8i8(<8 x i8> %a0)
1545   ret i8 %1
1548 define i8 @test_v16i8(<16 x i8> %a0) {
1549 ; SSE2-LABEL: test_v16i8:
1550 ; SSE2:       # %bb.0:
1551 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1552 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
1553 ; SSE2-NEXT:    pcmpgtb %xmm0, %xmm2
1554 ; SSE2-NEXT:    pand %xmm2, %xmm0
1555 ; SSE2-NEXT:    pandn %xmm1, %xmm2
1556 ; SSE2-NEXT:    por %xmm0, %xmm2
1557 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1558 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1559 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1560 ; SSE2-NEXT:    pand %xmm1, %xmm2
1561 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1562 ; SSE2-NEXT:    por %xmm2, %xmm1
1563 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1564 ; SSE2-NEXT:    psrld $16, %xmm0
1565 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1566 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1567 ; SSE2-NEXT:    pand %xmm2, %xmm1
1568 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1569 ; SSE2-NEXT:    por %xmm1, %xmm2
1570 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
1571 ; SSE2-NEXT:    psrlw $8, %xmm0
1572 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1573 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1574 ; SSE2-NEXT:    pand %xmm1, %xmm2
1575 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1576 ; SSE2-NEXT:    por %xmm2, %xmm1
1577 ; SSE2-NEXT:    movd %xmm1, %eax
1578 ; SSE2-NEXT:    # kill: def $al killed $al killed $eax
1579 ; SSE2-NEXT:    retq
1581 ; SSE41-LABEL: test_v16i8:
1582 ; SSE41:       # %bb.0:
1583 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm0
1584 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
1585 ; SSE41-NEXT:    psrlw $8, %xmm1
1586 ; SSE41-NEXT:    pminub %xmm0, %xmm1
1587 ; SSE41-NEXT:    phminposuw %xmm1, %xmm0
1588 ; SSE41-NEXT:    pextrb $0, %xmm0, %eax
1589 ; SSE41-NEXT:    xorb $-128, %al
1590 ; SSE41-NEXT:    # kill: def $al killed $al killed $eax
1591 ; SSE41-NEXT:    retq
1593 ; AVX-LABEL: test_v16i8:
1594 ; AVX:       # %bb.0:
1595 ; AVX-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1596 ; AVX-NEXT:    vpsrlw $8, %xmm0, %xmm1
1597 ; AVX-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1598 ; AVX-NEXT:    vphminposuw %xmm0, %xmm0
1599 ; AVX-NEXT:    vpextrb $0, %xmm0, %eax
1600 ; AVX-NEXT:    xorb $-128, %al
1601 ; AVX-NEXT:    # kill: def $al killed $al killed $eax
1602 ; AVX-NEXT:    retq
1604 ; AVX512-LABEL: test_v16i8:
1605 ; AVX512:       # %bb.0:
1606 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1607 ; AVX512-NEXT:    vpsrlw $8, %xmm0, %xmm1
1608 ; AVX512-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1609 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1610 ; AVX512-NEXT:    vpextrb $0, %xmm0, %eax
1611 ; AVX512-NEXT:    xorb $-128, %al
1612 ; AVX512-NEXT:    # kill: def $al killed $al killed $eax
1613 ; AVX512-NEXT:    retq
1614   %1 = call i8 @llvm.experimental.vector.reduce.smin.v16i8(<16 x i8> %a0)
1615   ret i8 %1
1618 define i8 @test_v32i8(<32 x i8> %a0) {
1619 ; SSE2-LABEL: test_v32i8:
1620 ; SSE2:       # %bb.0:
1621 ; SSE2-NEXT:    movdqa %xmm1, %xmm2
1622 ; SSE2-NEXT:    pcmpgtb %xmm0, %xmm2
1623 ; SSE2-NEXT:    pand %xmm2, %xmm0
1624 ; SSE2-NEXT:    pandn %xmm1, %xmm2
1625 ; SSE2-NEXT:    por %xmm0, %xmm2
1626 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1627 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1628 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1629 ; SSE2-NEXT:    pand %xmm1, %xmm2
1630 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1631 ; SSE2-NEXT:    por %xmm2, %xmm1
1632 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1633 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1634 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1635 ; SSE2-NEXT:    pand %xmm2, %xmm1
1636 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1637 ; SSE2-NEXT:    por %xmm1, %xmm2
1638 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
1639 ; SSE2-NEXT:    psrld $16, %xmm0
1640 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1641 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1642 ; SSE2-NEXT:    pand %xmm1, %xmm2
1643 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1644 ; SSE2-NEXT:    por %xmm2, %xmm1
1645 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1646 ; SSE2-NEXT:    psrlw $8, %xmm0
1647 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1648 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1649 ; SSE2-NEXT:    pand %xmm2, %xmm1
1650 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1651 ; SSE2-NEXT:    por %xmm1, %xmm2
1652 ; SSE2-NEXT:    movd %xmm2, %eax
1653 ; SSE2-NEXT:    # kill: def $al killed $al killed $eax
1654 ; SSE2-NEXT:    retq
1656 ; SSE41-LABEL: test_v32i8:
1657 ; SSE41:       # %bb.0:
1658 ; SSE41-NEXT:    pminsb %xmm1, %xmm0
1659 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm0
1660 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
1661 ; SSE41-NEXT:    psrlw $8, %xmm1
1662 ; SSE41-NEXT:    pminub %xmm0, %xmm1
1663 ; SSE41-NEXT:    phminposuw %xmm1, %xmm0
1664 ; SSE41-NEXT:    pextrb $0, %xmm0, %eax
1665 ; SSE41-NEXT:    xorb $-128, %al
1666 ; SSE41-NEXT:    # kill: def $al killed $al killed $eax
1667 ; SSE41-NEXT:    retq
1669 ; AVX1-LABEL: test_v32i8:
1670 ; AVX1:       # %bb.0:
1671 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
1672 ; AVX1-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1673 ; AVX1-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1674 ; AVX1-NEXT:    vpsrlw $8, %xmm0, %xmm1
1675 ; AVX1-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1676 ; AVX1-NEXT:    vphminposuw %xmm0, %xmm0
1677 ; AVX1-NEXT:    vpextrb $0, %xmm0, %eax
1678 ; AVX1-NEXT:    xorb $-128, %al
1679 ; AVX1-NEXT:    # kill: def $al killed $al killed $eax
1680 ; AVX1-NEXT:    vzeroupper
1681 ; AVX1-NEXT:    retq
1683 ; AVX2-LABEL: test_v32i8:
1684 ; AVX2:       # %bb.0:
1685 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
1686 ; AVX2-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1687 ; AVX2-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1688 ; AVX2-NEXT:    vpsrlw $8, %xmm0, %xmm1
1689 ; AVX2-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1690 ; AVX2-NEXT:    vphminposuw %xmm0, %xmm0
1691 ; AVX2-NEXT:    vpextrb $0, %xmm0, %eax
1692 ; AVX2-NEXT:    xorb $-128, %al
1693 ; AVX2-NEXT:    # kill: def $al killed $al killed $eax
1694 ; AVX2-NEXT:    vzeroupper
1695 ; AVX2-NEXT:    retq
1697 ; AVX512-LABEL: test_v32i8:
1698 ; AVX512:       # %bb.0:
1699 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
1700 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1701 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1702 ; AVX512-NEXT:    vpsrlw $8, %xmm0, %xmm1
1703 ; AVX512-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1704 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1705 ; AVX512-NEXT:    vpextrb $0, %xmm0, %eax
1706 ; AVX512-NEXT:    xorb $-128, %al
1707 ; AVX512-NEXT:    # kill: def $al killed $al killed $eax
1708 ; AVX512-NEXT:    vzeroupper
1709 ; AVX512-NEXT:    retq
1710   %1 = call i8 @llvm.experimental.vector.reduce.smin.v32i8(<32 x i8> %a0)
1711   ret i8 %1
1714 define i8 @test_v64i8(<64 x i8> %a0) {
1715 ; SSE2-LABEL: test_v64i8:
1716 ; SSE2:       # %bb.0:
1717 ; SSE2-NEXT:    movdqa %xmm2, %xmm4
1718 ; SSE2-NEXT:    pcmpgtb %xmm0, %xmm4
1719 ; SSE2-NEXT:    pand %xmm4, %xmm0
1720 ; SSE2-NEXT:    pandn %xmm2, %xmm4
1721 ; SSE2-NEXT:    por %xmm0, %xmm4
1722 ; SSE2-NEXT:    movdqa %xmm3, %xmm0
1723 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm0
1724 ; SSE2-NEXT:    pand %xmm0, %xmm1
1725 ; SSE2-NEXT:    pandn %xmm3, %xmm0
1726 ; SSE2-NEXT:    por %xmm1, %xmm0
1727 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1728 ; SSE2-NEXT:    pcmpgtb %xmm4, %xmm1
1729 ; SSE2-NEXT:    pand %xmm1, %xmm4
1730 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1731 ; SSE2-NEXT:    por %xmm4, %xmm1
1732 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1733 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1734 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1735 ; SSE2-NEXT:    pand %xmm2, %xmm1
1736 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1737 ; SSE2-NEXT:    por %xmm1, %xmm2
1738 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1739 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1740 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1741 ; SSE2-NEXT:    pand %xmm1, %xmm2
1742 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1743 ; SSE2-NEXT:    por %xmm2, %xmm1
1744 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1745 ; SSE2-NEXT:    psrld $16, %xmm0
1746 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1747 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1748 ; SSE2-NEXT:    pand %xmm2, %xmm1
1749 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1750 ; SSE2-NEXT:    por %xmm1, %xmm2
1751 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
1752 ; SSE2-NEXT:    psrlw $8, %xmm0
1753 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1754 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1755 ; SSE2-NEXT:    pand %xmm1, %xmm2
1756 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1757 ; SSE2-NEXT:    por %xmm2, %xmm1
1758 ; SSE2-NEXT:    movd %xmm1, %eax
1759 ; SSE2-NEXT:    # kill: def $al killed $al killed $eax
1760 ; SSE2-NEXT:    retq
1762 ; SSE41-LABEL: test_v64i8:
1763 ; SSE41:       # %bb.0:
1764 ; SSE41-NEXT:    pminsb %xmm3, %xmm1
1765 ; SSE41-NEXT:    pminsb %xmm2, %xmm1
1766 ; SSE41-NEXT:    pminsb %xmm0, %xmm1
1767 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm1
1768 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1769 ; SSE41-NEXT:    psrlw $8, %xmm0
1770 ; SSE41-NEXT:    pminub %xmm1, %xmm0
1771 ; SSE41-NEXT:    phminposuw %xmm0, %xmm0
1772 ; SSE41-NEXT:    pextrb $0, %xmm0, %eax
1773 ; SSE41-NEXT:    xorb $-128, %al
1774 ; SSE41-NEXT:    # kill: def $al killed $al killed $eax
1775 ; SSE41-NEXT:    retq
1777 ; AVX1-LABEL: test_v64i8:
1778 ; AVX1:       # %bb.0:
1779 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm2
1780 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm3
1781 ; AVX1-NEXT:    vpminsb %xmm2, %xmm3, %xmm2
1782 ; AVX1-NEXT:    vpminsb %xmm2, %xmm1, %xmm1
1783 ; AVX1-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1784 ; AVX1-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1785 ; AVX1-NEXT:    vpsrlw $8, %xmm0, %xmm1
1786 ; AVX1-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1787 ; AVX1-NEXT:    vphminposuw %xmm0, %xmm0
1788 ; AVX1-NEXT:    vpextrb $0, %xmm0, %eax
1789 ; AVX1-NEXT:    xorb $-128, %al
1790 ; AVX1-NEXT:    # kill: def $al killed $al killed $eax
1791 ; AVX1-NEXT:    vzeroupper
1792 ; AVX1-NEXT:    retq
1794 ; AVX2-LABEL: test_v64i8:
1795 ; AVX2:       # %bb.0:
1796 ; AVX2-NEXT:    vpminsb %ymm1, %ymm0, %ymm0
1797 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
1798 ; AVX2-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1799 ; AVX2-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1800 ; AVX2-NEXT:    vpsrlw $8, %xmm0, %xmm1
1801 ; AVX2-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1802 ; AVX2-NEXT:    vphminposuw %xmm0, %xmm0
1803 ; AVX2-NEXT:    vpextrb $0, %xmm0, %eax
1804 ; AVX2-NEXT:    xorb $-128, %al
1805 ; AVX2-NEXT:    # kill: def $al killed $al killed $eax
1806 ; AVX2-NEXT:    vzeroupper
1807 ; AVX2-NEXT:    retq
1809 ; AVX512-LABEL: test_v64i8:
1810 ; AVX512:       # %bb.0:
1811 ; AVX512-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
1812 ; AVX512-NEXT:    vpminsb %ymm1, %ymm0, %ymm0
1813 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
1814 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1815 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1816 ; AVX512-NEXT:    vpsrlw $8, %xmm0, %xmm1
1817 ; AVX512-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1818 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1819 ; AVX512-NEXT:    vpextrb $0, %xmm0, %eax
1820 ; AVX512-NEXT:    xorb $-128, %al
1821 ; AVX512-NEXT:    # kill: def $al killed $al killed $eax
1822 ; AVX512-NEXT:    vzeroupper
1823 ; AVX512-NEXT:    retq
1824   %1 = call i8 @llvm.experimental.vector.reduce.smin.v64i8(<64 x i8> %a0)
1825   ret i8 %1
1828 define i8 @test_v128i8(<128 x i8> %a0) {
1829 ; SSE2-LABEL: test_v128i8:
1830 ; SSE2:       # %bb.0:
1831 ; SSE2-NEXT:    movdqa %xmm5, %xmm8
1832 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm8
1833 ; SSE2-NEXT:    pand %xmm8, %xmm1
1834 ; SSE2-NEXT:    pandn %xmm5, %xmm8
1835 ; SSE2-NEXT:    por %xmm1, %xmm8
1836 ; SSE2-NEXT:    movdqa %xmm7, %xmm1
1837 ; SSE2-NEXT:    pcmpgtb %xmm3, %xmm1
1838 ; SSE2-NEXT:    pand %xmm1, %xmm3
1839 ; SSE2-NEXT:    pandn %xmm7, %xmm1
1840 ; SSE2-NEXT:    por %xmm3, %xmm1
1841 ; SSE2-NEXT:    movdqa %xmm4, %xmm3
1842 ; SSE2-NEXT:    pcmpgtb %xmm0, %xmm3
1843 ; SSE2-NEXT:    pand %xmm3, %xmm0
1844 ; SSE2-NEXT:    pandn %xmm4, %xmm3
1845 ; SSE2-NEXT:    por %xmm0, %xmm3
1846 ; SSE2-NEXT:    movdqa %xmm6, %xmm0
1847 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm0
1848 ; SSE2-NEXT:    pand %xmm0, %xmm2
1849 ; SSE2-NEXT:    pandn %xmm6, %xmm0
1850 ; SSE2-NEXT:    por %xmm2, %xmm0
1851 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1852 ; SSE2-NEXT:    pcmpgtb %xmm3, %xmm2
1853 ; SSE2-NEXT:    pand %xmm2, %xmm3
1854 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1855 ; SSE2-NEXT:    por %xmm3, %xmm2
1856 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1857 ; SSE2-NEXT:    pcmpgtb %xmm8, %xmm0
1858 ; SSE2-NEXT:    pand %xmm0, %xmm8
1859 ; SSE2-NEXT:    pandn %xmm1, %xmm0
1860 ; SSE2-NEXT:    por %xmm8, %xmm0
1861 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1862 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1863 ; SSE2-NEXT:    pand %xmm1, %xmm2
1864 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1865 ; SSE2-NEXT:    por %xmm2, %xmm1
1866 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1867 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1868 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1869 ; SSE2-NEXT:    pand %xmm2, %xmm1
1870 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1871 ; SSE2-NEXT:    por %xmm1, %xmm2
1872 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1873 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1874 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1875 ; SSE2-NEXT:    pand %xmm1, %xmm2
1876 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1877 ; SSE2-NEXT:    por %xmm2, %xmm1
1878 ; SSE2-NEXT:    movdqa %xmm1, %xmm0
1879 ; SSE2-NEXT:    psrld $16, %xmm0
1880 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
1881 ; SSE2-NEXT:    pcmpgtb %xmm1, %xmm2
1882 ; SSE2-NEXT:    pand %xmm2, %xmm1
1883 ; SSE2-NEXT:    pandn %xmm0, %xmm2
1884 ; SSE2-NEXT:    por %xmm1, %xmm2
1885 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
1886 ; SSE2-NEXT:    psrlw $8, %xmm0
1887 ; SSE2-NEXT:    movdqa %xmm0, %xmm1
1888 ; SSE2-NEXT:    pcmpgtb %xmm2, %xmm1
1889 ; SSE2-NEXT:    pand %xmm1, %xmm2
1890 ; SSE2-NEXT:    pandn %xmm0, %xmm1
1891 ; SSE2-NEXT:    por %xmm2, %xmm1
1892 ; SSE2-NEXT:    movd %xmm1, %eax
1893 ; SSE2-NEXT:    # kill: def $al killed $al killed $eax
1894 ; SSE2-NEXT:    retq
1896 ; SSE41-LABEL: test_v128i8:
1897 ; SSE41:       # %bb.0:
1898 ; SSE41-NEXT:    pminsb %xmm7, %xmm3
1899 ; SSE41-NEXT:    pminsb %xmm5, %xmm3
1900 ; SSE41-NEXT:    pminsb %xmm1, %xmm3
1901 ; SSE41-NEXT:    pminsb %xmm6, %xmm2
1902 ; SSE41-NEXT:    pminsb %xmm4, %xmm2
1903 ; SSE41-NEXT:    pminsb %xmm3, %xmm2
1904 ; SSE41-NEXT:    pminsb %xmm0, %xmm2
1905 ; SSE41-NEXT:    pxor {{.*}}(%rip), %xmm2
1906 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
1907 ; SSE41-NEXT:    psrlw $8, %xmm0
1908 ; SSE41-NEXT:    pminub %xmm2, %xmm0
1909 ; SSE41-NEXT:    phminposuw %xmm0, %xmm0
1910 ; SSE41-NEXT:    pextrb $0, %xmm0, %eax
1911 ; SSE41-NEXT:    xorb $-128, %al
1912 ; SSE41-NEXT:    # kill: def $al killed $al killed $eax
1913 ; SSE41-NEXT:    retq
1915 ; AVX1-LABEL: test_v128i8:
1916 ; AVX1:       # %bb.0:
1917 ; AVX1-NEXT:    vextractf128 $1, %ymm3, %xmm4
1918 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm5
1919 ; AVX1-NEXT:    vpminsb %xmm4, %xmm5, %xmm4
1920 ; AVX1-NEXT:    vextractf128 $1, %ymm2, %xmm5
1921 ; AVX1-NEXT:    vpminsb %xmm4, %xmm5, %xmm4
1922 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm5
1923 ; AVX1-NEXT:    vpminsb %xmm4, %xmm5, %xmm4
1924 ; AVX1-NEXT:    vpminsb %xmm3, %xmm1, %xmm1
1925 ; AVX1-NEXT:    vpminsb %xmm1, %xmm2, %xmm1
1926 ; AVX1-NEXT:    vpminsb %xmm4, %xmm1, %xmm1
1927 ; AVX1-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1928 ; AVX1-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1929 ; AVX1-NEXT:    vpsrlw $8, %xmm0, %xmm1
1930 ; AVX1-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1931 ; AVX1-NEXT:    vphminposuw %xmm0, %xmm0
1932 ; AVX1-NEXT:    vpextrb $0, %xmm0, %eax
1933 ; AVX1-NEXT:    xorb $-128, %al
1934 ; AVX1-NEXT:    # kill: def $al killed $al killed $eax
1935 ; AVX1-NEXT:    vzeroupper
1936 ; AVX1-NEXT:    retq
1938 ; AVX2-LABEL: test_v128i8:
1939 ; AVX2:       # %bb.0:
1940 ; AVX2-NEXT:    vpminsb %ymm3, %ymm1, %ymm1
1941 ; AVX2-NEXT:    vpminsb %ymm1, %ymm2, %ymm1
1942 ; AVX2-NEXT:    vpminsb %ymm1, %ymm0, %ymm0
1943 ; AVX2-NEXT:    vextracti128 $1, %ymm0, %xmm1
1944 ; AVX2-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1945 ; AVX2-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1946 ; AVX2-NEXT:    vpsrlw $8, %xmm0, %xmm1
1947 ; AVX2-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1948 ; AVX2-NEXT:    vphminposuw %xmm0, %xmm0
1949 ; AVX2-NEXT:    vpextrb $0, %xmm0, %eax
1950 ; AVX2-NEXT:    xorb $-128, %al
1951 ; AVX2-NEXT:    # kill: def $al killed $al killed $eax
1952 ; AVX2-NEXT:    vzeroupper
1953 ; AVX2-NEXT:    retq
1955 ; AVX512-LABEL: test_v128i8:
1956 ; AVX512:       # %bb.0:
1957 ; AVX512-NEXT:    vpminsb %zmm1, %zmm0, %zmm0
1958 ; AVX512-NEXT:    vextracti64x4 $1, %zmm0, %ymm1
1959 ; AVX512-NEXT:    vpminsb %ymm1, %ymm0, %ymm0
1960 ; AVX512-NEXT:    vextracti128 $1, %ymm0, %xmm1
1961 ; AVX512-NEXT:    vpminsb %xmm1, %xmm0, %xmm0
1962 ; AVX512-NEXT:    vpxor {{.*}}(%rip), %xmm0, %xmm0
1963 ; AVX512-NEXT:    vpsrlw $8, %xmm0, %xmm1
1964 ; AVX512-NEXT:    vpminub %xmm1, %xmm0, %xmm0
1965 ; AVX512-NEXT:    vphminposuw %xmm0, %xmm0
1966 ; AVX512-NEXT:    vpextrb $0, %xmm0, %eax
1967 ; AVX512-NEXT:    xorb $-128, %al
1968 ; AVX512-NEXT:    # kill: def $al killed $al killed $eax
1969 ; AVX512-NEXT:    vzeroupper
1970 ; AVX512-NEXT:    retq
1971   %1 = call i8 @llvm.experimental.vector.reduce.smin.v128i8(<128 x i8> %a0)
1972   ret i8 %1
1975 declare i64 @llvm.experimental.vector.reduce.smin.v2i64(<2 x i64>)
1976 declare i64 @llvm.experimental.vector.reduce.smin.v4i64(<4 x i64>)
1977 declare i64 @llvm.experimental.vector.reduce.smin.v8i64(<8 x i64>)
1978 declare i64 @llvm.experimental.vector.reduce.smin.v16i64(<16 x i64>)
1980 declare i32 @llvm.experimental.vector.reduce.smin.v2i32(<2 x i32>)
1981 declare i32 @llvm.experimental.vector.reduce.smin.v4i32(<4 x i32>)
1982 declare i32 @llvm.experimental.vector.reduce.smin.v8i32(<8 x i32>)
1983 declare i32 @llvm.experimental.vector.reduce.smin.v16i32(<16 x i32>)
1984 declare i32 @llvm.experimental.vector.reduce.smin.v32i32(<32 x i32>)
1986 declare i16 @llvm.experimental.vector.reduce.smin.v2i16(<2 x i16>)
1987 declare i16 @llvm.experimental.vector.reduce.smin.v4i16(<4 x i16>)
1988 declare i16 @llvm.experimental.vector.reduce.smin.v8i16(<8 x i16>)
1989 declare i16 @llvm.experimental.vector.reduce.smin.v16i16(<16 x i16>)
1990 declare i16 @llvm.experimental.vector.reduce.smin.v32i16(<32 x i16>)
1991 declare i16 @llvm.experimental.vector.reduce.smin.v64i16(<64 x i16>)
1993 declare i8 @llvm.experimental.vector.reduce.smin.v2i8(<2 x i8>)
1994 declare i8 @llvm.experimental.vector.reduce.smin.v4i8(<4 x i8>)
1995 declare i8 @llvm.experimental.vector.reduce.smin.v8i8(<8 x i8>)
1996 declare i8 @llvm.experimental.vector.reduce.smin.v16i8(<16 x i8>)
1997 declare i8 @llvm.experimental.vector.reduce.smin.v32i8(<32 x i8>)
1998 declare i8 @llvm.experimental.vector.reduce.smin.v64i8(<64 x i8>)
1999 declare i8 @llvm.experimental.vector.reduce.smin.v128i8(<128 x i8>)