[InstCombine] Signed saturation patterns
[llvm-core.git] / test / Transforms / Inline / AMDGPU / inline-amdgpu-vecbonus.ll
blobcf28d4fe4ab5f35a2c68942101342fa10075e796
1 ; RUN: opt -S -mtriple=amdgcn-unknown-amdhsa -amdgpu-inline --inline-threshold=1 < %s | FileCheck %s
3 define hidden <16 x i32> @div_vecbonus(<16 x i32> %x, <16 x i32> %y) {
4 entry:
5   %div.1 = udiv <16 x i32> %x, %y
6   %div.2 = udiv <16 x i32> %div.1, %y
7   %div.3 = udiv <16 x i32> %div.2, %y
8   %div.4 = udiv <16 x i32> %div.3, %y
9   %div.5 = udiv <16 x i32> %div.4, %y
10   %div.6 = udiv <16 x i32> %div.5, %y
11   %div.7 = udiv <16 x i32> %div.6, %y
12   %div.8 = udiv <16 x i32> %div.7, %y
13   %div.9 = udiv <16 x i32> %div.8, %y
14   %div.10 = udiv <16 x i32> %div.9, %y
15   %div.11 = udiv <16 x i32> %div.10, %y
16   %div.12 = udiv <16 x i32> %div.11, %y
17   ret <16 x i32> %div.12
20 ; CHECK-LABEL: define amdgpu_kernel void @caller_vecbonus
21 ; CHECK-NOT: udiv
22 ; CHECK: tail call <16 x i32> @div_vecbonus
23 ; CHECK: ret void
24 define amdgpu_kernel void @caller_vecbonus(<16 x i32> addrspace(1)* nocapture %x, <16 x i32> addrspace(1)* nocapture readonly %y) {
25 entry:
26   %tmp = load <16 x i32>, <16 x i32> addrspace(1)* %x
27   %tmp1 = load <16 x i32>, <16 x i32> addrspace(1)* %y
28   %div.i = tail call <16 x i32> @div_vecbonus(<16 x i32> %tmp, <16 x i32> %tmp1)
29   store <16 x i32> %div.i, <16 x i32> addrspace(1)* %x
30   ret void