[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / O0-pipeline.ll
blob271aec5fa0560e39ce229f48acce78daa43bb7ab
1 ; When EXPENSIVE_CHECKS are enabled, the machine verifier appears between each
2 ; pass. Ignore it with 'grep -v'.
3 ; RUN: llc -mtriple=x86_64-- -O0 -debug-pass=Structure < %s -o /dev/null 2>&1 \
4 ; RUN:   | grep -v 'Verify generated machine code' | FileCheck %s
6 ; REQUIRES: asserts
8 ; CHECK-LABEL: Pass Arguments:
9 ; CHECK-NEXT: Target Library Information
10 ; CHECK-NEXT: Target Pass Configuration
11 ; CHECK-NEXT: Machine Module Information
12 ; CHECK-NEXT: Target Transform Information
13 ; CHECK-NEXT: Type-Based Alias Analysis
14 ; CHECK-NEXT: Scoped NoAlias Alias Analysis
15 ; CHECK-NEXT: Assumption Cache Tracker
16 ; CHECK-NEXT: Create Garbage Collector Module Metadata
17 ; CHECK-NEXT: Machine Branch Probability Analysis
18 ; CHECK-NEXT:   ModulePass Manager
19 ; CHECK-NEXT:     Pre-ISel Intrinsic Lowering
20 ; CHECK-NEXT:     FunctionPass Manager
21 ; CHECK-NEXT:       Expand Atomic instructions
22 ; CHECK-NEXT:       Dominator Tree Construction
23 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
24 ; CHECK-NEXT:       Module Verifier
25 ; CHECK-NEXT:       Lower Garbage Collection Instructions
26 ; CHECK-NEXT:       Shadow Stack GC Lowering
27 ; CHECK-NEXT:       Remove unreachable blocks from the CFG
28 ; CHECK-NEXT:       Instrument function entry/exit with calls to e.g. mcount() (post inlining)
29 ; CHECK-NEXT:       Scalarize Masked Memory Intrinsics
30 ; CHECK-NEXT:       Expand reduction intrinsics
31 ; CHECK-NEXT:       Expand indirectbr instructions
32 ; CHECK-NEXT:     Rewrite Symbols
33 ; CHECK-NEXT:     FunctionPass Manager
34 ; CHECK-NEXT:       Dominator Tree Construction
35 ; CHECK-NEXT:       Exception handling preparation
36 ; CHECK-NEXT:       Safe Stack instrumentation pass
37 ; CHECK-NEXT:       Insert stack protectors
38 ; CHECK-NEXT:       Module Verifier
39 ; CHECK-NEXT:       X86 DAG->DAG Instruction Selection
40 ; CHECK-NEXT:       X86 PIC Global Base Reg Initialization
41 ; CHECK-NEXT:       Finalize ISel and expand pseudo-instructions
42 ; CHECK-NEXT:       Local Stack Slot Allocation
43 ; CHECK-NEXT:       X86 speculative load hardening
44 ; CHECK-NEXT:       MachineDominator Tree Construction
45 ; CHECK-NEXT:       X86 EFLAGS copy lowering
46 ; CHECK-NEXT:       X86 WinAlloca Expander
47 ; CHECK-NEXT:       Eliminate PHI nodes for register allocation
48 ; CHECK-NEXT:       Two-Address instruction pass
49 ; CHECK-NEXT:       Fast Register Allocator
50 ; CHECK-NEXT:       Bundle Machine CFG Edges
51 ; CHECK-NEXT:       X86 FP Stackifier
52 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
53 ; CHECK-NEXT:       Machine Optimization Remark Emitter
54 ; CHECK-NEXT:       Prologue/Epilogue Insertion & Frame Finalization
55 ; CHECK-NEXT:       Post-RA pseudo instruction expansion pass
56 ; CHECK-NEXT:       X86 pseudo instruction expansion pass
57 ; CHECK-NEXT:       Analyze Machine Code For Garbage Collection
58 ; CHECK-NEXT:       X86 Indirect Branch Tracking
59 ; CHECK-NEXT:       X86 vzeroupper inserter
60 ; CHECK-NEXT:       X86 Discriminate Memory Operands
61 ; CHECK-NEXT:       X86 Insert Cache Prefetches
62 ; CHECK-NEXT:       Contiguously Lay Out Funclets
63 ; CHECK-NEXT:       StackMap Liveness Analysis
64 ; CHECK-NEXT:       Live DEBUG_VALUE analysis
65 ; CHECK-NEXT:       Insert fentry calls
66 ; CHECK-NEXT:       Insert XRay ops
67 ; CHECK-NEXT:       Implement the 'patchable-function' attribute
68 ; CHECK-NEXT:       X86 Retpoline Thunks
69 ; CHECK-NEXT:       Check CFA info and insert CFI instructions if needed
70 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
71 ; CHECK-NEXT:       Machine Optimization Remark Emitter
72 ; CHECK-NEXT:       X86 Assembly Printer
73 ; CHECK-NEXT:       Free MachineFunction
75 define void @f() {
76   ret void