[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / avx2-conversions.ll
blob070959eb74c0e1ced678d023dae257cdc898db72
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefixes=X32,X32-SLOW
3 ; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+avx2,+fast-variable-shuffle | FileCheck %s --check-prefixes=X32,X32-FAST
4 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefixes=X64,X64-SLOW
5 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2,+fast-variable-shuffle | FileCheck %s --check-prefixes=X64,X64-FAST
7 define <4 x i32> @trunc4(<4 x i64> %A) nounwind {
8 ; X32-SLOW-LABEL: trunc4:
9 ; X32-SLOW:       # %bb.0:
10 ; X32-SLOW-NEXT:    vextractf128 $1, %ymm0, %xmm1
11 ; X32-SLOW-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[0,2]
12 ; X32-SLOW-NEXT:    vzeroupper
13 ; X32-SLOW-NEXT:    retl
15 ; X32-FAST-LABEL: trunc4:
16 ; X32-FAST:       # %bb.0:
17 ; X32-FAST-NEXT:    vmovaps {{.*#+}} ymm1 = [0,2,4,6,4,6,6,7]
18 ; X32-FAST-NEXT:    vpermps %ymm0, %ymm1, %ymm0
19 ; X32-FAST-NEXT:    # kill: def $xmm0 killed $xmm0 killed $ymm0
20 ; X32-FAST-NEXT:    vzeroupper
21 ; X32-FAST-NEXT:    retl
23 ; X64-SLOW-LABEL: trunc4:
24 ; X64-SLOW:       # %bb.0:
25 ; X64-SLOW-NEXT:    vextractf128 $1, %ymm0, %xmm1
26 ; X64-SLOW-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[0,2]
27 ; X64-SLOW-NEXT:    vzeroupper
28 ; X64-SLOW-NEXT:    retq
30 ; X64-FAST-LABEL: trunc4:
31 ; X64-FAST:       # %bb.0:
32 ; X64-FAST-NEXT:    vmovaps {{.*#+}} ymm1 = [0,2,4,6,4,6,6,7]
33 ; X64-FAST-NEXT:    vpermps %ymm0, %ymm1, %ymm0
34 ; X64-FAST-NEXT:    # kill: def $xmm0 killed $xmm0 killed $ymm0
35 ; X64-FAST-NEXT:    vzeroupper
36 ; X64-FAST-NEXT:    retq
37   %B = trunc <4 x i64> %A to <4 x i32>
38   ret <4 x i32>%B
41 define <8 x i16> @trunc8(<8 x i32> %A) nounwind {
42 ; X32-LABEL: trunc8:
43 ; X32:       # %bb.0:
44 ; X32-NEXT:    vpshufb {{.*#+}} ymm0 = ymm0[0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15,16,17,20,21,24,25,28,29,24,25,28,29,28,29,30,31]
45 ; X32-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,2,2,3]
46 ; X32-NEXT:    # kill: def $xmm0 killed $xmm0 killed $ymm0
47 ; X32-NEXT:    vzeroupper
48 ; X32-NEXT:    retl
50 ; X64-LABEL: trunc8:
51 ; X64:       # %bb.0:
52 ; X64-NEXT:    vpshufb {{.*#+}} ymm0 = ymm0[0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15,16,17,20,21,24,25,28,29,24,25,28,29,28,29,30,31]
53 ; X64-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,2,2,3]
54 ; X64-NEXT:    # kill: def $xmm0 killed $xmm0 killed $ymm0
55 ; X64-NEXT:    vzeroupper
56 ; X64-NEXT:    retq
57   %B = trunc <8 x i32> %A to <8 x i16>
58   ret <8 x i16>%B
61 define <4 x i64> @sext4(<4 x i32> %A) nounwind {
62 ; X32-LABEL: sext4:
63 ; X32:       # %bb.0:
64 ; X32-NEXT:    vpmovsxdq %xmm0, %ymm0
65 ; X32-NEXT:    retl
67 ; X64-LABEL: sext4:
68 ; X64:       # %bb.0:
69 ; X64-NEXT:    vpmovsxdq %xmm0, %ymm0
70 ; X64-NEXT:    retq
71   %B = sext <4 x i32> %A to <4 x i64>
72   ret <4 x i64>%B
75 define <8 x i32> @sext8(<8 x i16> %A) nounwind {
76 ; X32-LABEL: sext8:
77 ; X32:       # %bb.0:
78 ; X32-NEXT:    vpmovsxwd %xmm0, %ymm0
79 ; X32-NEXT:    retl
81 ; X64-LABEL: sext8:
82 ; X64:       # %bb.0:
83 ; X64-NEXT:    vpmovsxwd %xmm0, %ymm0
84 ; X64-NEXT:    retq
85   %B = sext <8 x i16> %A to <8 x i32>
86   ret <8 x i32>%B
89 define <4 x i64> @zext4(<4 x i32> %A) nounwind {
90 ; X32-LABEL: zext4:
91 ; X32:       # %bb.0:
92 ; X32-NEXT:    vpmovzxdq {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero
93 ; X32-NEXT:    retl
95 ; X64-LABEL: zext4:
96 ; X64:       # %bb.0:
97 ; X64-NEXT:    vpmovzxdq {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero
98 ; X64-NEXT:    retq
99   %B = zext <4 x i32> %A to <4 x i64>
100   ret <4 x i64>%B
103 define <8 x i32> @zext8(<8 x i16> %A) nounwind {
104 ; X32-LABEL: zext8:
105 ; X32:       # %bb.0:
106 ; X32-NEXT:    vpmovzxwd {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero,xmm0[4],zero,xmm0[5],zero,xmm0[6],zero,xmm0[7],zero
107 ; X32-NEXT:    retl
109 ; X64-LABEL: zext8:
110 ; X64:       # %bb.0:
111 ; X64-NEXT:    vpmovzxwd {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero,xmm0[4],zero,xmm0[5],zero,xmm0[6],zero,xmm0[7],zero
112 ; X64-NEXT:    retq
113   %B = zext <8 x i16> %A to <8 x i32>
114   ret <8 x i32>%B
117 define <8 x i32> @zext_8i8_8i32(<8 x i8> %A) nounwind {
118 ; X32-LABEL: zext_8i8_8i32:
119 ; X32:       # %bb.0:
120 ; X32-NEXT:    vpand {{\.LCPI.*}}, %xmm0, %xmm0
121 ; X32-NEXT:    vpmovzxwd {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero,xmm0[4],zero,xmm0[5],zero,xmm0[6],zero,xmm0[7],zero
122 ; X32-NEXT:    retl
124 ; X64-LABEL: zext_8i8_8i32:
125 ; X64:       # %bb.0:
126 ; X64-NEXT:    vpand {{.*}}(%rip), %xmm0, %xmm0
127 ; X64-NEXT:    vpmovzxwd {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero,xmm0[4],zero,xmm0[5],zero,xmm0[6],zero,xmm0[7],zero
128 ; X64-NEXT:    retq
129   %B = zext <8 x i8> %A to <8 x i32>
130   ret <8 x i32>%B
133 define <16 x i16> @zext_16i8_16i16(<16 x i8> %z) {
134 ; X32-LABEL: zext_16i8_16i16:
135 ; X32:       # %bb.0:
136 ; X32-NEXT:    vpmovzxbw {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero,xmm0[4],zero,xmm0[5],zero,xmm0[6],zero,xmm0[7],zero,xmm0[8],zero,xmm0[9],zero,xmm0[10],zero,xmm0[11],zero,xmm0[12],zero,xmm0[13],zero,xmm0[14],zero,xmm0[15],zero
137 ; X32-NEXT:    retl
139 ; X64-LABEL: zext_16i8_16i16:
140 ; X64:       # %bb.0:
141 ; X64-NEXT:    vpmovzxbw {{.*#+}} ymm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero,xmm0[4],zero,xmm0[5],zero,xmm0[6],zero,xmm0[7],zero,xmm0[8],zero,xmm0[9],zero,xmm0[10],zero,xmm0[11],zero,xmm0[12],zero,xmm0[13],zero,xmm0[14],zero,xmm0[15],zero
142 ; X64-NEXT:    retq
143   %t = zext <16 x i8> %z to <16 x i16>
144   ret <16 x i16> %t
147 define <16 x i16> @sext_16i8_16i16(<16 x i8> %z) {
148 ; X32-LABEL: sext_16i8_16i16:
149 ; X32:       # %bb.0:
150 ; X32-NEXT:    vpmovsxbw %xmm0, %ymm0
151 ; X32-NEXT:    retl
153 ; X64-LABEL: sext_16i8_16i16:
154 ; X64:       # %bb.0:
155 ; X64-NEXT:    vpmovsxbw %xmm0, %ymm0
156 ; X64-NEXT:    retq
157   %t = sext <16 x i8> %z to <16 x i16>
158   ret <16 x i16> %t
161 define <16 x i8> @trunc_16i16_16i8(<16 x i16> %z) {
162 ; X32-LABEL: trunc_16i16_16i8:
163 ; X32:       # %bb.0:
164 ; X32-NEXT:    vpand {{\.LCPI.*}}, %ymm0, %ymm0
165 ; X32-NEXT:    vextracti128 $1, %ymm0, %xmm1
166 ; X32-NEXT:    vpackuswb %xmm1, %xmm0, %xmm0
167 ; X32-NEXT:    vzeroupper
168 ; X32-NEXT:    retl
170 ; X64-LABEL: trunc_16i16_16i8:
171 ; X64:       # %bb.0:
172 ; X64-NEXT:    vpand {{.*}}(%rip), %ymm0, %ymm0
173 ; X64-NEXT:    vextracti128 $1, %ymm0, %xmm1
174 ; X64-NEXT:    vpackuswb %xmm1, %xmm0, %xmm0
175 ; X64-NEXT:    vzeroupper
176 ; X64-NEXT:    retq
177   %t = trunc <16 x i16> %z to <16 x i8>
178   ret <16 x i8> %t
181 define <4 x i64> @load_sext_test1(<4 x i32> *%ptr) {
182 ; X32-LABEL: load_sext_test1:
183 ; X32:       # %bb.0:
184 ; X32-NEXT:    movl {{[0-9]+}}(%esp), %eax
185 ; X32-NEXT:    vpmovsxdq (%eax), %ymm0
186 ; X32-NEXT:    retl
188 ; X64-LABEL: load_sext_test1:
189 ; X64:       # %bb.0:
190 ; X64-NEXT:    vpmovsxdq (%rdi), %ymm0
191 ; X64-NEXT:    retq
192  %X = load <4 x i32>, <4 x i32>* %ptr
193  %Y = sext <4 x i32> %X to <4 x i64>
194  ret <4 x i64>%Y
197 define <4 x i64> @load_sext_test2(<4 x i8> *%ptr) {
198 ; X32-LABEL: load_sext_test2:
199 ; X32:       # %bb.0:
200 ; X32-NEXT:    movl {{[0-9]+}}(%esp), %eax
201 ; X32-NEXT:    vpmovsxbq (%eax), %ymm0
202 ; X32-NEXT:    retl
204 ; X64-LABEL: load_sext_test2:
205 ; X64:       # %bb.0:
206 ; X64-NEXT:    vpmovsxbq (%rdi), %ymm0
207 ; X64-NEXT:    retq
208  %X = load <4 x i8>, <4 x i8>* %ptr
209  %Y = sext <4 x i8> %X to <4 x i64>
210  ret <4 x i64>%Y
213 define <4 x i64> @load_sext_test3(<4 x i16> *%ptr) {
214 ; X32-LABEL: load_sext_test3:
215 ; X32:       # %bb.0:
216 ; X32-NEXT:    movl {{[0-9]+}}(%esp), %eax
217 ; X32-NEXT:    vpmovsxwq (%eax), %ymm0
218 ; X32-NEXT:    retl
220 ; X64-LABEL: load_sext_test3:
221 ; X64:       # %bb.0:
222 ; X64-NEXT:    vpmovsxwq (%rdi), %ymm0
223 ; X64-NEXT:    retq
224  %X = load <4 x i16>, <4 x i16>* %ptr
225  %Y = sext <4 x i16> %X to <4 x i64>
226  ret <4 x i64>%Y
229 define <8 x i32> @load_sext_test4(<8 x i16> *%ptr) {
230 ; X32-LABEL: load_sext_test4:
231 ; X32:       # %bb.0:
232 ; X32-NEXT:    movl {{[0-9]+}}(%esp), %eax
233 ; X32-NEXT:    vpmovsxwd (%eax), %ymm0
234 ; X32-NEXT:    retl
236 ; X64-LABEL: load_sext_test4:
237 ; X64:       # %bb.0:
238 ; X64-NEXT:    vpmovsxwd (%rdi), %ymm0
239 ; X64-NEXT:    retq
240  %X = load <8 x i16>, <8 x i16>* %ptr
241  %Y = sext <8 x i16> %X to <8 x i32>
242  ret <8 x i32>%Y
245 define <8 x i32> @load_sext_test5(<8 x i8> *%ptr) {
246 ; X32-LABEL: load_sext_test5:
247 ; X32:       # %bb.0:
248 ; X32-NEXT:    movl {{[0-9]+}}(%esp), %eax
249 ; X32-NEXT:    vpmovsxbd (%eax), %ymm0
250 ; X32-NEXT:    retl
252 ; X64-LABEL: load_sext_test5:
253 ; X64:       # %bb.0:
254 ; X64-NEXT:    vpmovsxbd (%rdi), %ymm0
255 ; X64-NEXT:    retq
256  %X = load <8 x i8>, <8 x i8>* %ptr
257  %Y = sext <8 x i8> %X to <8 x i32>
258  ret <8 x i32>%Y