[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / cast-vsel.ll
blobb02987996a4d245638c4b720181f12c4e0451b2f
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefix=SSE --check-prefix=SSE2
3 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefix=SSE --check-prefix=SSE41
4 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=AVX --check-prefix=AVX1
5 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=AVX --check-prefix=AVX2
7 ; If we have a cmp and a sel with different-sized operands followed by a size-changing cast,
8 ; we may want to pull the cast ahead of the select operands to create a select with matching op sizes:
9 ; ext (sel (cmp a, b), c, d) --> sel (cmp a, b), (ext c), (ext d)
11 define <8 x i32> @sext(<8 x float> %a, <8 x float> %b, <8 x i16> %c, <8 x i16> %d) {
12 ; SSE2-LABEL: sext:
13 ; SSE2:       # %bb.0:
14 ; SSE2-NEXT:    cmpltps %xmm3, %xmm1
15 ; SSE2-NEXT:    cmpltps %xmm2, %xmm0
16 ; SSE2-NEXT:    packssdw %xmm1, %xmm0
17 ; SSE2-NEXT:    pand %xmm0, %xmm4
18 ; SSE2-NEXT:    pandn %xmm5, %xmm0
19 ; SSE2-NEXT:    por %xmm4, %xmm0
20 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3]
21 ; SSE2-NEXT:    psrad $16, %xmm2
22 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm1 = xmm1[4],xmm0[4],xmm1[5],xmm0[5],xmm1[6],xmm0[6],xmm1[7],xmm0[7]
23 ; SSE2-NEXT:    psrad $16, %xmm1
24 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
25 ; SSE2-NEXT:    retq
27 ; SSE41-LABEL: sext:
28 ; SSE41:       # %bb.0:
29 ; SSE41-NEXT:    cmpltps %xmm3, %xmm1
30 ; SSE41-NEXT:    cmpltps %xmm2, %xmm0
31 ; SSE41-NEXT:    packssdw %xmm1, %xmm0
32 ; SSE41-NEXT:    pblendvb %xmm0, %xmm4, %xmm5
33 ; SSE41-NEXT:    pmovsxwd %xmm5, %xmm0
34 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm5[2,3,0,1]
35 ; SSE41-NEXT:    pmovsxwd %xmm1, %xmm1
36 ; SSE41-NEXT:    retq
38 ; AVX1-LABEL: sext:
39 ; AVX1:       # %bb.0:
40 ; AVX1-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
41 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
42 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm4 = xmm2[2,3,0,1]
43 ; AVX1-NEXT:    vpmovsxwd %xmm4, %xmm4
44 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm5 = xmm3[2,3,0,1]
45 ; AVX1-NEXT:    vpmovsxwd %xmm5, %xmm5
46 ; AVX1-NEXT:    vblendvps %xmm1, %xmm4, %xmm5, %xmm1
47 ; AVX1-NEXT:    vpmovsxwd %xmm2, %xmm2
48 ; AVX1-NEXT:    vpmovsxwd %xmm3, %xmm3
49 ; AVX1-NEXT:    vblendvps %xmm0, %xmm2, %xmm3, %xmm0
50 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
51 ; AVX1-NEXT:    retq
53 ; AVX2-LABEL: sext:
54 ; AVX2:       # %bb.0:
55 ; AVX2-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
56 ; AVX2-NEXT:    vpmovsxwd %xmm2, %ymm1
57 ; AVX2-NEXT:    vpmovsxwd %xmm3, %ymm2
58 ; AVX2-NEXT:    vblendvps %ymm0, %ymm1, %ymm2, %ymm0
59 ; AVX2-NEXT:    retq
60   %cmp = fcmp olt <8 x float> %a, %b
61   %sel = select <8 x i1> %cmp, <8 x i16> %c, <8 x i16> %d
62   %ext = sext <8 x i16> %sel to <8 x i32>
63   ret <8 x i32> %ext
66 define <8 x i32> @zext(<8 x float> %a, <8 x float> %b, <8 x i16> %c, <8 x i16> %d) {
67 ; SSE2-LABEL: zext:
68 ; SSE2:       # %bb.0:
69 ; SSE2-NEXT:    movaps %xmm0, %xmm6
70 ; SSE2-NEXT:    cmpltps %xmm3, %xmm1
71 ; SSE2-NEXT:    cmpltps %xmm2, %xmm6
72 ; SSE2-NEXT:    packssdw %xmm1, %xmm6
73 ; SSE2-NEXT:    pand %xmm6, %xmm4
74 ; SSE2-NEXT:    pandn %xmm5, %xmm6
75 ; SSE2-NEXT:    por %xmm4, %xmm6
76 ; SSE2-NEXT:    pxor %xmm1, %xmm1
77 ; SSE2-NEXT:    movdqa %xmm6, %xmm0
78 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3]
79 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm6 = xmm6[4],xmm1[4],xmm6[5],xmm1[5],xmm6[6],xmm1[6],xmm6[7],xmm1[7]
80 ; SSE2-NEXT:    movdqa %xmm6, %xmm1
81 ; SSE2-NEXT:    retq
83 ; SSE41-LABEL: zext:
84 ; SSE41:       # %bb.0:
85 ; SSE41-NEXT:    cmpltps %xmm3, %xmm1
86 ; SSE41-NEXT:    cmpltps %xmm2, %xmm0
87 ; SSE41-NEXT:    packssdw %xmm1, %xmm0
88 ; SSE41-NEXT:    pblendvb %xmm0, %xmm4, %xmm5
89 ; SSE41-NEXT:    pmovzxwd {{.*#+}} xmm0 = xmm5[0],zero,xmm5[1],zero,xmm5[2],zero,xmm5[3],zero
90 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm5[2,3,0,1]
91 ; SSE41-NEXT:    pmovzxwd {{.*#+}} xmm1 = xmm1[0],zero,xmm1[1],zero,xmm1[2],zero,xmm1[3],zero
92 ; SSE41-NEXT:    retq
94 ; AVX1-LABEL: zext:
95 ; AVX1:       # %bb.0:
96 ; AVX1-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
97 ; AVX1-NEXT:    vxorps %xmm1, %xmm1, %xmm1
98 ; AVX1-NEXT:    vpunpckhwd {{.*#+}} xmm4 = xmm2[4],xmm1[4],xmm2[5],xmm1[5],xmm2[6],xmm1[6],xmm2[7],xmm1[7]
99 ; AVX1-NEXT:    vpunpckhwd {{.*#+}} xmm1 = xmm3[4],xmm1[4],xmm3[5],xmm1[5],xmm3[6],xmm1[6],xmm3[7],xmm1[7]
100 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm5
101 ; AVX1-NEXT:    vblendvps %xmm5, %xmm4, %xmm1, %xmm1
102 ; AVX1-NEXT:    vpmovzxwd {{.*#+}} xmm2 = xmm2[0],zero,xmm2[1],zero,xmm2[2],zero,xmm2[3],zero
103 ; AVX1-NEXT:    vpmovzxwd {{.*#+}} xmm3 = xmm3[0],zero,xmm3[1],zero,xmm3[2],zero,xmm3[3],zero
104 ; AVX1-NEXT:    vblendvps %xmm0, %xmm2, %xmm3, %xmm0
105 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
106 ; AVX1-NEXT:    retq
108 ; AVX2-LABEL: zext:
109 ; AVX2:       # %bb.0:
110 ; AVX2-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
111 ; AVX2-NEXT:    vpmovzxwd {{.*#+}} ymm1 = xmm2[0],zero,xmm2[1],zero,xmm2[2],zero,xmm2[3],zero,xmm2[4],zero,xmm2[5],zero,xmm2[6],zero,xmm2[7],zero
112 ; AVX2-NEXT:    vpmovzxwd {{.*#+}} ymm2 = xmm3[0],zero,xmm3[1],zero,xmm3[2],zero,xmm3[3],zero,xmm3[4],zero,xmm3[5],zero,xmm3[6],zero,xmm3[7],zero
113 ; AVX2-NEXT:    vblendvps %ymm0, %ymm1, %ymm2, %ymm0
114 ; AVX2-NEXT:    retq
115   %cmp = fcmp olt <8 x float> %a, %b
116   %sel = select <8 x i1> %cmp, <8 x i16> %c, <8 x i16> %d
117   %ext = zext <8 x i16> %sel to <8 x i32>
118   ret <8 x i32> %ext
121 define <4 x double> @fpext(<4 x double> %a, <4 x double> %b, <4 x float> %c, <4 x float> %d) {
122 ; SSE2-LABEL: fpext:
123 ; SSE2:       # %bb.0:
124 ; SSE2-NEXT:    cmpltpd %xmm3, %xmm1
125 ; SSE2-NEXT:    cmpltpd %xmm2, %xmm0
126 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[0,2]
127 ; SSE2-NEXT:    andps %xmm0, %xmm4
128 ; SSE2-NEXT:    andnps %xmm5, %xmm0
129 ; SSE2-NEXT:    orps %xmm4, %xmm0
130 ; SSE2-NEXT:    cvtps2pd %xmm0, %xmm2
131 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[2,3,2,3]
132 ; SSE2-NEXT:    cvtps2pd %xmm0, %xmm1
133 ; SSE2-NEXT:    movaps %xmm2, %xmm0
134 ; SSE2-NEXT:    retq
136 ; SSE41-LABEL: fpext:
137 ; SSE41:       # %bb.0:
138 ; SSE41-NEXT:    cmpltpd %xmm3, %xmm1
139 ; SSE41-NEXT:    cmpltpd %xmm2, %xmm0
140 ; SSE41-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[0,2]
141 ; SSE41-NEXT:    blendvps %xmm0, %xmm4, %xmm5
142 ; SSE41-NEXT:    cvtps2pd %xmm5, %xmm0
143 ; SSE41-NEXT:    movhlps {{.*#+}} xmm5 = xmm5[1,1]
144 ; SSE41-NEXT:    cvtps2pd %xmm5, %xmm1
145 ; SSE41-NEXT:    retq
147 ; AVX-LABEL: fpext:
148 ; AVX:       # %bb.0:
149 ; AVX-NEXT:    vcmpltpd %ymm1, %ymm0, %ymm0
150 ; AVX-NEXT:    vcvtps2pd %xmm2, %ymm1
151 ; AVX-NEXT:    vcvtps2pd %xmm3, %ymm2
152 ; AVX-NEXT:    vblendvpd %ymm0, %ymm1, %ymm2, %ymm0
153 ; AVX-NEXT:    retq
154   %cmp = fcmp olt <4 x double> %a, %b
155   %sel = select <4 x i1> %cmp, <4 x float> %c, <4 x float> %d
156   %ext = fpext <4 x float> %sel to <4 x double>
157   ret <4 x double> %ext
160 define <8 x i16> @trunc(<8 x i16> %a, <8 x i16> %b, <8 x i32> %c, <8 x i32> %d) {
161 ; SSE2-LABEL: trunc:
162 ; SSE2:       # %bb.0:
163 ; SSE2-NEXT:    pcmpeqw %xmm1, %xmm0
164 ; SSE2-NEXT:    pslld $16, %xmm5
165 ; SSE2-NEXT:    psrad $16, %xmm5
166 ; SSE2-NEXT:    pslld $16, %xmm4
167 ; SSE2-NEXT:    psrad $16, %xmm4
168 ; SSE2-NEXT:    packssdw %xmm5, %xmm4
169 ; SSE2-NEXT:    pslld $16, %xmm3
170 ; SSE2-NEXT:    psrad $16, %xmm3
171 ; SSE2-NEXT:    pslld $16, %xmm2
172 ; SSE2-NEXT:    psrad $16, %xmm2
173 ; SSE2-NEXT:    packssdw %xmm3, %xmm2
174 ; SSE2-NEXT:    pand %xmm0, %xmm2
175 ; SSE2-NEXT:    pandn %xmm4, %xmm0
176 ; SSE2-NEXT:    por %xmm2, %xmm0
177 ; SSE2-NEXT:    retq
179 ; SSE41-LABEL: trunc:
180 ; SSE41:       # %bb.0:
181 ; SSE41-NEXT:    pcmpeqw %xmm1, %xmm0
182 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15]
183 ; SSE41-NEXT:    pshufb %xmm1, %xmm3
184 ; SSE41-NEXT:    pshufb %xmm1, %xmm2
185 ; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm2 = xmm2[0],xmm3[0]
186 ; SSE41-NEXT:    pshufb %xmm1, %xmm5
187 ; SSE41-NEXT:    pshufb %xmm1, %xmm4
188 ; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm4 = xmm4[0],xmm5[0]
189 ; SSE41-NEXT:    pblendvb %xmm0, %xmm2, %xmm4
190 ; SSE41-NEXT:    movdqa %xmm4, %xmm0
191 ; SSE41-NEXT:    retq
193 ; AVX1-LABEL: trunc:
194 ; AVX1:       # %bb.0:
195 ; AVX1-NEXT:    vpcmpeqw %xmm1, %xmm0, %xmm0
196 ; AVX1-NEXT:    vextractf128 $1, %ymm2, %xmm1
197 ; AVX1-NEXT:    vmovdqa {{.*#+}} xmm4 = [0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15]
198 ; AVX1-NEXT:    vpshufb %xmm4, %xmm1, %xmm1
199 ; AVX1-NEXT:    vpshufb %xmm4, %xmm2, %xmm2
200 ; AVX1-NEXT:    vpunpcklqdq {{.*#+}} xmm1 = xmm2[0],xmm1[0]
201 ; AVX1-NEXT:    vextractf128 $1, %ymm3, %xmm2
202 ; AVX1-NEXT:    vpshufb %xmm4, %xmm2, %xmm2
203 ; AVX1-NEXT:    vpshufb %xmm4, %xmm3, %xmm3
204 ; AVX1-NEXT:    vpunpcklqdq {{.*#+}} xmm2 = xmm3[0],xmm2[0]
205 ; AVX1-NEXT:    vpblendvb %xmm0, %xmm1, %xmm2, %xmm0
206 ; AVX1-NEXT:    vzeroupper
207 ; AVX1-NEXT:    retq
209 ; AVX2-LABEL: trunc:
210 ; AVX2:       # %bb.0:
211 ; AVX2-NEXT:    vpcmpeqw %xmm1, %xmm0, %xmm0
212 ; AVX2-NEXT:    vmovdqa {{.*#+}} ymm1 = [0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15,16,17,20,21,24,25,28,29,24,25,28,29,28,29,30,31]
213 ; AVX2-NEXT:    vpshufb %ymm1, %ymm2, %ymm2
214 ; AVX2-NEXT:    vpermq {{.*#+}} ymm2 = ymm2[0,2,2,3]
215 ; AVX2-NEXT:    vpshufb %ymm1, %ymm3, %ymm1
216 ; AVX2-NEXT:    vpermq {{.*#+}} ymm1 = ymm1[0,2,2,3]
217 ; AVX2-NEXT:    vpblendvb %xmm0, %xmm2, %xmm1, %xmm0
218 ; AVX2-NEXT:    vzeroupper
219 ; AVX2-NEXT:    retq
220   %cmp = icmp eq <8 x i16> %a, %b
221   %sel = select <8 x i1> %cmp, <8 x i32> %c, <8 x i32> %d
222   %tr = trunc <8 x i32> %sel to <8 x i16>
223   ret <8 x i16> %tr
226 define <4 x float> @fptrunc(<4 x float> %a, <4 x float> %b, <4 x double> %c, <4 x double> %d) {
227 ; SSE2-LABEL: fptrunc:
228 ; SSE2:       # %bb.0:
229 ; SSE2-NEXT:    cmpltps %xmm1, %xmm0
230 ; SSE2-NEXT:    cvtpd2ps %xmm5, %xmm1
231 ; SSE2-NEXT:    cvtpd2ps %xmm4, %xmm4
232 ; SSE2-NEXT:    unpcklpd {{.*#+}} xmm4 = xmm4[0],xmm1[0]
233 ; SSE2-NEXT:    cvtpd2ps %xmm3, %xmm1
234 ; SSE2-NEXT:    cvtpd2ps %xmm2, %xmm2
235 ; SSE2-NEXT:    unpcklpd {{.*#+}} xmm2 = xmm2[0],xmm1[0]
236 ; SSE2-NEXT:    andpd %xmm0, %xmm2
237 ; SSE2-NEXT:    andnpd %xmm4, %xmm0
238 ; SSE2-NEXT:    orpd %xmm2, %xmm0
239 ; SSE2-NEXT:    retq
241 ; SSE41-LABEL: fptrunc:
242 ; SSE41:       # %bb.0:
243 ; SSE41-NEXT:    cmpltps %xmm1, %xmm0
244 ; SSE41-NEXT:    cvtpd2ps %xmm3, %xmm1
245 ; SSE41-NEXT:    cvtpd2ps %xmm2, %xmm2
246 ; SSE41-NEXT:    unpcklpd {{.*#+}} xmm2 = xmm2[0],xmm1[0]
247 ; SSE41-NEXT:    cvtpd2ps %xmm5, %xmm3
248 ; SSE41-NEXT:    cvtpd2ps %xmm4, %xmm1
249 ; SSE41-NEXT:    unpcklpd {{.*#+}} xmm1 = xmm1[0],xmm3[0]
250 ; SSE41-NEXT:    blendvps %xmm0, %xmm2, %xmm1
251 ; SSE41-NEXT:    movaps %xmm1, %xmm0
252 ; SSE41-NEXT:    retq
254 ; AVX-LABEL: fptrunc:
255 ; AVX:       # %bb.0:
256 ; AVX-NEXT:    vcmpltps %xmm1, %xmm0, %xmm0
257 ; AVX-NEXT:    vcvtpd2ps %ymm2, %xmm1
258 ; AVX-NEXT:    vcvtpd2ps %ymm3, %xmm2
259 ; AVX-NEXT:    vblendvps %xmm0, %xmm1, %xmm2, %xmm0
260 ; AVX-NEXT:    vzeroupper
261 ; AVX-NEXT:    retq
262   %cmp = fcmp olt <4 x float> %a, %b
263   %sel = select <4 x i1> %cmp, <4 x double> %c, <4 x double> %d
264   %tr = fptrunc <4 x double> %sel to <4 x float>
265   ret <4 x float> %tr
268 ; PR14657 - avoid truncation/extension of comparison results
269 ; These tests demonstrate the same issue as the simpler cases above,
270 ; but also include multi-BB to show potentially larger transforms/codegen issues.
272 @da = common global [1024 x float] zeroinitializer, align 32
273 @db = common global [1024 x float] zeroinitializer, align 32
274 @dc = common global [1024 x float] zeroinitializer, align 32
275 @dd = common global [1024 x float] zeroinitializer, align 32
276 @dj = common global [1024 x i32] zeroinitializer, align 32
278 define void @example25() nounwind {
279 ; SSE2-LABEL: example25:
280 ; SSE2:       # %bb.0: # %vector.ph
281 ; SSE2-NEXT:    movq $-4096, %rax # imm = 0xF000
282 ; SSE2-NEXT:    movdqa {{.*#+}} xmm0 = [1,1,1,1]
283 ; SSE2-NEXT:    .p2align 4, 0x90
284 ; SSE2-NEXT:  .LBB5_1: # %vector.body
285 ; SSE2-NEXT:    # =>This Inner Loop Header: Depth=1
286 ; SSE2-NEXT:    movaps da+4096(%rax), %xmm1
287 ; SSE2-NEXT:    movaps da+4112(%rax), %xmm2
288 ; SSE2-NEXT:    cmpltps db+4112(%rax), %xmm2
289 ; SSE2-NEXT:    cmpltps db+4096(%rax), %xmm1
290 ; SSE2-NEXT:    packssdw %xmm2, %xmm1
291 ; SSE2-NEXT:    movaps dc+4096(%rax), %xmm2
292 ; SSE2-NEXT:    movaps dc+4112(%rax), %xmm3
293 ; SSE2-NEXT:    cmpltps dd+4112(%rax), %xmm3
294 ; SSE2-NEXT:    cmpltps dd+4096(%rax), %xmm2
295 ; SSE2-NEXT:    packssdw %xmm3, %xmm2
296 ; SSE2-NEXT:    pand %xmm1, %xmm2
297 ; SSE2-NEXT:    movdqa %xmm2, %xmm1
298 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm1 = xmm1[0],xmm0[0],xmm1[1],xmm0[1],xmm1[2],xmm0[2],xmm1[3],xmm0[3]
299 ; SSE2-NEXT:    pand %xmm0, %xmm1
300 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm2 = xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
301 ; SSE2-NEXT:    pand %xmm0, %xmm2
302 ; SSE2-NEXT:    movdqa %xmm2, dj+4112(%rax)
303 ; SSE2-NEXT:    movdqa %xmm1, dj+4096(%rax)
304 ; SSE2-NEXT:    addq $32, %rax
305 ; SSE2-NEXT:    jne .LBB5_1
306 ; SSE2-NEXT:  # %bb.2: # %for.end
307 ; SSE2-NEXT:    retq
309 ; SSE41-LABEL: example25:
310 ; SSE41:       # %bb.0: # %vector.ph
311 ; SSE41-NEXT:    movq $-4096, %rax # imm = 0xF000
312 ; SSE41-NEXT:    movdqa {{.*#+}} xmm0 = [1,1,1,1]
313 ; SSE41-NEXT:    .p2align 4, 0x90
314 ; SSE41-NEXT:  .LBB5_1: # %vector.body
315 ; SSE41-NEXT:    # =>This Inner Loop Header: Depth=1
316 ; SSE41-NEXT:    movaps da+4096(%rax), %xmm1
317 ; SSE41-NEXT:    movaps da+4112(%rax), %xmm2
318 ; SSE41-NEXT:    cmpltps db+4112(%rax), %xmm2
319 ; SSE41-NEXT:    cmpltps db+4096(%rax), %xmm1
320 ; SSE41-NEXT:    packssdw %xmm2, %xmm1
321 ; SSE41-NEXT:    movaps dc+4096(%rax), %xmm2
322 ; SSE41-NEXT:    movaps dc+4112(%rax), %xmm3
323 ; SSE41-NEXT:    cmpltps dd+4112(%rax), %xmm3
324 ; SSE41-NEXT:    cmpltps dd+4096(%rax), %xmm2
325 ; SSE41-NEXT:    packssdw %xmm3, %xmm2
326 ; SSE41-NEXT:    pand %xmm1, %xmm2
327 ; SSE41-NEXT:    pmovzxwd {{.*#+}} xmm1 = xmm2[0],zero,xmm2[1],zero,xmm2[2],zero,xmm2[3],zero
328 ; SSE41-NEXT:    pand %xmm0, %xmm1
329 ; SSE41-NEXT:    punpckhwd {{.*#+}} xmm2 = xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
330 ; SSE41-NEXT:    pand %xmm0, %xmm2
331 ; SSE41-NEXT:    movdqa %xmm2, dj+4112(%rax)
332 ; SSE41-NEXT:    movdqa %xmm1, dj+4096(%rax)
333 ; SSE41-NEXT:    addq $32, %rax
334 ; SSE41-NEXT:    jne .LBB5_1
335 ; SSE41-NEXT:  # %bb.2: # %for.end
336 ; SSE41-NEXT:    retq
338 ; AVX1-LABEL: example25:
339 ; AVX1:       # %bb.0: # %vector.ph
340 ; AVX1-NEXT:    movq $-4096, %rax # imm = 0xF000
341 ; AVX1-NEXT:    vmovaps {{.*#+}} ymm0 = [1,1,1,1,1,1,1,1]
342 ; AVX1-NEXT:    .p2align 4, 0x90
343 ; AVX1-NEXT:  .LBB5_1: # %vector.body
344 ; AVX1-NEXT:    # =>This Inner Loop Header: Depth=1
345 ; AVX1-NEXT:    vmovups da+4096(%rax), %ymm1
346 ; AVX1-NEXT:    vcmpltps db+4096(%rax), %ymm1, %ymm1
347 ; AVX1-NEXT:    vmovups dc+4096(%rax), %ymm2
348 ; AVX1-NEXT:    vcmpltps dd+4096(%rax), %ymm2, %ymm2
349 ; AVX1-NEXT:    vandps %ymm2, %ymm1, %ymm1
350 ; AVX1-NEXT:    vandps %ymm0, %ymm1, %ymm1
351 ; AVX1-NEXT:    vmovups %ymm1, dj+4096(%rax)
352 ; AVX1-NEXT:    addq $32, %rax
353 ; AVX1-NEXT:    jne .LBB5_1
354 ; AVX1-NEXT:  # %bb.2: # %for.end
355 ; AVX1-NEXT:    vzeroupper
356 ; AVX1-NEXT:    retq
358 ; AVX2-LABEL: example25:
359 ; AVX2:       # %bb.0: # %vector.ph
360 ; AVX2-NEXT:    movq $-4096, %rax # imm = 0xF000
361 ; AVX2-NEXT:    .p2align 4, 0x90
362 ; AVX2-NEXT:  .LBB5_1: # %vector.body
363 ; AVX2-NEXT:    # =>This Inner Loop Header: Depth=1
364 ; AVX2-NEXT:    vmovups da+4096(%rax), %ymm0
365 ; AVX2-NEXT:    vcmpltps db+4096(%rax), %ymm0, %ymm0
366 ; AVX2-NEXT:    vmovups dc+4096(%rax), %ymm1
367 ; AVX2-NEXT:    vcmpltps dd+4096(%rax), %ymm1, %ymm1
368 ; AVX2-NEXT:    vandps %ymm1, %ymm0, %ymm0
369 ; AVX2-NEXT:    vpsrld $31, %ymm0, %ymm0
370 ; AVX2-NEXT:    vmovdqu %ymm0, dj+4096(%rax)
371 ; AVX2-NEXT:    addq $32, %rax
372 ; AVX2-NEXT:    jne .LBB5_1
373 ; AVX2-NEXT:  # %bb.2: # %for.end
374 ; AVX2-NEXT:    vzeroupper
375 ; AVX2-NEXT:    retq
376 vector.ph:
377   br label %vector.body
379 vector.body:
380   %index = phi i64 [ 0, %vector.ph ], [ %index.next, %vector.body ]
381   %0 = getelementptr inbounds [1024 x float], [1024 x float]* @da, i64 0, i64 %index
382   %1 = bitcast float* %0 to <8 x float>*
383   %2 = load <8 x float>, <8 x float>* %1, align 16
384   %3 = getelementptr inbounds [1024 x float], [1024 x float]* @db, i64 0, i64 %index
385   %4 = bitcast float* %3 to <8 x float>*
386   %5 = load <8 x float>, <8 x float>* %4, align 16
387   %6 = fcmp olt <8 x float> %2, %5
388   %7 = getelementptr inbounds [1024 x float], [1024 x float]* @dc, i64 0, i64 %index
389   %8 = bitcast float* %7 to <8 x float>*
390   %9 = load <8 x float>, <8 x float>* %8, align 16
391   %10 = getelementptr inbounds [1024 x float], [1024 x float]* @dd, i64 0, i64 %index
392   %11 = bitcast float* %10 to <8 x float>*
393   %12 = load <8 x float>, <8 x float>* %11, align 16
394   %13 = fcmp olt <8 x float> %9, %12
395   %14 = and <8 x i1> %6, %13
396   %15 = zext <8 x i1> %14 to <8 x i32>
397   %16 = getelementptr inbounds [1024 x i32], [1024 x i32]* @dj, i64 0, i64 %index
398   %17 = bitcast i32* %16 to <8 x i32>*
399   store <8 x i32> %15, <8 x i32>* %17, align 16
400   %index.next = add i64 %index, 8
401   %18 = icmp eq i64 %index.next, 1024
402   br i1 %18, label %for.end, label %vector.body
404 for.end:
405   ret void
408 ; TODO: AVX1 could have used 256-bit ops for a likely improvement.
410 define void @example24(i16 signext %x, i16 signext %y) nounwind {
411 ; SSE2-LABEL: example24:
412 ; SSE2:       # %bb.0: # %vector.ph
413 ; SSE2-NEXT:    movd %edi, %xmm0
414 ; SSE2-NEXT:    pshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
415 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
416 ; SSE2-NEXT:    movd %esi, %xmm1
417 ; SSE2-NEXT:    pshuflw {{.*#+}} xmm1 = xmm1[0,0,2,3,4,5,6,7]
418 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[0,0,0,0]
419 ; SSE2-NEXT:    movq $-4096, %rax # imm = 0xF000
420 ; SSE2-NEXT:    .p2align 4, 0x90
421 ; SSE2-NEXT:  .LBB6_1: # %vector.body
422 ; SSE2-NEXT:    # =>This Inner Loop Header: Depth=1
423 ; SSE2-NEXT:    movaps da+4096(%rax), %xmm2
424 ; SSE2-NEXT:    movaps da+4112(%rax), %xmm3
425 ; SSE2-NEXT:    cmpltps db+4112(%rax), %xmm3
426 ; SSE2-NEXT:    cmpltps db+4096(%rax), %xmm2
427 ; SSE2-NEXT:    packssdw %xmm3, %xmm2
428 ; SSE2-NEXT:    movdqa %xmm0, %xmm3
429 ; SSE2-NEXT:    pand %xmm2, %xmm3
430 ; SSE2-NEXT:    pandn %xmm1, %xmm2
431 ; SSE2-NEXT:    por %xmm3, %xmm2
432 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm3 = xmm3[0],xmm2[0],xmm3[1],xmm2[1],xmm3[2],xmm2[2],xmm3[3],xmm2[3]
433 ; SSE2-NEXT:    psrad $16, %xmm3
434 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm2 = xmm2[4,4,5,5,6,6,7,7]
435 ; SSE2-NEXT:    psrad $16, %xmm2
436 ; SSE2-NEXT:    movdqa %xmm2, dj+4112(%rax)
437 ; SSE2-NEXT:    movdqa %xmm3, dj+4096(%rax)
438 ; SSE2-NEXT:    addq $32, %rax
439 ; SSE2-NEXT:    jne .LBB6_1
440 ; SSE2-NEXT:  # %bb.2: # %for.end
441 ; SSE2-NEXT:    retq
443 ; SSE41-LABEL: example24:
444 ; SSE41:       # %bb.0: # %vector.ph
445 ; SSE41-NEXT:    movd %edi, %xmm0
446 ; SSE41-NEXT:    pshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
447 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[0,0,0,0]
448 ; SSE41-NEXT:    movd %esi, %xmm0
449 ; SSE41-NEXT:    pshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
450 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[0,0,0,0]
451 ; SSE41-NEXT:    movq $-4096, %rax # imm = 0xF000
452 ; SSE41-NEXT:    .p2align 4, 0x90
453 ; SSE41-NEXT:  .LBB6_1: # %vector.body
454 ; SSE41-NEXT:    # =>This Inner Loop Header: Depth=1
455 ; SSE41-NEXT:    movaps da+4096(%rax), %xmm0
456 ; SSE41-NEXT:    movaps da+4112(%rax), %xmm3
457 ; SSE41-NEXT:    cmpltps db+4112(%rax), %xmm3
458 ; SSE41-NEXT:    cmpltps db+4096(%rax), %xmm0
459 ; SSE41-NEXT:    packssdw %xmm3, %xmm0
460 ; SSE41-NEXT:    movdqa %xmm2, %xmm3
461 ; SSE41-NEXT:    pblendvb %xmm0, %xmm1, %xmm3
462 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm3[2,3,0,1]
463 ; SSE41-NEXT:    pmovsxwd %xmm0, %xmm0
464 ; SSE41-NEXT:    pmovsxwd %xmm3, %xmm3
465 ; SSE41-NEXT:    movdqa %xmm3, dj+4096(%rax)
466 ; SSE41-NEXT:    movdqa %xmm0, dj+4112(%rax)
467 ; SSE41-NEXT:    addq $32, %rax
468 ; SSE41-NEXT:    jne .LBB6_1
469 ; SSE41-NEXT:  # %bb.2: # %for.end
470 ; SSE41-NEXT:    retq
472 ; AVX1-LABEL: example24:
473 ; AVX1:       # %bb.0: # %vector.ph
474 ; AVX1-NEXT:    vmovd %edi, %xmm0
475 ; AVX1-NEXT:    vpshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
476 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm2 = xmm0[0,0,0,0]
477 ; AVX1-NEXT:    vmovd %esi, %xmm0
478 ; AVX1-NEXT:    vpshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
479 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm3 = xmm0[0,0,0,0]
480 ; AVX1-NEXT:    movq $-4096, %rax # imm = 0xF000
481 ; AVX1-NEXT:    vpmovsxwd %xmm2, %xmm0
482 ; AVX1-NEXT:    vpmovsxwd %xmm3, %xmm1
483 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm2 = xmm2[2,3,0,1]
484 ; AVX1-NEXT:    vpmovsxwd %xmm2, %xmm2
485 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm3 = xmm3[2,3,0,1]
486 ; AVX1-NEXT:    vpmovsxwd %xmm3, %xmm3
487 ; AVX1-NEXT:    .p2align 4, 0x90
488 ; AVX1-NEXT:  .LBB6_1: # %vector.body
489 ; AVX1-NEXT:    # =>This Inner Loop Header: Depth=1
490 ; AVX1-NEXT:    vmovups da+4096(%rax), %ymm4
491 ; AVX1-NEXT:    vcmpltps db+4096(%rax), %ymm4, %ymm4
492 ; AVX1-NEXT:    vblendvps %xmm4, %xmm0, %xmm1, %xmm5
493 ; AVX1-NEXT:    vextractf128 $1, %ymm4, %xmm4
494 ; AVX1-NEXT:    vblendvps %xmm4, %xmm2, %xmm3, %xmm4
495 ; AVX1-NEXT:    vmovaps %xmm4, dj+4112(%rax)
496 ; AVX1-NEXT:    vmovaps %xmm5, dj+4096(%rax)
497 ; AVX1-NEXT:    addq $32, %rax
498 ; AVX1-NEXT:    jne .LBB6_1
499 ; AVX1-NEXT:  # %bb.2: # %for.end
500 ; AVX1-NEXT:    vzeroupper
501 ; AVX1-NEXT:    retq
503 ; AVX2-LABEL: example24:
504 ; AVX2:       # %bb.0: # %vector.ph
505 ; AVX2-NEXT:    vmovd %edi, %xmm0
506 ; AVX2-NEXT:    vpbroadcastw %xmm0, %xmm0
507 ; AVX2-NEXT:    vmovd %esi, %xmm1
508 ; AVX2-NEXT:    vpbroadcastw %xmm1, %xmm1
509 ; AVX2-NEXT:    movq $-4096, %rax # imm = 0xF000
510 ; AVX2-NEXT:    vpmovsxwd %xmm0, %ymm0
511 ; AVX2-NEXT:    vpmovsxwd %xmm1, %ymm1
512 ; AVX2-NEXT:    .p2align 4, 0x90
513 ; AVX2-NEXT:  .LBB6_1: # %vector.body
514 ; AVX2-NEXT:    # =>This Inner Loop Header: Depth=1
515 ; AVX2-NEXT:    vmovups da+4096(%rax), %ymm2
516 ; AVX2-NEXT:    vcmpltps db+4096(%rax), %ymm2, %ymm2
517 ; AVX2-NEXT:    vblendvps %ymm2, %ymm0, %ymm1, %ymm2
518 ; AVX2-NEXT:    vmovups %ymm2, dj+4096(%rax)
519 ; AVX2-NEXT:    addq $32, %rax
520 ; AVX2-NEXT:    jne .LBB6_1
521 ; AVX2-NEXT:  # %bb.2: # %for.end
522 ; AVX2-NEXT:    vzeroupper
523 ; AVX2-NEXT:    retq
524 vector.ph:
525   %0 = insertelement <8 x i16> undef, i16 %x, i32 0
526   %broadcast11 = shufflevector <8 x i16> %0, <8 x i16> undef, <8 x i32> zeroinitializer
527   %1 = insertelement <8 x i16> undef, i16 %y, i32 0
528   %broadcast12 = shufflevector <8 x i16> %1, <8 x i16> undef, <8 x i32> zeroinitializer
529   br label %vector.body
531 vector.body:
532   %index = phi i64 [ 0, %vector.ph ], [ %index.next, %vector.body ]
533   %2 = getelementptr inbounds [1024 x float], [1024 x float]* @da, i64 0, i64 %index
534   %3 = bitcast float* %2 to <8 x float>*
535   %4 = load <8 x float>, <8 x float>* %3, align 16
536   %5 = getelementptr inbounds [1024 x float], [1024 x float]* @db, i64 0, i64 %index
537   %6 = bitcast float* %5 to <8 x float>*
538   %7 = load <8 x float>, <8 x float>* %6, align 16
539   %8 = fcmp olt <8 x float> %4, %7
540   %9 = select <8 x i1> %8, <8 x i16> %broadcast11, <8 x i16> %broadcast12
541   %10 = sext <8 x i16> %9 to <8 x i32>
542   %11 = getelementptr inbounds [1024 x i32], [1024 x i32]* @dj, i64 0, i64 %index
543   %12 = bitcast i32* %11 to <8 x i32>*
544   store <8 x i32> %10, <8 x i32>* %12, align 16
545   %index.next = add i64 %index, 8
546   %13 = icmp eq i64 %index.next, 1024
547   br i1 %13, label %for.end, label %vector.body
549 for.end:
550   ret void