[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / pr31956.ll
blob035e394e9ebc8fc9f365f512a4f8c6c6ab925847
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mattr=+avx < %s | FileCheck %s
3 target datalayout = "e-m:e-i64:64-f80:128-n8:16:32:64-S128"
4 target triple = "x86_64-scei-ps4"
6 @G1 = common global <2 x float> zeroinitializer, align 8
7 @G2 = common global <8 x float> zeroinitializer, align 32
9 define <4 x float> @foo() {
10 ; CHECK-LABEL: foo:
11 ; CHECK:       # %bb.0: # %entry
12 ; CHECK-NEXT:    vmovsd {{.*#+}} xmm0 = mem[0],zero
13 ; CHECK-NEXT:    vblendps {{.*#+}} ymm0 = ymm0[0,1],mem[2,3,4,5,6,7]
14 ; CHECK-NEXT:    vextractf128 $1, %ymm0, %xmm1
15 ; CHECK-NEXT:    vshufps {{.*#+}} xmm0 = xmm1[0,2],xmm0[2,0]
16 ; CHECK-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[0,2,1,3]
17 ; CHECK-NEXT:    vzeroupper
18 ; CHECK-NEXT:    retq
19 entry:
20   %V = load <2 x float>, <2 x float>* @G1, align 8
21   %shuffle = shufflevector <2 x float> %V, <2 x float> undef, <8 x i32> <i32 undef, i32 undef, i32 undef, i32 undef, i32 0, i32 undef, i32 undef, i32 undef>
22   %L = load <8 x float>, <8 x float>* @G2, align 32
23   %shuffle1 = shufflevector <8 x float> %shuffle, <8 x float> %L, <4 x i32> <i32 12, i32 10, i32 14, i32 4>
24   ret <4 x float> %shuffle1