[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / pr34177.ll
blob056682bb2750b27d956a82f4ef0c0b6cc2a4e9cb
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mattr=+avx512f | FileCheck %s --check-prefixes=CHECK,AVX512F
3 ; RUN: llc < %s -mattr=+avx512f,+avx512vl,+avx512bw,+avx512dq | FileCheck %s --check-prefixes=CHECK,AVX512VL
5 target datalayout = "e-m:e-i64:64-f80:128-n8:16:32:64-S128"
6 target triple = "x86_64-unknown-linux-gnu"
8 define void @test(<4 x i64> %a, <4 x x86_fp80> %b, <8 x x86_fp80>* %c) local_unnamed_addr {
9 ; CHECK-LABEL: test:
10 ; CHECK:       # %bb.0:
11 ; CHECK-NEXT:    vmovq %xmm0, %rax
12 ; CHECK-NEXT:    vpextrq $1, %xmm0, %rcx
13 ; CHECK-NEXT:    vextracti128 $1, %ymm0, %xmm0
14 ; CHECK-NEXT:    vmovq %xmm0, %rdx
15 ; CHECK-NEXT:    vpextrq $1, %xmm0, %rsi
16 ; CHECK-NEXT:    cmpq $3, %rsi
17 ; CHECK-NEXT:    fld1
18 ; CHECK-NEXT:    fldz
19 ; CHECK-NEXT:    fld %st(0)
20 ; CHECK-NEXT:    fcmove %st(2), %st
21 ; CHECK-NEXT:    cmpq $2, %rdx
22 ; CHECK-NEXT:    fld %st(1)
23 ; CHECK-NEXT:    fcmove %st(3), %st
24 ; CHECK-NEXT:    cmpq $1, %rcx
25 ; CHECK-NEXT:    fld %st(2)
26 ; CHECK-NEXT:    fcmove %st(4), %st
27 ; CHECK-NEXT:    testq %rax, %rax
28 ; CHECK-NEXT:    fxch %st(3)
29 ; CHECK-NEXT:    fcmove %st(4), %st
30 ; CHECK-NEXT:    fstp %st(4)
31 ; CHECK-NEXT:    fldt {{[0-9]+}}(%rsp)
32 ; CHECK-NEXT:    fstpt 70(%rdi)
33 ; CHECK-NEXT:    fldt {{[0-9]+}}(%rsp)
34 ; CHECK-NEXT:    fstpt 50(%rdi)
35 ; CHECK-NEXT:    fldt {{[0-9]+}}(%rsp)
36 ; CHECK-NEXT:    fstpt 30(%rdi)
37 ; CHECK-NEXT:    fldt {{[0-9]+}}(%rsp)
38 ; CHECK-NEXT:    fstpt 10(%rdi)
39 ; CHECK-NEXT:    fxch %st(1)
40 ; CHECK-NEXT:    fadd %st, %st(0)
41 ; CHECK-NEXT:    fstpt 60(%rdi)
42 ; CHECK-NEXT:    fadd %st, %st(0)
43 ; CHECK-NEXT:    fstpt 40(%rdi)
44 ; CHECK-NEXT:    fadd %st, %st(0)
45 ; CHECK-NEXT:    fstpt 20(%rdi)
46 ; CHECK-NEXT:    fadd %st, %st(0)
47 ; CHECK-NEXT:    fstpt (%rdi)
48   %1 = icmp eq <4 x i64> <i64 0, i64 1, i64 2, i64 3>, %a
49   %2 = select <4 x i1> %1, <4 x x86_fp80> <x86_fp80 0xK3FFF8000000000000000, x86_fp80 0xK3FFF8000000000000000, x86_fp80 0xK3FFF8000000000000000, x86_fp80 0xK3FFF8000000000000000>, <4 x x86_fp80> zeroinitializer
50   %3 = fadd <4 x x86_fp80> %2, %2
51   %4 = shufflevector <4 x x86_fp80> %3, <4 x x86_fp80> %b, <8 x i32> <i32 0, i32 4, i32 1, i32 5, i32 2, i32 6, i32 3, i32 7>
52   store <8 x x86_fp80> %4, <8 x x86_fp80>* %c, align 16
53   unreachable