[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / pr39666.ll
blob949e8ab1320e15c70c0d48f68a2d9ab2457fdfab
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=btver2 | FileCheck %s
4 define <2 x i64> @test5(i64* %base, <2 x i64> %src0) {
5 ; CHECK-LABEL: test5:
6 ; CHECK:       # %bb.0: # %else
7 ; CHECK-NEXT:    vpinsrq $1, (%rdi), %xmm0, %xmm0
8 ; CHECK-NEXT:    retq
9  %res = call <2 x i64> @llvm.masked.expandload.v2i64(i64* %base, <2 x i1> <i1 false, i1 true>, <2 x i64> %src0)
10  ret <2 x i64>%res
12 declare <2 x i64> @llvm.masked.expandload.v2i64(i64*, <2 x i1>, <2 x i64>)
14 define void @test11(i64* %base, <2 x i64> %V, <2 x i1> %mask) {
15 ; CHECK-LABEL: test11:
16 ; CHECK:       # %bb.0:
17 ; CHECK-NEXT:    vpextrb $0, %xmm1, %eax
18 ; CHECK-NEXT:    testb $1, %al
19 ; CHECK-NEXT:    je .LBB1_2
20 ; CHECK-NEXT:  # %bb.1: # %cond.store
21 ; CHECK-NEXT:    vmovq %xmm0, (%rdi)
22 ; CHECK-NEXT:    addq $8, %rdi
23 ; CHECK-NEXT:  .LBB1_2: # %else
24 ; CHECK-NEXT:    vpextrb $8, %xmm1, %eax
25 ; CHECK-NEXT:    testb $1, %al
26 ; CHECK-NEXT:    je .LBB1_4
27 ; CHECK-NEXT:  # %bb.3: # %cond.store1
28 ; CHECK-NEXT:    vpextrq $1, %xmm0, (%rdi)
29 ; CHECK-NEXT:  .LBB1_4: # %else2
30 ; CHECK-NEXT:    retq
31  call void @llvm.masked.compressstore.v2i64(<2 x i64> %V, i64* %base, <2 x i1> %mask)
32  ret void
34 declare void @llvm.masked.compressstore.v2i64(<2 x i64>, i64* , <2 x i1>)