[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / vec_insert-3.ll
blobc844945d271115b180d39d0e8c5c40e3d6f90521
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=i686-unknown -mattr=+sse2,-sse4.1 | FileCheck %s --check-prefix=X32
3 ; RUN: llc < %s -mtriple=x86_64-unknown -mattr=+sse2,-sse4.1 | FileCheck %s --check-prefix=X64
5 define <2 x i64> @t1(i64 %s, <2 x i64> %tmp) nounwind {
6 ; X32-LABEL: t1:
7 ; X32:       # %bb.0:
8 ; X32-NEXT:    movss {{.*#+}} xmm1 = mem[0],zero,zero,zero
9 ; X32-NEXT:    movaps %xmm0, %xmm2
10 ; X32-NEXT:    shufps {{.*#+}} xmm2 = xmm2[0,1],xmm1[0,2]
11 ; X32-NEXT:    movss {{.*#+}} xmm1 = mem[0],zero,zero,zero
12 ; X32-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm2[2,0]
13 ; X32-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,0]
14 ; X32-NEXT:    retl
16 ; X64-LABEL: t1:
17 ; X64:       # %bb.0:
18 ; X64-NEXT:    movq %rdi, %xmm1
19 ; X64-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
20 ; X64-NEXT:    retq
21   %tmp1 = insertelement <2 x i64> %tmp, i64 %s, i32 1
22   ret <2 x i64> %tmp1