[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / vec_set-7.ll
blobfced7e4c0792c397f7eb79ee40ff963568de3b70
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=i386-unknown -mattr=+sse2 | FileCheck %s --check-prefix=X86
3 ; RUN: llc < %s -mtriple=x86_64-unknown -mattr=+sse2 | FileCheck %s --check-prefix=X64
5 define <2 x i64> @test(<2 x i64>* %p) nounwind {
6 ; X86-LABEL: test:
7 ; X86:       # %bb.0:
8 ; X86-NEXT:    movl {{[0-9]+}}(%esp), %eax
9 ; X86-NEXT:    movsd {{.*#+}} xmm0 = mem[0],zero
10 ; X86-NEXT:    retl
12 ; X64-LABEL: test:
13 ; X64:       # %bb.0:
14 ; X64-NEXT:    movsd {{.*#+}} xmm0 = mem[0],zero
15 ; X64-NEXT:    retq
16   %tmp = bitcast <2 x i64>* %p to double*
17   %tmp.upgrd.1 = load double, double* %tmp
18   %tmp.upgrd.2 = insertelement <2 x double> undef, double %tmp.upgrd.1, i32 0
19   %tmp5 = insertelement <2 x double> %tmp.upgrd.2, double 0.0, i32 1
20   %tmp.upgrd.3 = bitcast <2 x double> %tmp5 to <2 x i64>
21   ret <2 x i64> %tmp.upgrd.3