[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / CodeGen / X86 / vector-merge-store-fp-constants.ll
blobc7b3a89e9ff169a201b58363edd9346d706ca7ba
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown | FileCheck %s --check-prefix=DEFAULTCPU
3 ; RUN: llc < %s -mcpu=x86-64 -mtriple=x86_64-unknown-unknown | FileCheck %s --check-prefix=X64CPU
5 define void @merge_8_float_zero_stores(float* %ptr) {
6 ; DEFAULTCPU-LABEL: merge_8_float_zero_stores:
7 ; DEFAULTCPU:       # %bb.0:
8 ; DEFAULTCPU-NEXT:    movq $0, (%rdi)
9 ; DEFAULTCPU-NEXT:    movq $0, 8(%rdi)
10 ; DEFAULTCPU-NEXT:    movq $0, 16(%rdi)
11 ; DEFAULTCPU-NEXT:    movq $0, 24(%rdi)
12 ; DEFAULTCPU-NEXT:    retq
14 ; X64CPU-LABEL: merge_8_float_zero_stores:
15 ; X64CPU:       # %bb.0:
16 ; X64CPU-NEXT:    xorps %xmm0, %xmm0
17 ; X64CPU-NEXT:    movups %xmm0, (%rdi)
18 ; X64CPU-NEXT:    movups %xmm0, 16(%rdi)
19 ; X64CPU-NEXT:    retq
20   %idx0 = getelementptr float, float* %ptr, i64 0
21   %idx1 = getelementptr float, float* %ptr, i64 1
22   %idx2 = getelementptr float, float* %ptr, i64 2
23   %idx3 = getelementptr float, float* %ptr, i64 3
24   %idx4 = getelementptr float, float* %ptr, i64 4
25   %idx5 = getelementptr float, float* %ptr, i64 5
26   %idx6 = getelementptr float, float* %ptr, i64 6
27   %idx7 = getelementptr float, float* %ptr, i64 7
28   store float 0.0, float* %idx0, align 4
29   store float 0.0, float* %idx1, align 4
30   store float 0.0, float* %idx2, align 4
31   store float 0.0, float* %idx3, align 4
32   store float 0.0, float* %idx4, align 4
33   store float 0.0, float* %idx5, align 4
34   store float 0.0, float* %idx6, align 4
35   store float 0.0, float* %idx7, align 4
36   ret void