1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE2
3 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE41
4 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX1
5 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX2
6 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512BW
7 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw,+avx512vl | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512VL
13 define i64 @test_v2i64(<2 x i64> %a0) {
14 ; SSE2-LABEL: test_v2i64:
16 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
17 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648]
18 ; SSE2-NEXT: movdqa %xmm0, %xmm3
19 ; SSE2-NEXT: pxor %xmm2, %xmm3
20 ; SSE2-NEXT: pxor %xmm1, %xmm2
21 ; SSE2-NEXT: movdqa %xmm2, %xmm4
22 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm4
23 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
24 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm2
25 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
26 ; SSE2-NEXT: pand %xmm5, %xmm2
27 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
28 ; SSE2-NEXT: por %xmm2, %xmm3
29 ; SSE2-NEXT: pand %xmm3, %xmm0
30 ; SSE2-NEXT: pandn %xmm1, %xmm3
31 ; SSE2-NEXT: por %xmm0, %xmm3
32 ; SSE2-NEXT: movq %xmm3, %rax
35 ; SSE41-LABEL: test_v2i64:
37 ; SSE41-NEXT: movdqa %xmm0, %xmm1
38 ; SSE41-NEXT: pshufd {{.*#+}} xmm2 = xmm0[2,3,0,1]
39 ; SSE41-NEXT: movdqa {{.*#+}} xmm0 = [2147483648,2147483648]
40 ; SSE41-NEXT: movdqa %xmm1, %xmm3
41 ; SSE41-NEXT: pxor %xmm0, %xmm3
42 ; SSE41-NEXT: pxor %xmm2, %xmm0
43 ; SSE41-NEXT: movdqa %xmm0, %xmm4
44 ; SSE41-NEXT: pcmpgtd %xmm3, %xmm4
45 ; SSE41-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
46 ; SSE41-NEXT: pcmpeqd %xmm3, %xmm0
47 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
48 ; SSE41-NEXT: pand %xmm5, %xmm0
49 ; SSE41-NEXT: por %xmm4, %xmm0
50 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
51 ; SSE41-NEXT: movq %xmm2, %rax
54 ; AVX-LABEL: test_v2i64:
56 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
57 ; AVX-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
58 ; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
59 ; AVX-NEXT: vmovq %xmm0, %rax
62 ; AVX512BW-LABEL: test_v2i64:
64 ; AVX512BW-NEXT: # kill: def $xmm0 killed $xmm0 def $zmm0
65 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
66 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
67 ; AVX512BW-NEXT: vmovq %xmm0, %rax
68 ; AVX512BW-NEXT: vzeroupper
71 ; AVX512VL-LABEL: test_v2i64:
73 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
74 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
75 ; AVX512VL-NEXT: vmovq %xmm0, %rax
77 %1 = call i64 @llvm.experimental.vector.reduce.smin.v2i64(<2 x i64> %a0)
81 define i64 @test_v4i64(<4 x i64> %a0) {
82 ; SSE2-LABEL: test_v4i64:
84 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648]
85 ; SSE2-NEXT: movdqa %xmm0, %xmm3
86 ; SSE2-NEXT: pxor %xmm2, %xmm3
87 ; SSE2-NEXT: movdqa %xmm1, %xmm4
88 ; SSE2-NEXT: pxor %xmm2, %xmm4
89 ; SSE2-NEXT: movdqa %xmm4, %xmm5
90 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm5
91 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
92 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm4
93 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
94 ; SSE2-NEXT: pand %xmm6, %xmm3
95 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm5[1,1,3,3]
96 ; SSE2-NEXT: por %xmm3, %xmm4
97 ; SSE2-NEXT: pand %xmm4, %xmm0
98 ; SSE2-NEXT: pandn %xmm1, %xmm4
99 ; SSE2-NEXT: por %xmm0, %xmm4
100 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm4[2,3,0,1]
101 ; SSE2-NEXT: movdqa %xmm4, %xmm1
102 ; SSE2-NEXT: pxor %xmm2, %xmm1
103 ; SSE2-NEXT: pxor %xmm0, %xmm2
104 ; SSE2-NEXT: movdqa %xmm2, %xmm3
105 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
106 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
107 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm2
108 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
109 ; SSE2-NEXT: pand %xmm5, %xmm1
110 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm3[1,1,3,3]
111 ; SSE2-NEXT: por %xmm1, %xmm2
112 ; SSE2-NEXT: pand %xmm2, %xmm4
113 ; SSE2-NEXT: pandn %xmm0, %xmm2
114 ; SSE2-NEXT: por %xmm4, %xmm2
115 ; SSE2-NEXT: movq %xmm2, %rax
118 ; SSE41-LABEL: test_v4i64:
120 ; SSE41-NEXT: movdqa %xmm0, %xmm2
121 ; SSE41-NEXT: movdqa {{.*#+}} xmm3 = [2147483648,2147483648]
122 ; SSE41-NEXT: pxor %xmm3, %xmm0
123 ; SSE41-NEXT: movdqa %xmm1, %xmm4
124 ; SSE41-NEXT: pxor %xmm3, %xmm4
125 ; SSE41-NEXT: movdqa %xmm4, %xmm5
126 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm5
127 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
128 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm4
129 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm4[1,1,3,3]
130 ; SSE41-NEXT: pand %xmm6, %xmm0
131 ; SSE41-NEXT: por %xmm5, %xmm0
132 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm1
133 ; SSE41-NEXT: pshufd {{.*#+}} xmm2 = xmm1[2,3,0,1]
134 ; SSE41-NEXT: movdqa %xmm1, %xmm0
135 ; SSE41-NEXT: pxor %xmm3, %xmm0
136 ; SSE41-NEXT: pxor %xmm2, %xmm3
137 ; SSE41-NEXT: movdqa %xmm3, %xmm4
138 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
139 ; SSE41-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
140 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm3
141 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,3,3]
142 ; SSE41-NEXT: pand %xmm5, %xmm0
143 ; SSE41-NEXT: por %xmm4, %xmm0
144 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
145 ; SSE41-NEXT: movq %xmm2, %rax
148 ; AVX1-LABEL: test_v4i64:
150 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
151 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
152 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
153 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
154 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
155 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
156 ; AVX1-NEXT: vmovq %xmm0, %rax
157 ; AVX1-NEXT: vzeroupper
160 ; AVX2-LABEL: test_v4i64:
162 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
163 ; AVX2-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
164 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
165 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
166 ; AVX2-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
167 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
168 ; AVX2-NEXT: vmovq %xmm0, %rax
169 ; AVX2-NEXT: vzeroupper
172 ; AVX512BW-LABEL: test_v4i64:
174 ; AVX512BW-NEXT: # kill: def $ymm0 killed $ymm0 def $zmm0
175 ; AVX512BW-NEXT: vextracti128 $1, %ymm0, %xmm1
176 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
177 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
178 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
179 ; AVX512BW-NEXT: vmovq %xmm0, %rax
180 ; AVX512BW-NEXT: vzeroupper
181 ; AVX512BW-NEXT: retq
183 ; AVX512VL-LABEL: test_v4i64:
185 ; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
186 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
187 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
188 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
189 ; AVX512VL-NEXT: vmovq %xmm0, %rax
190 ; AVX512VL-NEXT: vzeroupper
191 ; AVX512VL-NEXT: retq
192 %1 = call i64 @llvm.experimental.vector.reduce.smin.v4i64(<4 x i64> %a0)
196 define i64 @test_v8i64(<8 x i64> %a0) {
197 ; SSE2-LABEL: test_v8i64:
199 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648]
200 ; SSE2-NEXT: movdqa %xmm1, %xmm5
201 ; SSE2-NEXT: pxor %xmm4, %xmm5
202 ; SSE2-NEXT: movdqa %xmm3, %xmm6
203 ; SSE2-NEXT: pxor %xmm4, %xmm6
204 ; SSE2-NEXT: movdqa %xmm6, %xmm7
205 ; SSE2-NEXT: pcmpgtd %xmm5, %xmm7
206 ; SSE2-NEXT: pshufd {{.*#+}} xmm8 = xmm7[0,0,2,2]
207 ; SSE2-NEXT: pcmpeqd %xmm5, %xmm6
208 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
209 ; SSE2-NEXT: pand %xmm8, %xmm6
210 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm7[1,1,3,3]
211 ; SSE2-NEXT: por %xmm6, %xmm5
212 ; SSE2-NEXT: pand %xmm5, %xmm1
213 ; SSE2-NEXT: pandn %xmm3, %xmm5
214 ; SSE2-NEXT: por %xmm1, %xmm5
215 ; SSE2-NEXT: movdqa %xmm0, %xmm1
216 ; SSE2-NEXT: pxor %xmm4, %xmm1
217 ; SSE2-NEXT: movdqa %xmm2, %xmm3
218 ; SSE2-NEXT: pxor %xmm4, %xmm3
219 ; SSE2-NEXT: movdqa %xmm3, %xmm6
220 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm6
221 ; SSE2-NEXT: pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
222 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm3
223 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm3[1,1,3,3]
224 ; SSE2-NEXT: pand %xmm7, %xmm1
225 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm6[1,1,3,3]
226 ; SSE2-NEXT: por %xmm1, %xmm3
227 ; SSE2-NEXT: pand %xmm3, %xmm0
228 ; SSE2-NEXT: pandn %xmm2, %xmm3
229 ; SSE2-NEXT: por %xmm0, %xmm3
230 ; SSE2-NEXT: movdqa %xmm3, %xmm0
231 ; SSE2-NEXT: pxor %xmm4, %xmm0
232 ; SSE2-NEXT: movdqa %xmm5, %xmm1
233 ; SSE2-NEXT: pxor %xmm4, %xmm1
234 ; SSE2-NEXT: movdqa %xmm1, %xmm2
235 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
236 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm2[0,0,2,2]
237 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm1
238 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
239 ; SSE2-NEXT: pand %xmm6, %xmm0
240 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
241 ; SSE2-NEXT: por %xmm0, %xmm1
242 ; SSE2-NEXT: pand %xmm1, %xmm3
243 ; SSE2-NEXT: pandn %xmm5, %xmm1
244 ; SSE2-NEXT: por %xmm3, %xmm1
245 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
246 ; SSE2-NEXT: movdqa %xmm1, %xmm2
247 ; SSE2-NEXT: pxor %xmm4, %xmm2
248 ; SSE2-NEXT: pxor %xmm0, %xmm4
249 ; SSE2-NEXT: movdqa %xmm4, %xmm3
250 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm3
251 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
252 ; SSE2-NEXT: pcmpeqd %xmm2, %xmm4
253 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
254 ; SSE2-NEXT: pand %xmm5, %xmm2
255 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
256 ; SSE2-NEXT: por %xmm2, %xmm3
257 ; SSE2-NEXT: pand %xmm3, %xmm1
258 ; SSE2-NEXT: pandn %xmm0, %xmm3
259 ; SSE2-NEXT: por %xmm1, %xmm3
260 ; SSE2-NEXT: movq %xmm3, %rax
263 ; SSE41-LABEL: test_v8i64:
265 ; SSE41-NEXT: movdqa %xmm0, %xmm8
266 ; SSE41-NEXT: movdqa {{.*#+}} xmm5 = [2147483648,2147483648]
267 ; SSE41-NEXT: movdqa %xmm1, %xmm0
268 ; SSE41-NEXT: pxor %xmm5, %xmm0
269 ; SSE41-NEXT: movdqa %xmm3, %xmm6
270 ; SSE41-NEXT: pxor %xmm5, %xmm6
271 ; SSE41-NEXT: movdqa %xmm6, %xmm7
272 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm7
273 ; SSE41-NEXT: pshufd {{.*#+}} xmm4 = xmm7[0,0,2,2]
274 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm6
275 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm6[1,1,3,3]
276 ; SSE41-NEXT: pand %xmm4, %xmm0
277 ; SSE41-NEXT: por %xmm7, %xmm0
278 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm3
279 ; SSE41-NEXT: movdqa %xmm8, %xmm0
280 ; SSE41-NEXT: pxor %xmm5, %xmm0
281 ; SSE41-NEXT: movdqa %xmm2, %xmm1
282 ; SSE41-NEXT: pxor %xmm5, %xmm1
283 ; SSE41-NEXT: movdqa %xmm1, %xmm4
284 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
285 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm4[0,0,2,2]
286 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
287 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
288 ; SSE41-NEXT: pand %xmm6, %xmm0
289 ; SSE41-NEXT: por %xmm4, %xmm0
290 ; SSE41-NEXT: blendvpd %xmm0, %xmm8, %xmm2
291 ; SSE41-NEXT: movapd %xmm2, %xmm0
292 ; SSE41-NEXT: xorpd %xmm5, %xmm0
293 ; SSE41-NEXT: movapd %xmm3, %xmm1
294 ; SSE41-NEXT: xorpd %xmm5, %xmm1
295 ; SSE41-NEXT: movapd %xmm1, %xmm4
296 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
297 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm4[0,0,2,2]
298 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
299 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
300 ; SSE41-NEXT: pand %xmm6, %xmm0
301 ; SSE41-NEXT: por %xmm4, %xmm0
302 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm3
303 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm3[2,3,0,1]
304 ; SSE41-NEXT: movdqa %xmm3, %xmm0
305 ; SSE41-NEXT: pxor %xmm5, %xmm0
306 ; SSE41-NEXT: pxor %xmm1, %xmm5
307 ; SSE41-NEXT: movdqa %xmm5, %xmm2
308 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
309 ; SSE41-NEXT: pshufd {{.*#+}} xmm4 = xmm2[0,0,2,2]
310 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm5
311 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm5[1,1,3,3]
312 ; SSE41-NEXT: pand %xmm4, %xmm0
313 ; SSE41-NEXT: por %xmm2, %xmm0
314 ; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm1
315 ; SSE41-NEXT: movq %xmm1, %rax
318 ; AVX1-LABEL: test_v8i64:
320 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm2
321 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm3
322 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm4
323 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm5
324 ; AVX1-NEXT: vblendvpd %xmm5, %xmm0, %xmm1, %xmm0
325 ; AVX1-NEXT: vblendvpd %xmm4, %xmm2, %xmm3, %xmm1
326 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
327 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
328 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
329 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
330 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
331 ; AVX1-NEXT: vmovq %xmm0, %rax
332 ; AVX1-NEXT: vzeroupper
335 ; AVX2-LABEL: test_v8i64:
337 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
338 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
339 ; AVX2-NEXT: vextractf128 $1, %ymm0, %xmm1
340 ; AVX2-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
341 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
342 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
343 ; AVX2-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
344 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
345 ; AVX2-NEXT: vmovq %xmm0, %rax
346 ; AVX2-NEXT: vzeroupper
349 ; AVX512BW-LABEL: test_v8i64:
351 ; AVX512BW-NEXT: vextracti64x4 $1, %zmm0, %ymm1
352 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
353 ; AVX512BW-NEXT: vextracti128 $1, %ymm0, %xmm1
354 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
355 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
356 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
357 ; AVX512BW-NEXT: vmovq %xmm0, %rax
358 ; AVX512BW-NEXT: vzeroupper
359 ; AVX512BW-NEXT: retq
361 ; AVX512VL-LABEL: test_v8i64:
363 ; AVX512VL-NEXT: vextracti64x4 $1, %zmm0, %ymm1
364 ; AVX512VL-NEXT: vpminsq %zmm1, %zmm0, %zmm0
365 ; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
366 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
367 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
368 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
369 ; AVX512VL-NEXT: vmovq %xmm0, %rax
370 ; AVX512VL-NEXT: vzeroupper
371 ; AVX512VL-NEXT: retq
372 %1 = call i64 @llvm.experimental.vector.reduce.smin.v8i64(<8 x i64> %a0)
376 define i64 @test_v16i64(<16 x i64> %a0) {
377 ; SSE2-LABEL: test_v16i64:
379 ; SSE2-NEXT: movdqa {{.*#+}} xmm8 = [2147483648,2147483648]
380 ; SSE2-NEXT: movdqa %xmm2, %xmm9
381 ; SSE2-NEXT: pxor %xmm8, %xmm9
382 ; SSE2-NEXT: movdqa %xmm6, %xmm10
383 ; SSE2-NEXT: pxor %xmm8, %xmm10
384 ; SSE2-NEXT: movdqa %xmm10, %xmm11
385 ; SSE2-NEXT: pcmpgtd %xmm9, %xmm11
386 ; SSE2-NEXT: pshufd {{.*#+}} xmm12 = xmm11[0,0,2,2]
387 ; SSE2-NEXT: pcmpeqd %xmm9, %xmm10
388 ; SSE2-NEXT: pshufd {{.*#+}} xmm10 = xmm10[1,1,3,3]
389 ; SSE2-NEXT: pand %xmm12, %xmm10
390 ; SSE2-NEXT: pshufd {{.*#+}} xmm9 = xmm11[1,1,3,3]
391 ; SSE2-NEXT: por %xmm10, %xmm9
392 ; SSE2-NEXT: pand %xmm9, %xmm2
393 ; SSE2-NEXT: pandn %xmm6, %xmm9
394 ; SSE2-NEXT: por %xmm2, %xmm9
395 ; SSE2-NEXT: movdqa %xmm0, %xmm2
396 ; SSE2-NEXT: pxor %xmm8, %xmm2
397 ; SSE2-NEXT: movdqa %xmm4, %xmm6
398 ; SSE2-NEXT: pxor %xmm8, %xmm6
399 ; SSE2-NEXT: movdqa %xmm6, %xmm10
400 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm10
401 ; SSE2-NEXT: pshufd {{.*#+}} xmm11 = xmm10[0,0,2,2]
402 ; SSE2-NEXT: pcmpeqd %xmm2, %xmm6
403 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
404 ; SSE2-NEXT: pand %xmm11, %xmm6
405 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm10[1,1,3,3]
406 ; SSE2-NEXT: por %xmm6, %xmm2
407 ; SSE2-NEXT: pand %xmm2, %xmm0
408 ; SSE2-NEXT: pandn %xmm4, %xmm2
409 ; SSE2-NEXT: por %xmm0, %xmm2
410 ; SSE2-NEXT: movdqa %xmm3, %xmm0
411 ; SSE2-NEXT: pxor %xmm8, %xmm0
412 ; SSE2-NEXT: movdqa %xmm7, %xmm4
413 ; SSE2-NEXT: pxor %xmm8, %xmm4
414 ; SSE2-NEXT: movdqa %xmm4, %xmm6
415 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm6
416 ; SSE2-NEXT: pshufd {{.*#+}} xmm10 = xmm6[0,0,2,2]
417 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm4
418 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm4[1,1,3,3]
419 ; SSE2-NEXT: pand %xmm10, %xmm4
420 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm6[1,1,3,3]
421 ; SSE2-NEXT: por %xmm4, %xmm0
422 ; SSE2-NEXT: pand %xmm0, %xmm3
423 ; SSE2-NEXT: pandn %xmm7, %xmm0
424 ; SSE2-NEXT: por %xmm3, %xmm0
425 ; SSE2-NEXT: movdqa %xmm1, %xmm3
426 ; SSE2-NEXT: pxor %xmm8, %xmm3
427 ; SSE2-NEXT: movdqa %xmm5, %xmm4
428 ; SSE2-NEXT: pxor %xmm8, %xmm4
429 ; SSE2-NEXT: movdqa %xmm4, %xmm6
430 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm6
431 ; SSE2-NEXT: pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
432 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm4
433 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
434 ; SSE2-NEXT: pand %xmm7, %xmm3
435 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm6[1,1,3,3]
436 ; SSE2-NEXT: por %xmm3, %xmm4
437 ; SSE2-NEXT: pand %xmm4, %xmm1
438 ; SSE2-NEXT: pandn %xmm5, %xmm4
439 ; SSE2-NEXT: por %xmm1, %xmm4
440 ; SSE2-NEXT: movdqa %xmm4, %xmm1
441 ; SSE2-NEXT: pxor %xmm8, %xmm1
442 ; SSE2-NEXT: movdqa %xmm0, %xmm3
443 ; SSE2-NEXT: pxor %xmm8, %xmm3
444 ; SSE2-NEXT: movdqa %xmm3, %xmm5
445 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm5
446 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
447 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm3
448 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
449 ; SSE2-NEXT: pand %xmm6, %xmm3
450 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm5[1,1,3,3]
451 ; SSE2-NEXT: por %xmm3, %xmm1
452 ; SSE2-NEXT: pand %xmm1, %xmm4
453 ; SSE2-NEXT: pandn %xmm0, %xmm1
454 ; SSE2-NEXT: por %xmm4, %xmm1
455 ; SSE2-NEXT: movdqa %xmm2, %xmm0
456 ; SSE2-NEXT: pxor %xmm8, %xmm0
457 ; SSE2-NEXT: movdqa %xmm9, %xmm3
458 ; SSE2-NEXT: pxor %xmm8, %xmm3
459 ; SSE2-NEXT: movdqa %xmm3, %xmm4
460 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
461 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
462 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm3
463 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,3,3]
464 ; SSE2-NEXT: pand %xmm5, %xmm0
465 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
466 ; SSE2-NEXT: por %xmm0, %xmm3
467 ; SSE2-NEXT: pand %xmm3, %xmm2
468 ; SSE2-NEXT: pandn %xmm9, %xmm3
469 ; SSE2-NEXT: por %xmm2, %xmm3
470 ; SSE2-NEXT: movdqa %xmm3, %xmm0
471 ; SSE2-NEXT: pxor %xmm8, %xmm0
472 ; SSE2-NEXT: movdqa %xmm1, %xmm2
473 ; SSE2-NEXT: pxor %xmm8, %xmm2
474 ; SSE2-NEXT: movdqa %xmm2, %xmm4
475 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
476 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
477 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm2
478 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
479 ; SSE2-NEXT: pand %xmm5, %xmm0
480 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
481 ; SSE2-NEXT: por %xmm0, %xmm2
482 ; SSE2-NEXT: pand %xmm2, %xmm3
483 ; SSE2-NEXT: pandn %xmm1, %xmm2
484 ; SSE2-NEXT: por %xmm3, %xmm2
485 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
486 ; SSE2-NEXT: movdqa %xmm2, %xmm1
487 ; SSE2-NEXT: pxor %xmm8, %xmm1
488 ; SSE2-NEXT: pxor %xmm0, %xmm8
489 ; SSE2-NEXT: movdqa %xmm8, %xmm3
490 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
491 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm3[0,0,2,2]
492 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm8
493 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm8[1,1,3,3]
494 ; SSE2-NEXT: pand %xmm4, %xmm1
495 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
496 ; SSE2-NEXT: por %xmm1, %xmm3
497 ; SSE2-NEXT: pand %xmm3, %xmm2
498 ; SSE2-NEXT: pandn %xmm0, %xmm3
499 ; SSE2-NEXT: por %xmm2, %xmm3
500 ; SSE2-NEXT: movq %xmm3, %rax
503 ; SSE41-LABEL: test_v16i64:
505 ; SSE41-NEXT: movdqa %xmm0, %xmm8
506 ; SSE41-NEXT: movdqa {{.*#+}} xmm9 = [2147483648,2147483648]
507 ; SSE41-NEXT: movdqa %xmm2, %xmm10
508 ; SSE41-NEXT: pxor %xmm9, %xmm10
509 ; SSE41-NEXT: movdqa %xmm6, %xmm0
510 ; SSE41-NEXT: pxor %xmm9, %xmm0
511 ; SSE41-NEXT: movdqa %xmm0, %xmm11
512 ; SSE41-NEXT: pcmpgtd %xmm10, %xmm11
513 ; SSE41-NEXT: pshufd {{.*#+}} xmm12 = xmm11[0,0,2,2]
514 ; SSE41-NEXT: pcmpeqd %xmm10, %xmm0
515 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
516 ; SSE41-NEXT: pand %xmm12, %xmm0
517 ; SSE41-NEXT: por %xmm11, %xmm0
518 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm6
519 ; SSE41-NEXT: movdqa %xmm8, %xmm0
520 ; SSE41-NEXT: pxor %xmm9, %xmm0
521 ; SSE41-NEXT: movdqa %xmm4, %xmm2
522 ; SSE41-NEXT: pxor %xmm9, %xmm2
523 ; SSE41-NEXT: movdqa %xmm2, %xmm10
524 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm10
525 ; SSE41-NEXT: pshufd {{.*#+}} xmm11 = xmm10[0,0,2,2]
526 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
527 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
528 ; SSE41-NEXT: pand %xmm11, %xmm0
529 ; SSE41-NEXT: por %xmm10, %xmm0
530 ; SSE41-NEXT: blendvpd %xmm0, %xmm8, %xmm4
531 ; SSE41-NEXT: movdqa %xmm3, %xmm0
532 ; SSE41-NEXT: pxor %xmm9, %xmm0
533 ; SSE41-NEXT: movdqa %xmm7, %xmm2
534 ; SSE41-NEXT: pxor %xmm9, %xmm2
535 ; SSE41-NEXT: movdqa %xmm2, %xmm8
536 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm8
537 ; SSE41-NEXT: pshufd {{.*#+}} xmm10 = xmm8[0,0,2,2]
538 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
539 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
540 ; SSE41-NEXT: pand %xmm10, %xmm0
541 ; SSE41-NEXT: por %xmm8, %xmm0
542 ; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm7
543 ; SSE41-NEXT: movdqa %xmm1, %xmm0
544 ; SSE41-NEXT: pxor %xmm9, %xmm0
545 ; SSE41-NEXT: movdqa %xmm5, %xmm2
546 ; SSE41-NEXT: pxor %xmm9, %xmm2
547 ; SSE41-NEXT: movdqa %xmm2, %xmm3
548 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm3
549 ; SSE41-NEXT: pshufd {{.*#+}} xmm8 = xmm3[0,0,2,2]
550 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
551 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
552 ; SSE41-NEXT: pand %xmm8, %xmm0
553 ; SSE41-NEXT: por %xmm3, %xmm0
554 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm5
555 ; SSE41-NEXT: movapd %xmm5, %xmm0
556 ; SSE41-NEXT: xorpd %xmm9, %xmm0
557 ; SSE41-NEXT: movapd %xmm7, %xmm1
558 ; SSE41-NEXT: xorpd %xmm9, %xmm1
559 ; SSE41-NEXT: movapd %xmm1, %xmm2
560 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
561 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
562 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
563 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
564 ; SSE41-NEXT: pand %xmm3, %xmm0
565 ; SSE41-NEXT: por %xmm2, %xmm0
566 ; SSE41-NEXT: blendvpd %xmm0, %xmm5, %xmm7
567 ; SSE41-NEXT: movapd %xmm4, %xmm0
568 ; SSE41-NEXT: xorpd %xmm9, %xmm0
569 ; SSE41-NEXT: movapd %xmm6, %xmm1
570 ; SSE41-NEXT: xorpd %xmm9, %xmm1
571 ; SSE41-NEXT: movapd %xmm1, %xmm2
572 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
573 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
574 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
575 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
576 ; SSE41-NEXT: pand %xmm3, %xmm0
577 ; SSE41-NEXT: por %xmm2, %xmm0
578 ; SSE41-NEXT: blendvpd %xmm0, %xmm4, %xmm6
579 ; SSE41-NEXT: movapd %xmm6, %xmm0
580 ; SSE41-NEXT: xorpd %xmm9, %xmm0
581 ; SSE41-NEXT: movapd %xmm7, %xmm1
582 ; SSE41-NEXT: xorpd %xmm9, %xmm1
583 ; SSE41-NEXT: movapd %xmm1, %xmm2
584 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
585 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
586 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
587 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
588 ; SSE41-NEXT: pand %xmm3, %xmm0
589 ; SSE41-NEXT: por %xmm2, %xmm0
590 ; SSE41-NEXT: blendvpd %xmm0, %xmm6, %xmm7
591 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm7[2,3,0,1]
592 ; SSE41-NEXT: movdqa %xmm7, %xmm0
593 ; SSE41-NEXT: pxor %xmm9, %xmm0
594 ; SSE41-NEXT: pxor %xmm1, %xmm9
595 ; SSE41-NEXT: movdqa %xmm9, %xmm2
596 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
597 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
598 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm9
599 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm9[1,1,3,3]
600 ; SSE41-NEXT: pand %xmm3, %xmm0
601 ; SSE41-NEXT: por %xmm2, %xmm0
602 ; SSE41-NEXT: blendvpd %xmm0, %xmm7, %xmm1
603 ; SSE41-NEXT: movq %xmm1, %rax
606 ; AVX1-LABEL: test_v16i64:
608 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm3, %xmm8
609 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm2, %xmm9
610 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm11
611 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm7
612 ; AVX1-NEXT: vpcmpgtq %xmm11, %xmm7, %xmm10
613 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm5
614 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm4
615 ; AVX1-NEXT: vpcmpgtq %xmm5, %xmm4, %xmm6
616 ; AVX1-NEXT: vblendvpd %xmm6, %xmm5, %xmm4, %xmm4
617 ; AVX1-NEXT: vblendvpd %xmm10, %xmm11, %xmm7, %xmm5
618 ; AVX1-NEXT: vpcmpgtq %xmm4, %xmm5, %xmm6
619 ; AVX1-NEXT: vblendvpd %xmm9, %xmm0, %xmm2, %xmm0
620 ; AVX1-NEXT: vblendvpd %xmm8, %xmm1, %xmm3, %xmm1
621 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
622 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
623 ; AVX1-NEXT: vblendvpd %xmm6, %xmm4, %xmm5, %xmm1
624 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
625 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
626 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
627 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
628 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
629 ; AVX1-NEXT: vmovq %xmm0, %rax
630 ; AVX1-NEXT: vzeroupper
633 ; AVX2-LABEL: test_v16i64:
635 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm2, %ymm4
636 ; AVX2-NEXT: vblendvpd %ymm4, %ymm0, %ymm2, %ymm0
637 ; AVX2-NEXT: vpcmpgtq %ymm1, %ymm3, %ymm2
638 ; AVX2-NEXT: vblendvpd %ymm2, %ymm1, %ymm3, %ymm1
639 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
640 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
641 ; AVX2-NEXT: vextractf128 $1, %ymm0, %xmm1
642 ; AVX2-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
643 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
644 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
645 ; AVX2-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
646 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
647 ; AVX2-NEXT: vmovq %xmm0, %rax
648 ; AVX2-NEXT: vzeroupper
651 ; AVX512BW-LABEL: test_v16i64:
653 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
654 ; AVX512BW-NEXT: vextracti64x4 $1, %zmm0, %ymm1
655 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
656 ; AVX512BW-NEXT: vextracti128 $1, %ymm0, %xmm1
657 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
658 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
659 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
660 ; AVX512BW-NEXT: vmovq %xmm0, %rax
661 ; AVX512BW-NEXT: vzeroupper
662 ; AVX512BW-NEXT: retq
664 ; AVX512VL-LABEL: test_v16i64:
666 ; AVX512VL-NEXT: vpminsq %zmm1, %zmm0, %zmm0
667 ; AVX512VL-NEXT: vextracti64x4 $1, %zmm0, %ymm1
668 ; AVX512VL-NEXT: vpminsq %zmm1, %zmm0, %zmm0
669 ; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
670 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
671 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
672 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
673 ; AVX512VL-NEXT: vmovq %xmm0, %rax
674 ; AVX512VL-NEXT: vzeroupper
675 ; AVX512VL-NEXT: retq
676 %1 = call i64 @llvm.experimental.vector.reduce.smin.v16i64(<16 x i64> %a0)
684 define i32 @test_v2i32(<2 x i32> %a0) {
685 ; SSE2-LABEL: test_v2i32:
687 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
688 ; SSE2-NEXT: movdqa %xmm1, %xmm2
689 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
690 ; SSE2-NEXT: pand %xmm2, %xmm0
691 ; SSE2-NEXT: pandn %xmm1, %xmm2
692 ; SSE2-NEXT: por %xmm0, %xmm2
693 ; SSE2-NEXT: movd %xmm2, %eax
696 ; SSE41-LABEL: test_v2i32:
698 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
699 ; SSE41-NEXT: pminsd %xmm0, %xmm1
700 ; SSE41-NEXT: movd %xmm1, %eax
703 ; AVX-LABEL: test_v2i32:
705 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
706 ; AVX-NEXT: vpminsd %xmm1, %xmm0, %xmm0
707 ; AVX-NEXT: vmovd %xmm0, %eax
710 ; AVX512-LABEL: test_v2i32:
712 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
713 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
714 ; AVX512-NEXT: vmovd %xmm0, %eax
716 %1 = call i32 @llvm.experimental.vector.reduce.smin.v2i32(<2 x i32> %a0)
720 define i32 @test_v4i32(<4 x i32> %a0) {
721 ; SSE2-LABEL: test_v4i32:
723 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
724 ; SSE2-NEXT: movdqa %xmm1, %xmm2
725 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
726 ; SSE2-NEXT: pand %xmm2, %xmm0
727 ; SSE2-NEXT: pandn %xmm1, %xmm2
728 ; SSE2-NEXT: por %xmm0, %xmm2
729 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
730 ; SSE2-NEXT: movdqa %xmm0, %xmm1
731 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
732 ; SSE2-NEXT: pand %xmm1, %xmm2
733 ; SSE2-NEXT: pandn %xmm0, %xmm1
734 ; SSE2-NEXT: por %xmm2, %xmm1
735 ; SSE2-NEXT: movd %xmm1, %eax
738 ; SSE41-LABEL: test_v4i32:
740 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
741 ; SSE41-NEXT: pminsd %xmm0, %xmm1
742 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
743 ; SSE41-NEXT: pminsd %xmm1, %xmm0
744 ; SSE41-NEXT: movd %xmm0, %eax
747 ; AVX-LABEL: test_v4i32:
749 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
750 ; AVX-NEXT: vpminsd %xmm1, %xmm0, %xmm0
751 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
752 ; AVX-NEXT: vpminsd %xmm1, %xmm0, %xmm0
753 ; AVX-NEXT: vmovd %xmm0, %eax
756 ; AVX512-LABEL: test_v4i32:
758 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
759 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
760 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
761 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
762 ; AVX512-NEXT: vmovd %xmm0, %eax
764 %1 = call i32 @llvm.experimental.vector.reduce.smin.v4i32(<4 x i32> %a0)
768 define i32 @test_v8i32(<8 x i32> %a0) {
769 ; SSE2-LABEL: test_v8i32:
771 ; SSE2-NEXT: movdqa %xmm1, %xmm2
772 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
773 ; SSE2-NEXT: pand %xmm2, %xmm0
774 ; SSE2-NEXT: pandn %xmm1, %xmm2
775 ; SSE2-NEXT: por %xmm0, %xmm2
776 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
777 ; SSE2-NEXT: movdqa %xmm0, %xmm1
778 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
779 ; SSE2-NEXT: pand %xmm1, %xmm2
780 ; SSE2-NEXT: pandn %xmm0, %xmm1
781 ; SSE2-NEXT: por %xmm2, %xmm1
782 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
783 ; SSE2-NEXT: movdqa %xmm0, %xmm2
784 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
785 ; SSE2-NEXT: pand %xmm2, %xmm1
786 ; SSE2-NEXT: pandn %xmm0, %xmm2
787 ; SSE2-NEXT: por %xmm1, %xmm2
788 ; SSE2-NEXT: movd %xmm2, %eax
791 ; SSE41-LABEL: test_v8i32:
793 ; SSE41-NEXT: pminsd %xmm1, %xmm0
794 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
795 ; SSE41-NEXT: pminsd %xmm0, %xmm1
796 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
797 ; SSE41-NEXT: pminsd %xmm1, %xmm0
798 ; SSE41-NEXT: movd %xmm0, %eax
801 ; AVX1-LABEL: test_v8i32:
803 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
804 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
805 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
806 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
807 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
808 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
809 ; AVX1-NEXT: vmovd %xmm0, %eax
810 ; AVX1-NEXT: vzeroupper
813 ; AVX2-LABEL: test_v8i32:
815 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
816 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
817 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
818 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
819 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
820 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
821 ; AVX2-NEXT: vmovd %xmm0, %eax
822 ; AVX2-NEXT: vzeroupper
825 ; AVX512-LABEL: test_v8i32:
827 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
828 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
829 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
830 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
831 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
832 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
833 ; AVX512-NEXT: vmovd %xmm0, %eax
834 ; AVX512-NEXT: vzeroupper
836 %1 = call i32 @llvm.experimental.vector.reduce.smin.v8i32(<8 x i32> %a0)
840 define i32 @test_v16i32(<16 x i32> %a0) {
841 ; SSE2-LABEL: test_v16i32:
843 ; SSE2-NEXT: movdqa %xmm2, %xmm4
844 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
845 ; SSE2-NEXT: pand %xmm4, %xmm0
846 ; SSE2-NEXT: pandn %xmm2, %xmm4
847 ; SSE2-NEXT: por %xmm0, %xmm4
848 ; SSE2-NEXT: movdqa %xmm3, %xmm0
849 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm0
850 ; SSE2-NEXT: pand %xmm0, %xmm1
851 ; SSE2-NEXT: pandn %xmm3, %xmm0
852 ; SSE2-NEXT: por %xmm1, %xmm0
853 ; SSE2-NEXT: movdqa %xmm0, %xmm1
854 ; SSE2-NEXT: pcmpgtd %xmm4, %xmm1
855 ; SSE2-NEXT: pand %xmm1, %xmm4
856 ; SSE2-NEXT: pandn %xmm0, %xmm1
857 ; SSE2-NEXT: por %xmm4, %xmm1
858 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
859 ; SSE2-NEXT: movdqa %xmm0, %xmm2
860 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
861 ; SSE2-NEXT: pand %xmm2, %xmm1
862 ; SSE2-NEXT: pandn %xmm0, %xmm2
863 ; SSE2-NEXT: por %xmm1, %xmm2
864 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
865 ; SSE2-NEXT: movdqa %xmm0, %xmm1
866 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
867 ; SSE2-NEXT: pand %xmm1, %xmm2
868 ; SSE2-NEXT: pandn %xmm0, %xmm1
869 ; SSE2-NEXT: por %xmm2, %xmm1
870 ; SSE2-NEXT: movd %xmm1, %eax
873 ; SSE41-LABEL: test_v16i32:
875 ; SSE41-NEXT: pminsd %xmm3, %xmm1
876 ; SSE41-NEXT: pminsd %xmm2, %xmm1
877 ; SSE41-NEXT: pminsd %xmm0, %xmm1
878 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
879 ; SSE41-NEXT: pminsd %xmm1, %xmm0
880 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
881 ; SSE41-NEXT: pminsd %xmm0, %xmm1
882 ; SSE41-NEXT: movd %xmm1, %eax
885 ; AVX1-LABEL: test_v16i32:
887 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
888 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
889 ; AVX1-NEXT: vpminsd %xmm2, %xmm3, %xmm2
890 ; AVX1-NEXT: vpminsd %xmm2, %xmm1, %xmm1
891 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
892 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
893 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
894 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
895 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
896 ; AVX1-NEXT: vmovd %xmm0, %eax
897 ; AVX1-NEXT: vzeroupper
900 ; AVX2-LABEL: test_v16i32:
902 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
903 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
904 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
905 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
906 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
907 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
908 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
909 ; AVX2-NEXT: vmovd %xmm0, %eax
910 ; AVX2-NEXT: vzeroupper
913 ; AVX512-LABEL: test_v16i32:
915 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
916 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
917 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
918 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
919 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
920 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
921 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
922 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
923 ; AVX512-NEXT: vmovd %xmm0, %eax
924 ; AVX512-NEXT: vzeroupper
926 %1 = call i32 @llvm.experimental.vector.reduce.smin.v16i32(<16 x i32> %a0)
930 define i32 @test_v32i32(<32 x i32> %a0) {
931 ; SSE2-LABEL: test_v32i32:
933 ; SSE2-NEXT: movdqa %xmm5, %xmm8
934 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm8
935 ; SSE2-NEXT: pand %xmm8, %xmm1
936 ; SSE2-NEXT: pandn %xmm5, %xmm8
937 ; SSE2-NEXT: por %xmm1, %xmm8
938 ; SSE2-NEXT: movdqa %xmm7, %xmm1
939 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm1
940 ; SSE2-NEXT: pand %xmm1, %xmm3
941 ; SSE2-NEXT: pandn %xmm7, %xmm1
942 ; SSE2-NEXT: por %xmm3, %xmm1
943 ; SSE2-NEXT: movdqa %xmm4, %xmm3
944 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm3
945 ; SSE2-NEXT: pand %xmm3, %xmm0
946 ; SSE2-NEXT: pandn %xmm4, %xmm3
947 ; SSE2-NEXT: por %xmm0, %xmm3
948 ; SSE2-NEXT: movdqa %xmm6, %xmm0
949 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm0
950 ; SSE2-NEXT: pand %xmm0, %xmm2
951 ; SSE2-NEXT: pandn %xmm6, %xmm0
952 ; SSE2-NEXT: por %xmm2, %xmm0
953 ; SSE2-NEXT: movdqa %xmm0, %xmm2
954 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm2
955 ; SSE2-NEXT: pand %xmm2, %xmm3
956 ; SSE2-NEXT: pandn %xmm0, %xmm2
957 ; SSE2-NEXT: por %xmm3, %xmm2
958 ; SSE2-NEXT: movdqa %xmm1, %xmm0
959 ; SSE2-NEXT: pcmpgtd %xmm8, %xmm0
960 ; SSE2-NEXT: pand %xmm0, %xmm8
961 ; SSE2-NEXT: pandn %xmm1, %xmm0
962 ; SSE2-NEXT: por %xmm8, %xmm0
963 ; SSE2-NEXT: movdqa %xmm0, %xmm1
964 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
965 ; SSE2-NEXT: pand %xmm1, %xmm2
966 ; SSE2-NEXT: pandn %xmm0, %xmm1
967 ; SSE2-NEXT: por %xmm2, %xmm1
968 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
969 ; SSE2-NEXT: movdqa %xmm0, %xmm2
970 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
971 ; SSE2-NEXT: pand %xmm2, %xmm1
972 ; SSE2-NEXT: pandn %xmm0, %xmm2
973 ; SSE2-NEXT: por %xmm1, %xmm2
974 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
975 ; SSE2-NEXT: movdqa %xmm0, %xmm1
976 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
977 ; SSE2-NEXT: pand %xmm1, %xmm2
978 ; SSE2-NEXT: pandn %xmm0, %xmm1
979 ; SSE2-NEXT: por %xmm2, %xmm1
980 ; SSE2-NEXT: movd %xmm1, %eax
983 ; SSE41-LABEL: test_v32i32:
985 ; SSE41-NEXT: pminsd %xmm6, %xmm2
986 ; SSE41-NEXT: pminsd %xmm7, %xmm3
987 ; SSE41-NEXT: pminsd %xmm5, %xmm3
988 ; SSE41-NEXT: pminsd %xmm1, %xmm3
989 ; SSE41-NEXT: pminsd %xmm4, %xmm2
990 ; SSE41-NEXT: pminsd %xmm3, %xmm2
991 ; SSE41-NEXT: pminsd %xmm0, %xmm2
992 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
993 ; SSE41-NEXT: pminsd %xmm2, %xmm0
994 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
995 ; SSE41-NEXT: pminsd %xmm0, %xmm1
996 ; SSE41-NEXT: movd %xmm1, %eax
999 ; AVX1-LABEL: test_v32i32:
1001 ; AVX1-NEXT: vpminsd %xmm3, %xmm1, %xmm4
1002 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm3
1003 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm1
1004 ; AVX1-NEXT: vpminsd %xmm3, %xmm1, %xmm1
1005 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm3
1006 ; AVX1-NEXT: vpminsd %xmm1, %xmm3, %xmm1
1007 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1008 ; AVX1-NEXT: vpminsd %xmm1, %xmm3, %xmm1
1009 ; AVX1-NEXT: vpminsd %xmm4, %xmm2, %xmm2
1010 ; AVX1-NEXT: vpminsd %xmm1, %xmm2, %xmm1
1011 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1012 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1013 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1014 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1015 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1016 ; AVX1-NEXT: vmovd %xmm0, %eax
1017 ; AVX1-NEXT: vzeroupper
1020 ; AVX2-LABEL: test_v32i32:
1022 ; AVX2-NEXT: vpminsd %ymm3, %ymm1, %ymm1
1023 ; AVX2-NEXT: vpminsd %ymm1, %ymm2, %ymm1
1024 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
1025 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1026 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1027 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1028 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1029 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1030 ; AVX2-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1031 ; AVX2-NEXT: vmovd %xmm0, %eax
1032 ; AVX2-NEXT: vzeroupper
1035 ; AVX512-LABEL: test_v32i32:
1037 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
1038 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1039 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
1040 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1041 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1042 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1043 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1044 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1045 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1046 ; AVX512-NEXT: vmovd %xmm0, %eax
1047 ; AVX512-NEXT: vzeroupper
1049 %1 = call i32 @llvm.experimental.vector.reduce.smin.v32i32(<32 x i32> %a0)
1057 define i16 @test_v2i16(<2 x i16> %a0) {
1058 ; SSE-LABEL: test_v2i16:
1060 ; SSE-NEXT: movdqa %xmm0, %xmm1
1061 ; SSE-NEXT: psrld $16, %xmm1
1062 ; SSE-NEXT: pminsw %xmm0, %xmm1
1063 ; SSE-NEXT: movd %xmm1, %eax
1064 ; SSE-NEXT: # kill: def $ax killed $ax killed $eax
1067 ; AVX-LABEL: test_v2i16:
1069 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1070 ; AVX-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1071 ; AVX-NEXT: vmovd %xmm0, %eax
1072 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1075 ; AVX512-LABEL: test_v2i16:
1077 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1078 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1079 ; AVX512-NEXT: vmovd %xmm0, %eax
1080 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1082 %1 = call i16 @llvm.experimental.vector.reduce.smin.v2i16(<2 x i16> %a0)
1086 define i16 @test_v4i16(<4 x i16> %a0) {
1087 ; SSE-LABEL: test_v4i16:
1089 ; SSE-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1090 ; SSE-NEXT: pminsw %xmm0, %xmm1
1091 ; SSE-NEXT: movdqa %xmm1, %xmm0
1092 ; SSE-NEXT: psrld $16, %xmm0
1093 ; SSE-NEXT: pminsw %xmm1, %xmm0
1094 ; SSE-NEXT: movd %xmm0, %eax
1095 ; SSE-NEXT: # kill: def $ax killed $ax killed $eax
1098 ; AVX-LABEL: test_v4i16:
1100 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1101 ; AVX-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1102 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1103 ; AVX-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1104 ; AVX-NEXT: vmovd %xmm0, %eax
1105 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1108 ; AVX512-LABEL: test_v4i16:
1110 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1111 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1112 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1113 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1114 ; AVX512-NEXT: vmovd %xmm0, %eax
1115 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1117 %1 = call i16 @llvm.experimental.vector.reduce.smin.v4i16(<4 x i16> %a0)
1121 define i16 @test_v8i16(<8 x i16> %a0) {
1122 ; SSE2-LABEL: test_v8i16:
1124 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1125 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1126 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1127 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1128 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1129 ; SSE2-NEXT: psrld $16, %xmm1
1130 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1131 ; SSE2-NEXT: movd %xmm1, %eax
1132 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1135 ; SSE41-LABEL: test_v8i16:
1137 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1138 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1139 ; SSE41-NEXT: movd %xmm0, %eax
1140 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1141 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1144 ; AVX-LABEL: test_v8i16:
1146 ; AVX-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1147 ; AVX-NEXT: vphminposuw %xmm0, %xmm0
1148 ; AVX-NEXT: vmovd %xmm0, %eax
1149 ; AVX-NEXT: xorl $32768, %eax # imm = 0x8000
1150 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1153 ; AVX512-LABEL: test_v8i16:
1155 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1156 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1157 ; AVX512-NEXT: vmovd %xmm0, %eax
1158 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1159 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1161 %1 = call i16 @llvm.experimental.vector.reduce.smin.v8i16(<8 x i16> %a0)
1165 define i16 @test_v16i16(<16 x i16> %a0) {
1166 ; SSE2-LABEL: test_v16i16:
1168 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1169 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1170 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1171 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1172 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1173 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1174 ; SSE2-NEXT: psrld $16, %xmm1
1175 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1176 ; SSE2-NEXT: movd %xmm1, %eax
1177 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1180 ; SSE41-LABEL: test_v16i16:
1182 ; SSE41-NEXT: pminsw %xmm1, %xmm0
1183 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1184 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1185 ; SSE41-NEXT: movd %xmm0, %eax
1186 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1187 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1190 ; AVX1-LABEL: test_v16i16:
1192 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
1193 ; AVX1-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1194 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1195 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1196 ; AVX1-NEXT: vmovd %xmm0, %eax
1197 ; AVX1-NEXT: xorl $32768, %eax # imm = 0x8000
1198 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1199 ; AVX1-NEXT: vzeroupper
1202 ; AVX2-LABEL: test_v16i16:
1204 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1205 ; AVX2-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1206 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1207 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1208 ; AVX2-NEXT: vmovd %xmm0, %eax
1209 ; AVX2-NEXT: xorl $32768, %eax # imm = 0x8000
1210 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1211 ; AVX2-NEXT: vzeroupper
1214 ; AVX512-LABEL: test_v16i16:
1216 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1217 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1218 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1219 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1220 ; AVX512-NEXT: vmovd %xmm0, %eax
1221 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1222 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1223 ; AVX512-NEXT: vzeroupper
1225 %1 = call i16 @llvm.experimental.vector.reduce.smin.v16i16(<16 x i16> %a0)
1229 define i16 @test_v32i16(<32 x i16> %a0) {
1230 ; SSE2-LABEL: test_v32i16:
1232 ; SSE2-NEXT: pminsw %xmm3, %xmm1
1233 ; SSE2-NEXT: pminsw %xmm2, %xmm1
1234 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1235 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1236 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1237 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1238 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1239 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1240 ; SSE2-NEXT: psrld $16, %xmm0
1241 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1242 ; SSE2-NEXT: movd %xmm0, %eax
1243 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1246 ; SSE41-LABEL: test_v32i16:
1248 ; SSE41-NEXT: pminsw %xmm3, %xmm1
1249 ; SSE41-NEXT: pminsw %xmm2, %xmm1
1250 ; SSE41-NEXT: pminsw %xmm0, %xmm1
1251 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm1
1252 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1253 ; SSE41-NEXT: movd %xmm0, %eax
1254 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1255 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1258 ; AVX1-LABEL: test_v32i16:
1260 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
1261 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1262 ; AVX1-NEXT: vpminsw %xmm2, %xmm3, %xmm2
1263 ; AVX1-NEXT: vpminsw %xmm2, %xmm1, %xmm1
1264 ; AVX1-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1265 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1266 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1267 ; AVX1-NEXT: vmovd %xmm0, %eax
1268 ; AVX1-NEXT: xorl $32768, %eax # imm = 0x8000
1269 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1270 ; AVX1-NEXT: vzeroupper
1273 ; AVX2-LABEL: test_v32i16:
1275 ; AVX2-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1276 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1277 ; AVX2-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1278 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1279 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1280 ; AVX2-NEXT: vmovd %xmm0, %eax
1281 ; AVX2-NEXT: xorl $32768, %eax # imm = 0x8000
1282 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1283 ; AVX2-NEXT: vzeroupper
1286 ; AVX512-LABEL: test_v32i16:
1288 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1289 ; AVX512-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1290 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1291 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1292 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1293 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1294 ; AVX512-NEXT: vmovd %xmm0, %eax
1295 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1296 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1297 ; AVX512-NEXT: vzeroupper
1299 %1 = call i16 @llvm.experimental.vector.reduce.smin.v32i16(<32 x i16> %a0)
1303 define i16 @test_v64i16(<64 x i16> %a0) {
1304 ; SSE2-LABEL: test_v64i16:
1306 ; SSE2-NEXT: pminsw %xmm6, %xmm2
1307 ; SSE2-NEXT: pminsw %xmm7, %xmm3
1308 ; SSE2-NEXT: pminsw %xmm5, %xmm3
1309 ; SSE2-NEXT: pminsw %xmm1, %xmm3
1310 ; SSE2-NEXT: pminsw %xmm4, %xmm2
1311 ; SSE2-NEXT: pminsw %xmm3, %xmm2
1312 ; SSE2-NEXT: pminsw %xmm0, %xmm2
1313 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1314 ; SSE2-NEXT: pminsw %xmm2, %xmm0
1315 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1316 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1317 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1318 ; SSE2-NEXT: psrld $16, %xmm0
1319 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1320 ; SSE2-NEXT: movd %xmm0, %eax
1321 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1324 ; SSE41-LABEL: test_v64i16:
1326 ; SSE41-NEXT: pminsw %xmm7, %xmm3
1327 ; SSE41-NEXT: pminsw %xmm5, %xmm3
1328 ; SSE41-NEXT: pminsw %xmm1, %xmm3
1329 ; SSE41-NEXT: pminsw %xmm6, %xmm2
1330 ; SSE41-NEXT: pminsw %xmm4, %xmm2
1331 ; SSE41-NEXT: pminsw %xmm3, %xmm2
1332 ; SSE41-NEXT: pminsw %xmm0, %xmm2
1333 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm2
1334 ; SSE41-NEXT: phminposuw %xmm2, %xmm0
1335 ; SSE41-NEXT: movd %xmm0, %eax
1336 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1337 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1340 ; AVX1-LABEL: test_v64i16:
1342 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4
1343 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm5
1344 ; AVX1-NEXT: vpminsw %xmm4, %xmm5, %xmm4
1345 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm5
1346 ; AVX1-NEXT: vpminsw %xmm4, %xmm5, %xmm4
1347 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm5
1348 ; AVX1-NEXT: vpminsw %xmm4, %xmm5, %xmm4
1349 ; AVX1-NEXT: vpminsw %xmm3, %xmm1, %xmm1
1350 ; AVX1-NEXT: vpminsw %xmm1, %xmm2, %xmm1
1351 ; AVX1-NEXT: vpminsw %xmm4, %xmm1, %xmm1
1352 ; AVX1-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1353 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1354 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1355 ; AVX1-NEXT: vmovd %xmm0, %eax
1356 ; AVX1-NEXT: xorl $32768, %eax # imm = 0x8000
1357 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1358 ; AVX1-NEXT: vzeroupper
1361 ; AVX2-LABEL: test_v64i16:
1363 ; AVX2-NEXT: vpminsw %ymm3, %ymm1, %ymm1
1364 ; AVX2-NEXT: vpminsw %ymm1, %ymm2, %ymm1
1365 ; AVX2-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1366 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1367 ; AVX2-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1368 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1369 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1370 ; AVX2-NEXT: vmovd %xmm0, %eax
1371 ; AVX2-NEXT: xorl $32768, %eax # imm = 0x8000
1372 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1373 ; AVX2-NEXT: vzeroupper
1376 ; AVX512-LABEL: test_v64i16:
1378 ; AVX512-NEXT: vpminsw %zmm1, %zmm0, %zmm0
1379 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1380 ; AVX512-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1381 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1382 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1383 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1384 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1385 ; AVX512-NEXT: vmovd %xmm0, %eax
1386 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1387 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1388 ; AVX512-NEXT: vzeroupper
1390 %1 = call i16 @llvm.experimental.vector.reduce.smin.v64i16(<64 x i16> %a0)
1398 define i8 @test_v2i8(<2 x i8> %a0) {
1399 ; SSE2-LABEL: test_v2i8:
1401 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1402 ; SSE2-NEXT: psrlw $8, %xmm1
1403 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1404 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1405 ; SSE2-NEXT: pand %xmm2, %xmm0
1406 ; SSE2-NEXT: pandn %xmm1, %xmm2
1407 ; SSE2-NEXT: por %xmm0, %xmm2
1408 ; SSE2-NEXT: movd %xmm2, %eax
1409 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1412 ; SSE41-LABEL: test_v2i8:
1414 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1415 ; SSE41-NEXT: psrlw $8, %xmm1
1416 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1417 ; SSE41-NEXT: pextrb $0, %xmm1, %eax
1418 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1421 ; AVX-LABEL: test_v2i8:
1423 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1424 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1425 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1426 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1429 ; AVX512-LABEL: test_v2i8:
1431 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1432 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1433 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1434 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1436 %1 = call i8 @llvm.experimental.vector.reduce.smin.v2i8(<2 x i8> %a0)
1440 define i8 @test_v4i8(<4 x i8> %a0) {
1441 ; SSE2-LABEL: test_v4i8:
1443 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1444 ; SSE2-NEXT: psrld $16, %xmm1
1445 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1446 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1447 ; SSE2-NEXT: pand %xmm2, %xmm0
1448 ; SSE2-NEXT: pandn %xmm1, %xmm2
1449 ; SSE2-NEXT: por %xmm0, %xmm2
1450 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1451 ; SSE2-NEXT: psrlw $8, %xmm0
1452 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1453 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1454 ; SSE2-NEXT: pand %xmm1, %xmm2
1455 ; SSE2-NEXT: pandn %xmm0, %xmm1
1456 ; SSE2-NEXT: por %xmm2, %xmm1
1457 ; SSE2-NEXT: movd %xmm1, %eax
1458 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1461 ; SSE41-LABEL: test_v4i8:
1463 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1464 ; SSE41-NEXT: psrld $16, %xmm1
1465 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1466 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1467 ; SSE41-NEXT: psrlw $8, %xmm0
1468 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1469 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1470 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1473 ; AVX-LABEL: test_v4i8:
1475 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1476 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1477 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1478 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1479 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1480 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1483 ; AVX512-LABEL: test_v4i8:
1485 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1486 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1487 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1488 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1489 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1490 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1492 %1 = call i8 @llvm.experimental.vector.reduce.smin.v4i8(<4 x i8> %a0)
1496 define i8 @test_v8i8(<8 x i8> %a0) {
1497 ; SSE2-LABEL: test_v8i8:
1499 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1500 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1501 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1502 ; SSE2-NEXT: pand %xmm2, %xmm0
1503 ; SSE2-NEXT: pandn %xmm1, %xmm2
1504 ; SSE2-NEXT: por %xmm0, %xmm2
1505 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1506 ; SSE2-NEXT: psrld $16, %xmm0
1507 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1508 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1509 ; SSE2-NEXT: pand %xmm1, %xmm2
1510 ; SSE2-NEXT: pandn %xmm0, %xmm1
1511 ; SSE2-NEXT: por %xmm2, %xmm1
1512 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1513 ; SSE2-NEXT: psrlw $8, %xmm0
1514 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1515 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1516 ; SSE2-NEXT: pand %xmm2, %xmm1
1517 ; SSE2-NEXT: pandn %xmm0, %xmm2
1518 ; SSE2-NEXT: por %xmm1, %xmm2
1519 ; SSE2-NEXT: movd %xmm2, %eax
1520 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1523 ; SSE41-LABEL: test_v8i8:
1525 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1526 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1527 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1528 ; SSE41-NEXT: psrld $16, %xmm0
1529 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1530 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1531 ; SSE41-NEXT: psrlw $8, %xmm1
1532 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1533 ; SSE41-NEXT: pextrb $0, %xmm1, %eax
1534 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1537 ; AVX-LABEL: test_v8i8:
1539 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1540 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1541 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1542 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1543 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1544 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1545 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1546 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1549 ; AVX512-LABEL: test_v8i8:
1551 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1552 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1553 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1554 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1555 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1556 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1557 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1558 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1560 %1 = call i8 @llvm.experimental.vector.reduce.smin.v8i8(<8 x i8> %a0)
1564 define i8 @test_v16i8(<16 x i8> %a0) {
1565 ; SSE2-LABEL: test_v16i8:
1567 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1568 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1569 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1570 ; SSE2-NEXT: pand %xmm2, %xmm0
1571 ; SSE2-NEXT: pandn %xmm1, %xmm2
1572 ; SSE2-NEXT: por %xmm0, %xmm2
1573 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1574 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1575 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1576 ; SSE2-NEXT: pand %xmm1, %xmm2
1577 ; SSE2-NEXT: pandn %xmm0, %xmm1
1578 ; SSE2-NEXT: por %xmm2, %xmm1
1579 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1580 ; SSE2-NEXT: psrld $16, %xmm0
1581 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1582 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1583 ; SSE2-NEXT: pand %xmm2, %xmm1
1584 ; SSE2-NEXT: pandn %xmm0, %xmm2
1585 ; SSE2-NEXT: por %xmm1, %xmm2
1586 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1587 ; SSE2-NEXT: psrlw $8, %xmm0
1588 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1589 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1590 ; SSE2-NEXT: pand %xmm1, %xmm2
1591 ; SSE2-NEXT: pandn %xmm0, %xmm1
1592 ; SSE2-NEXT: por %xmm2, %xmm1
1593 ; SSE2-NEXT: movd %xmm1, %eax
1594 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1597 ; SSE41-LABEL: test_v16i8:
1599 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1600 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1601 ; SSE41-NEXT: psrlw $8, %xmm1
1602 ; SSE41-NEXT: pminub %xmm0, %xmm1
1603 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1604 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1605 ; SSE41-NEXT: xorb $-128, %al
1606 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1609 ; AVX-LABEL: test_v16i8:
1611 ; AVX-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1612 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1613 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1614 ; AVX-NEXT: vphminposuw %xmm0, %xmm0
1615 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1616 ; AVX-NEXT: xorb $-128, %al
1617 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1620 ; AVX512-LABEL: test_v16i8:
1622 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1623 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1624 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1625 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1626 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1627 ; AVX512-NEXT: xorb $-128, %al
1628 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1630 %1 = call i8 @llvm.experimental.vector.reduce.smin.v16i8(<16 x i8> %a0)
1634 define i8 @test_v32i8(<32 x i8> %a0) {
1635 ; SSE2-LABEL: test_v32i8:
1637 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1638 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1639 ; SSE2-NEXT: pand %xmm2, %xmm0
1640 ; SSE2-NEXT: pandn %xmm1, %xmm2
1641 ; SSE2-NEXT: por %xmm0, %xmm2
1642 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1643 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1644 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1645 ; SSE2-NEXT: pand %xmm1, %xmm2
1646 ; SSE2-NEXT: pandn %xmm0, %xmm1
1647 ; SSE2-NEXT: por %xmm2, %xmm1
1648 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1649 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1650 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1651 ; SSE2-NEXT: pand %xmm2, %xmm1
1652 ; SSE2-NEXT: pandn %xmm0, %xmm2
1653 ; SSE2-NEXT: por %xmm1, %xmm2
1654 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1655 ; SSE2-NEXT: psrld $16, %xmm0
1656 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1657 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1658 ; SSE2-NEXT: pand %xmm1, %xmm2
1659 ; SSE2-NEXT: pandn %xmm0, %xmm1
1660 ; SSE2-NEXT: por %xmm2, %xmm1
1661 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1662 ; SSE2-NEXT: psrlw $8, %xmm0
1663 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1664 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1665 ; SSE2-NEXT: pand %xmm2, %xmm1
1666 ; SSE2-NEXT: pandn %xmm0, %xmm2
1667 ; SSE2-NEXT: por %xmm1, %xmm2
1668 ; SSE2-NEXT: movd %xmm2, %eax
1669 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1672 ; SSE41-LABEL: test_v32i8:
1674 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1675 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1676 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1677 ; SSE41-NEXT: psrlw $8, %xmm1
1678 ; SSE41-NEXT: pminub %xmm0, %xmm1
1679 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1680 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1681 ; SSE41-NEXT: xorb $-128, %al
1682 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1685 ; AVX1-LABEL: test_v32i8:
1687 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
1688 ; AVX1-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1689 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1690 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1691 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1692 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1693 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1694 ; AVX1-NEXT: xorb $-128, %al
1695 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1696 ; AVX1-NEXT: vzeroupper
1699 ; AVX2-LABEL: test_v32i8:
1701 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1702 ; AVX2-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1703 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1704 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1705 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1706 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1707 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1708 ; AVX2-NEXT: xorb $-128, %al
1709 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1710 ; AVX2-NEXT: vzeroupper
1713 ; AVX512-LABEL: test_v32i8:
1715 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1716 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1717 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1718 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1719 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1720 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1721 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1722 ; AVX512-NEXT: xorb $-128, %al
1723 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1724 ; AVX512-NEXT: vzeroupper
1726 %1 = call i8 @llvm.experimental.vector.reduce.smin.v32i8(<32 x i8> %a0)
1730 define i8 @test_v64i8(<64 x i8> %a0) {
1731 ; SSE2-LABEL: test_v64i8:
1733 ; SSE2-NEXT: movdqa %xmm2, %xmm4
1734 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm4
1735 ; SSE2-NEXT: pand %xmm4, %xmm0
1736 ; SSE2-NEXT: pandn %xmm2, %xmm4
1737 ; SSE2-NEXT: por %xmm0, %xmm4
1738 ; SSE2-NEXT: movdqa %xmm3, %xmm0
1739 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm0
1740 ; SSE2-NEXT: pand %xmm0, %xmm1
1741 ; SSE2-NEXT: pandn %xmm3, %xmm0
1742 ; SSE2-NEXT: por %xmm1, %xmm0
1743 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1744 ; SSE2-NEXT: pcmpgtb %xmm4, %xmm1
1745 ; SSE2-NEXT: pand %xmm1, %xmm4
1746 ; SSE2-NEXT: pandn %xmm0, %xmm1
1747 ; SSE2-NEXT: por %xmm4, %xmm1
1748 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1749 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1750 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1751 ; SSE2-NEXT: pand %xmm2, %xmm1
1752 ; SSE2-NEXT: pandn %xmm0, %xmm2
1753 ; SSE2-NEXT: por %xmm1, %xmm2
1754 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1755 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1756 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1757 ; SSE2-NEXT: pand %xmm1, %xmm2
1758 ; SSE2-NEXT: pandn %xmm0, %xmm1
1759 ; SSE2-NEXT: por %xmm2, %xmm1
1760 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1761 ; SSE2-NEXT: psrld $16, %xmm0
1762 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1763 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1764 ; SSE2-NEXT: pand %xmm2, %xmm1
1765 ; SSE2-NEXT: pandn %xmm0, %xmm2
1766 ; SSE2-NEXT: por %xmm1, %xmm2
1767 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1768 ; SSE2-NEXT: psrlw $8, %xmm0
1769 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1770 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1771 ; SSE2-NEXT: pand %xmm1, %xmm2
1772 ; SSE2-NEXT: pandn %xmm0, %xmm1
1773 ; SSE2-NEXT: por %xmm2, %xmm1
1774 ; SSE2-NEXT: movd %xmm1, %eax
1775 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1778 ; SSE41-LABEL: test_v64i8:
1780 ; SSE41-NEXT: pminsb %xmm3, %xmm1
1781 ; SSE41-NEXT: pminsb %xmm2, %xmm1
1782 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1783 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm1
1784 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1785 ; SSE41-NEXT: psrlw $8, %xmm0
1786 ; SSE41-NEXT: pminub %xmm1, %xmm0
1787 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1788 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1789 ; SSE41-NEXT: xorb $-128, %al
1790 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1793 ; AVX1-LABEL: test_v64i8:
1795 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
1796 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1797 ; AVX1-NEXT: vpminsb %xmm2, %xmm3, %xmm2
1798 ; AVX1-NEXT: vpminsb %xmm2, %xmm1, %xmm1
1799 ; AVX1-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1800 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1801 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1802 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1803 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1804 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1805 ; AVX1-NEXT: xorb $-128, %al
1806 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1807 ; AVX1-NEXT: vzeroupper
1810 ; AVX2-LABEL: test_v64i8:
1812 ; AVX2-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1813 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1814 ; AVX2-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1815 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1816 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1817 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1818 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1819 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1820 ; AVX2-NEXT: xorb $-128, %al
1821 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1822 ; AVX2-NEXT: vzeroupper
1825 ; AVX512-LABEL: test_v64i8:
1827 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1828 ; AVX512-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1829 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1830 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1831 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1832 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1833 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1834 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1835 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1836 ; AVX512-NEXT: xorb $-128, %al
1837 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1838 ; AVX512-NEXT: vzeroupper
1840 %1 = call i8 @llvm.experimental.vector.reduce.smin.v64i8(<64 x i8> %a0)
1844 define i8 @test_v128i8(<128 x i8> %a0) {
1845 ; SSE2-LABEL: test_v128i8:
1847 ; SSE2-NEXT: movdqa %xmm5, %xmm8
1848 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm8
1849 ; SSE2-NEXT: pand %xmm8, %xmm1
1850 ; SSE2-NEXT: pandn %xmm5, %xmm8
1851 ; SSE2-NEXT: por %xmm1, %xmm8
1852 ; SSE2-NEXT: movdqa %xmm7, %xmm1
1853 ; SSE2-NEXT: pcmpgtb %xmm3, %xmm1
1854 ; SSE2-NEXT: pand %xmm1, %xmm3
1855 ; SSE2-NEXT: pandn %xmm7, %xmm1
1856 ; SSE2-NEXT: por %xmm3, %xmm1
1857 ; SSE2-NEXT: movdqa %xmm4, %xmm3
1858 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm3
1859 ; SSE2-NEXT: pand %xmm3, %xmm0
1860 ; SSE2-NEXT: pandn %xmm4, %xmm3
1861 ; SSE2-NEXT: por %xmm0, %xmm3
1862 ; SSE2-NEXT: movdqa %xmm6, %xmm0
1863 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm0
1864 ; SSE2-NEXT: pand %xmm0, %xmm2
1865 ; SSE2-NEXT: pandn %xmm6, %xmm0
1866 ; SSE2-NEXT: por %xmm2, %xmm0
1867 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1868 ; SSE2-NEXT: pcmpgtb %xmm3, %xmm2
1869 ; SSE2-NEXT: pand %xmm2, %xmm3
1870 ; SSE2-NEXT: pandn %xmm0, %xmm2
1871 ; SSE2-NEXT: por %xmm3, %xmm2
1872 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1873 ; SSE2-NEXT: pcmpgtb %xmm8, %xmm0
1874 ; SSE2-NEXT: pand %xmm0, %xmm8
1875 ; SSE2-NEXT: pandn %xmm1, %xmm0
1876 ; SSE2-NEXT: por %xmm8, %xmm0
1877 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1878 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1879 ; SSE2-NEXT: pand %xmm1, %xmm2
1880 ; SSE2-NEXT: pandn %xmm0, %xmm1
1881 ; SSE2-NEXT: por %xmm2, %xmm1
1882 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1883 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1884 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1885 ; SSE2-NEXT: pand %xmm2, %xmm1
1886 ; SSE2-NEXT: pandn %xmm0, %xmm2
1887 ; SSE2-NEXT: por %xmm1, %xmm2
1888 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1889 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1890 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1891 ; SSE2-NEXT: pand %xmm1, %xmm2
1892 ; SSE2-NEXT: pandn %xmm0, %xmm1
1893 ; SSE2-NEXT: por %xmm2, %xmm1
1894 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1895 ; SSE2-NEXT: psrld $16, %xmm0
1896 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1897 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1898 ; SSE2-NEXT: pand %xmm2, %xmm1
1899 ; SSE2-NEXT: pandn %xmm0, %xmm2
1900 ; SSE2-NEXT: por %xmm1, %xmm2
1901 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1902 ; SSE2-NEXT: psrlw $8, %xmm0
1903 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1904 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1905 ; SSE2-NEXT: pand %xmm1, %xmm2
1906 ; SSE2-NEXT: pandn %xmm0, %xmm1
1907 ; SSE2-NEXT: por %xmm2, %xmm1
1908 ; SSE2-NEXT: movd %xmm1, %eax
1909 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1912 ; SSE41-LABEL: test_v128i8:
1914 ; SSE41-NEXT: pminsb %xmm7, %xmm3
1915 ; SSE41-NEXT: pminsb %xmm5, %xmm3
1916 ; SSE41-NEXT: pminsb %xmm1, %xmm3
1917 ; SSE41-NEXT: pminsb %xmm6, %xmm2
1918 ; SSE41-NEXT: pminsb %xmm4, %xmm2
1919 ; SSE41-NEXT: pminsb %xmm3, %xmm2
1920 ; SSE41-NEXT: pminsb %xmm0, %xmm2
1921 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm2
1922 ; SSE41-NEXT: movdqa %xmm2, %xmm0
1923 ; SSE41-NEXT: psrlw $8, %xmm0
1924 ; SSE41-NEXT: pminub %xmm2, %xmm0
1925 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1926 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1927 ; SSE41-NEXT: xorb $-128, %al
1928 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1931 ; AVX1-LABEL: test_v128i8:
1933 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4
1934 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm5
1935 ; AVX1-NEXT: vpminsb %xmm4, %xmm5, %xmm4
1936 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm5
1937 ; AVX1-NEXT: vpminsb %xmm4, %xmm5, %xmm4
1938 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm5
1939 ; AVX1-NEXT: vpminsb %xmm4, %xmm5, %xmm4
1940 ; AVX1-NEXT: vpminsb %xmm3, %xmm1, %xmm1
1941 ; AVX1-NEXT: vpminsb %xmm1, %xmm2, %xmm1
1942 ; AVX1-NEXT: vpminsb %xmm4, %xmm1, %xmm1
1943 ; AVX1-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1944 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1945 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1946 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1947 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1948 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1949 ; AVX1-NEXT: xorb $-128, %al
1950 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1951 ; AVX1-NEXT: vzeroupper
1954 ; AVX2-LABEL: test_v128i8:
1956 ; AVX2-NEXT: vpminsb %ymm3, %ymm1, %ymm1
1957 ; AVX2-NEXT: vpminsb %ymm1, %ymm2, %ymm1
1958 ; AVX2-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1959 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1960 ; AVX2-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1961 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1962 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1963 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1964 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1965 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1966 ; AVX2-NEXT: xorb $-128, %al
1967 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1968 ; AVX2-NEXT: vzeroupper
1971 ; AVX512-LABEL: test_v128i8:
1973 ; AVX512-NEXT: vpminsb %zmm1, %zmm0, %zmm0
1974 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1975 ; AVX512-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1976 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1977 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1978 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1979 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1980 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1981 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1982 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1983 ; AVX512-NEXT: xorb $-128, %al
1984 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1985 ; AVX512-NEXT: vzeroupper
1987 %1 = call i8 @llvm.experimental.vector.reduce.smin.v128i8(<128 x i8> %a0)
1991 declare i64 @llvm.experimental.vector.reduce.smin.v2i64(<2 x i64>)
1992 declare i64 @llvm.experimental.vector.reduce.smin.v4i64(<4 x i64>)
1993 declare i64 @llvm.experimental.vector.reduce.smin.v8i64(<8 x i64>)
1994 declare i64 @llvm.experimental.vector.reduce.smin.v16i64(<16 x i64>)
1996 declare i32 @llvm.experimental.vector.reduce.smin.v2i32(<2 x i32>)
1997 declare i32 @llvm.experimental.vector.reduce.smin.v4i32(<4 x i32>)
1998 declare i32 @llvm.experimental.vector.reduce.smin.v8i32(<8 x i32>)
1999 declare i32 @llvm.experimental.vector.reduce.smin.v16i32(<16 x i32>)
2000 declare i32 @llvm.experimental.vector.reduce.smin.v32i32(<32 x i32>)
2002 declare i16 @llvm.experimental.vector.reduce.smin.v2i16(<2 x i16>)
2003 declare i16 @llvm.experimental.vector.reduce.smin.v4i16(<4 x i16>)
2004 declare i16 @llvm.experimental.vector.reduce.smin.v8i16(<8 x i16>)
2005 declare i16 @llvm.experimental.vector.reduce.smin.v16i16(<16 x i16>)
2006 declare i16 @llvm.experimental.vector.reduce.smin.v32i16(<32 x i16>)
2007 declare i16 @llvm.experimental.vector.reduce.smin.v64i16(<64 x i16>)
2009 declare i8 @llvm.experimental.vector.reduce.smin.v2i8(<2 x i8>)
2010 declare i8 @llvm.experimental.vector.reduce.smin.v4i8(<4 x i8>)
2011 declare i8 @llvm.experimental.vector.reduce.smin.v8i8(<8 x i8>)
2012 declare i8 @llvm.experimental.vector.reduce.smin.v16i8(<16 x i8>)
2013 declare i8 @llvm.experimental.vector.reduce.smin.v32i8(<32 x i8>)
2014 declare i8 @llvm.experimental.vector.reduce.smin.v64i8(<64 x i8>)
2015 declare i8 @llvm.experimental.vector.reduce.smin.v128i8(<128 x i8>)