1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE2
3 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE41
4 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX1
5 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX2
6 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512BW
7 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw,+avx512vl | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512VL
13 define i64 @test_v2i64(<2 x i64> %a0) {
14 ; SSE2-LABEL: test_v2i64:
16 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
17 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [9223372039002259456,9223372039002259456]
18 ; SSE2-NEXT: movdqa %xmm0, %xmm3
19 ; SSE2-NEXT: pxor %xmm2, %xmm3
20 ; SSE2-NEXT: pxor %xmm1, %xmm2
21 ; SSE2-NEXT: movdqa %xmm2, %xmm4
22 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm4
23 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
24 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm2
25 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
26 ; SSE2-NEXT: pand %xmm5, %xmm2
27 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
28 ; SSE2-NEXT: por %xmm2, %xmm3
29 ; SSE2-NEXT: pand %xmm3, %xmm0
30 ; SSE2-NEXT: pandn %xmm1, %xmm3
31 ; SSE2-NEXT: por %xmm0, %xmm3
32 ; SSE2-NEXT: movq %xmm3, %rax
35 ; SSE41-LABEL: test_v2i64:
37 ; SSE41-NEXT: movdqa %xmm0, %xmm1
38 ; SSE41-NEXT: pshufd {{.*#+}} xmm2 = xmm0[2,3,0,1]
39 ; SSE41-NEXT: movdqa {{.*#+}} xmm0 = [9223372039002259456,9223372039002259456]
40 ; SSE41-NEXT: movdqa %xmm1, %xmm3
41 ; SSE41-NEXT: pxor %xmm0, %xmm3
42 ; SSE41-NEXT: pxor %xmm2, %xmm0
43 ; SSE41-NEXT: movdqa %xmm0, %xmm4
44 ; SSE41-NEXT: pcmpgtd %xmm3, %xmm4
45 ; SSE41-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
46 ; SSE41-NEXT: pcmpeqd %xmm3, %xmm0
47 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
48 ; SSE41-NEXT: pand %xmm5, %xmm0
49 ; SSE41-NEXT: por %xmm4, %xmm0
50 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
51 ; SSE41-NEXT: movq %xmm2, %rax
54 ; AVX-LABEL: test_v2i64:
56 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
57 ; AVX-NEXT: vmovdqa {{.*#+}} xmm2 = [9223372036854775808,9223372036854775808]
58 ; AVX-NEXT: vpxor %xmm2, %xmm0, %xmm3
59 ; AVX-NEXT: vpxor %xmm2, %xmm1, %xmm2
60 ; AVX-NEXT: vpcmpgtq %xmm3, %xmm2, %xmm2
61 ; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
62 ; AVX-NEXT: vmovq %xmm0, %rax
65 ; AVX512BW-LABEL: test_v2i64:
67 ; AVX512BW-NEXT: # kill: def $xmm0 killed $xmm0 def $zmm0
68 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
69 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
70 ; AVX512BW-NEXT: vmovq %xmm0, %rax
71 ; AVX512BW-NEXT: vzeroupper
74 ; AVX512VL-LABEL: test_v2i64:
76 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
77 ; AVX512VL-NEXT: vpminuq %xmm1, %xmm0, %xmm0
78 ; AVX512VL-NEXT: vmovq %xmm0, %rax
80 %1 = call i64 @llvm.experimental.vector.reduce.umin.v2i64(<2 x i64> %a0)
84 define i64 @test_v4i64(<4 x i64> %a0) {
85 ; SSE2-LABEL: test_v4i64:
87 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [9223372039002259456,9223372039002259456]
88 ; SSE2-NEXT: movdqa %xmm0, %xmm3
89 ; SSE2-NEXT: pxor %xmm2, %xmm3
90 ; SSE2-NEXT: movdqa %xmm1, %xmm4
91 ; SSE2-NEXT: pxor %xmm2, %xmm4
92 ; SSE2-NEXT: movdqa %xmm4, %xmm5
93 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm5
94 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
95 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm4
96 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
97 ; SSE2-NEXT: pand %xmm6, %xmm3
98 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm5[1,1,3,3]
99 ; SSE2-NEXT: por %xmm3, %xmm4
100 ; SSE2-NEXT: pand %xmm4, %xmm0
101 ; SSE2-NEXT: pandn %xmm1, %xmm4
102 ; SSE2-NEXT: por %xmm0, %xmm4
103 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm4[2,3,0,1]
104 ; SSE2-NEXT: movdqa %xmm4, %xmm1
105 ; SSE2-NEXT: pxor %xmm2, %xmm1
106 ; SSE2-NEXT: pxor %xmm0, %xmm2
107 ; SSE2-NEXT: movdqa %xmm2, %xmm3
108 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
109 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
110 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm2
111 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
112 ; SSE2-NEXT: pand %xmm5, %xmm1
113 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm3[1,1,3,3]
114 ; SSE2-NEXT: por %xmm1, %xmm2
115 ; SSE2-NEXT: pand %xmm2, %xmm4
116 ; SSE2-NEXT: pandn %xmm0, %xmm2
117 ; SSE2-NEXT: por %xmm4, %xmm2
118 ; SSE2-NEXT: movq %xmm2, %rax
121 ; SSE41-LABEL: test_v4i64:
123 ; SSE41-NEXT: movdqa %xmm0, %xmm2
124 ; SSE41-NEXT: movdqa {{.*#+}} xmm3 = [9223372039002259456,9223372039002259456]
125 ; SSE41-NEXT: pxor %xmm3, %xmm0
126 ; SSE41-NEXT: movdqa %xmm1, %xmm4
127 ; SSE41-NEXT: pxor %xmm3, %xmm4
128 ; SSE41-NEXT: movdqa %xmm4, %xmm5
129 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm5
130 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
131 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm4
132 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm4[1,1,3,3]
133 ; SSE41-NEXT: pand %xmm6, %xmm0
134 ; SSE41-NEXT: por %xmm5, %xmm0
135 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm1
136 ; SSE41-NEXT: pshufd {{.*#+}} xmm2 = xmm1[2,3,0,1]
137 ; SSE41-NEXT: movdqa %xmm1, %xmm0
138 ; SSE41-NEXT: pxor %xmm3, %xmm0
139 ; SSE41-NEXT: pxor %xmm2, %xmm3
140 ; SSE41-NEXT: movdqa %xmm3, %xmm4
141 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
142 ; SSE41-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
143 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm3
144 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,3,3]
145 ; SSE41-NEXT: pand %xmm5, %xmm0
146 ; SSE41-NEXT: por %xmm4, %xmm0
147 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
148 ; SSE41-NEXT: movq %xmm2, %rax
151 ; AVX1-LABEL: test_v4i64:
153 ; AVX1-NEXT: vmovdqa {{.*#+}} xmm1 = [9223372036854775808,9223372036854775808]
154 ; AVX1-NEXT: vpxor %xmm1, %xmm0, %xmm2
155 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
156 ; AVX1-NEXT: vpxor %xmm1, %xmm3, %xmm4
157 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm4, %xmm2
158 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm3, %xmm0
159 ; AVX1-NEXT: vpermilps {{.*#+}} xmm2 = xmm0[2,3,0,1]
160 ; AVX1-NEXT: vxorpd %xmm1, %xmm0, %xmm3
161 ; AVX1-NEXT: vxorpd %xmm1, %xmm2, %xmm1
162 ; AVX1-NEXT: vpcmpgtq %xmm3, %xmm1, %xmm1
163 ; AVX1-NEXT: vblendvpd %xmm1, %xmm0, %xmm2, %xmm0
164 ; AVX1-NEXT: vmovq %xmm0, %rax
165 ; AVX1-NEXT: vzeroupper
168 ; AVX2-LABEL: test_v4i64:
170 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
171 ; AVX2-NEXT: vpbroadcastq {{.*#+}} ymm2 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808]
172 ; AVX2-NEXT: vpxor %xmm2, %xmm0, %xmm3
173 ; AVX2-NEXT: vpxor %xmm2, %xmm1, %xmm4
174 ; AVX2-NEXT: vpcmpgtq %xmm3, %xmm4, %xmm3
175 ; AVX2-NEXT: vblendvpd %xmm3, %xmm0, %xmm1, %xmm0
176 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
177 ; AVX2-NEXT: vxorpd %xmm2, %xmm0, %xmm3
178 ; AVX2-NEXT: vxorpd %xmm2, %xmm1, %xmm2
179 ; AVX2-NEXT: vpcmpgtq %xmm3, %xmm2, %xmm2
180 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
181 ; AVX2-NEXT: vmovq %xmm0, %rax
182 ; AVX2-NEXT: vzeroupper
185 ; AVX512BW-LABEL: test_v4i64:
187 ; AVX512BW-NEXT: # kill: def $ymm0 killed $ymm0 def $zmm0
188 ; AVX512BW-NEXT: vextracti128 $1, %ymm0, %xmm1
189 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
190 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
191 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
192 ; AVX512BW-NEXT: vmovq %xmm0, %rax
193 ; AVX512BW-NEXT: vzeroupper
194 ; AVX512BW-NEXT: retq
196 ; AVX512VL-LABEL: test_v4i64:
198 ; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
199 ; AVX512VL-NEXT: vpminuq %xmm1, %xmm0, %xmm0
200 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
201 ; AVX512VL-NEXT: vpminuq %xmm1, %xmm0, %xmm0
202 ; AVX512VL-NEXT: vmovq %xmm0, %rax
203 ; AVX512VL-NEXT: vzeroupper
204 ; AVX512VL-NEXT: retq
205 %1 = call i64 @llvm.experimental.vector.reduce.umin.v4i64(<4 x i64> %a0)
209 define i64 @test_v8i64(<8 x i64> %a0) {
210 ; SSE2-LABEL: test_v8i64:
212 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [9223372039002259456,9223372039002259456]
213 ; SSE2-NEXT: movdqa %xmm1, %xmm5
214 ; SSE2-NEXT: pxor %xmm4, %xmm5
215 ; SSE2-NEXT: movdqa %xmm3, %xmm6
216 ; SSE2-NEXT: pxor %xmm4, %xmm6
217 ; SSE2-NEXT: movdqa %xmm6, %xmm7
218 ; SSE2-NEXT: pcmpgtd %xmm5, %xmm7
219 ; SSE2-NEXT: pshufd {{.*#+}} xmm8 = xmm7[0,0,2,2]
220 ; SSE2-NEXT: pcmpeqd %xmm5, %xmm6
221 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
222 ; SSE2-NEXT: pand %xmm8, %xmm6
223 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm7[1,1,3,3]
224 ; SSE2-NEXT: por %xmm6, %xmm5
225 ; SSE2-NEXT: pand %xmm5, %xmm1
226 ; SSE2-NEXT: pandn %xmm3, %xmm5
227 ; SSE2-NEXT: por %xmm1, %xmm5
228 ; SSE2-NEXT: movdqa %xmm0, %xmm1
229 ; SSE2-NEXT: pxor %xmm4, %xmm1
230 ; SSE2-NEXT: movdqa %xmm2, %xmm3
231 ; SSE2-NEXT: pxor %xmm4, %xmm3
232 ; SSE2-NEXT: movdqa %xmm3, %xmm6
233 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm6
234 ; SSE2-NEXT: pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
235 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm3
236 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm3[1,1,3,3]
237 ; SSE2-NEXT: pand %xmm7, %xmm1
238 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm6[1,1,3,3]
239 ; SSE2-NEXT: por %xmm1, %xmm3
240 ; SSE2-NEXT: pand %xmm3, %xmm0
241 ; SSE2-NEXT: pandn %xmm2, %xmm3
242 ; SSE2-NEXT: por %xmm0, %xmm3
243 ; SSE2-NEXT: movdqa %xmm3, %xmm0
244 ; SSE2-NEXT: pxor %xmm4, %xmm0
245 ; SSE2-NEXT: movdqa %xmm5, %xmm1
246 ; SSE2-NEXT: pxor %xmm4, %xmm1
247 ; SSE2-NEXT: movdqa %xmm1, %xmm2
248 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
249 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm2[0,0,2,2]
250 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm1
251 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
252 ; SSE2-NEXT: pand %xmm6, %xmm0
253 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
254 ; SSE2-NEXT: por %xmm0, %xmm1
255 ; SSE2-NEXT: pand %xmm1, %xmm3
256 ; SSE2-NEXT: pandn %xmm5, %xmm1
257 ; SSE2-NEXT: por %xmm3, %xmm1
258 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
259 ; SSE2-NEXT: movdqa %xmm1, %xmm2
260 ; SSE2-NEXT: pxor %xmm4, %xmm2
261 ; SSE2-NEXT: pxor %xmm0, %xmm4
262 ; SSE2-NEXT: movdqa %xmm4, %xmm3
263 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm3
264 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
265 ; SSE2-NEXT: pcmpeqd %xmm2, %xmm4
266 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
267 ; SSE2-NEXT: pand %xmm5, %xmm2
268 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
269 ; SSE2-NEXT: por %xmm2, %xmm3
270 ; SSE2-NEXT: pand %xmm3, %xmm1
271 ; SSE2-NEXT: pandn %xmm0, %xmm3
272 ; SSE2-NEXT: por %xmm1, %xmm3
273 ; SSE2-NEXT: movq %xmm3, %rax
276 ; SSE41-LABEL: test_v8i64:
278 ; SSE41-NEXT: movdqa %xmm0, %xmm8
279 ; SSE41-NEXT: movdqa {{.*#+}} xmm5 = [9223372039002259456,9223372039002259456]
280 ; SSE41-NEXT: movdqa %xmm1, %xmm0
281 ; SSE41-NEXT: pxor %xmm5, %xmm0
282 ; SSE41-NEXT: movdqa %xmm3, %xmm6
283 ; SSE41-NEXT: pxor %xmm5, %xmm6
284 ; SSE41-NEXT: movdqa %xmm6, %xmm7
285 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm7
286 ; SSE41-NEXT: pshufd {{.*#+}} xmm4 = xmm7[0,0,2,2]
287 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm6
288 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm6[1,1,3,3]
289 ; SSE41-NEXT: pand %xmm4, %xmm0
290 ; SSE41-NEXT: por %xmm7, %xmm0
291 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm3
292 ; SSE41-NEXT: movdqa %xmm8, %xmm0
293 ; SSE41-NEXT: pxor %xmm5, %xmm0
294 ; SSE41-NEXT: movdqa %xmm2, %xmm1
295 ; SSE41-NEXT: pxor %xmm5, %xmm1
296 ; SSE41-NEXT: movdqa %xmm1, %xmm4
297 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
298 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm4[0,0,2,2]
299 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
300 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
301 ; SSE41-NEXT: pand %xmm6, %xmm0
302 ; SSE41-NEXT: por %xmm4, %xmm0
303 ; SSE41-NEXT: blendvpd %xmm0, %xmm8, %xmm2
304 ; SSE41-NEXT: movapd %xmm2, %xmm0
305 ; SSE41-NEXT: xorpd %xmm5, %xmm0
306 ; SSE41-NEXT: movapd %xmm3, %xmm1
307 ; SSE41-NEXT: xorpd %xmm5, %xmm1
308 ; SSE41-NEXT: movapd %xmm1, %xmm4
309 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
310 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm4[0,0,2,2]
311 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
312 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
313 ; SSE41-NEXT: pand %xmm6, %xmm0
314 ; SSE41-NEXT: por %xmm4, %xmm0
315 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm3
316 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm3[2,3,0,1]
317 ; SSE41-NEXT: movdqa %xmm3, %xmm0
318 ; SSE41-NEXT: pxor %xmm5, %xmm0
319 ; SSE41-NEXT: pxor %xmm1, %xmm5
320 ; SSE41-NEXT: movdqa %xmm5, %xmm2
321 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
322 ; SSE41-NEXT: pshufd {{.*#+}} xmm4 = xmm2[0,0,2,2]
323 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm5
324 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm5[1,1,3,3]
325 ; SSE41-NEXT: pand %xmm4, %xmm0
326 ; SSE41-NEXT: por %xmm2, %xmm0
327 ; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm1
328 ; SSE41-NEXT: movq %xmm1, %rax
331 ; AVX1-LABEL: test_v8i64:
333 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm2
334 ; AVX1-NEXT: vmovdqa {{.*#+}} xmm3 = [9223372036854775808,9223372036854775808]
335 ; AVX1-NEXT: vpxor %xmm3, %xmm2, %xmm4
336 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm5
337 ; AVX1-NEXT: vpxor %xmm3, %xmm5, %xmm6
338 ; AVX1-NEXT: vpcmpgtq %xmm4, %xmm6, %xmm4
339 ; AVX1-NEXT: vpxor %xmm3, %xmm0, %xmm6
340 ; AVX1-NEXT: vpxor %xmm3, %xmm1, %xmm7
341 ; AVX1-NEXT: vpcmpgtq %xmm6, %xmm7, %xmm6
342 ; AVX1-NEXT: vblendvpd %xmm6, %xmm0, %xmm1, %xmm0
343 ; AVX1-NEXT: vxorpd %xmm3, %xmm0, %xmm1
344 ; AVX1-NEXT: vblendvpd %xmm4, %xmm2, %xmm5, %xmm2
345 ; AVX1-NEXT: vxorpd %xmm3, %xmm2, %xmm4
346 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm4, %xmm1
347 ; AVX1-NEXT: vblendvpd %xmm1, %xmm0, %xmm2, %xmm0
348 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
349 ; AVX1-NEXT: vxorpd %xmm3, %xmm0, %xmm2
350 ; AVX1-NEXT: vxorpd %xmm3, %xmm1, %xmm3
351 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm2
352 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
353 ; AVX1-NEXT: vmovq %xmm0, %rax
354 ; AVX1-NEXT: vzeroupper
357 ; AVX2-LABEL: test_v8i64:
359 ; AVX2-NEXT: vpbroadcastq {{.*#+}} ymm2 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808]
360 ; AVX2-NEXT: vpxor %ymm2, %ymm0, %ymm3
361 ; AVX2-NEXT: vpxor %ymm2, %ymm1, %ymm4
362 ; AVX2-NEXT: vpcmpgtq %ymm3, %ymm4, %ymm3
363 ; AVX2-NEXT: vblendvpd %ymm3, %ymm0, %ymm1, %ymm0
364 ; AVX2-NEXT: vextractf128 $1, %ymm0, %xmm1
365 ; AVX2-NEXT: vxorpd %xmm2, %xmm0, %xmm3
366 ; AVX2-NEXT: vxorpd %xmm2, %xmm1, %xmm4
367 ; AVX2-NEXT: vpcmpgtq %xmm3, %xmm4, %xmm3
368 ; AVX2-NEXT: vblendvpd %xmm3, %xmm0, %xmm1, %xmm0
369 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
370 ; AVX2-NEXT: vxorpd %xmm2, %xmm0, %xmm3
371 ; AVX2-NEXT: vxorpd %xmm2, %xmm1, %xmm2
372 ; AVX2-NEXT: vpcmpgtq %xmm3, %xmm2, %xmm2
373 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
374 ; AVX2-NEXT: vmovq %xmm0, %rax
375 ; AVX2-NEXT: vzeroupper
378 ; AVX512BW-LABEL: test_v8i64:
380 ; AVX512BW-NEXT: vextracti64x4 $1, %zmm0, %ymm1
381 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
382 ; AVX512BW-NEXT: vextracti128 $1, %ymm0, %xmm1
383 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
384 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
385 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
386 ; AVX512BW-NEXT: vmovq %xmm0, %rax
387 ; AVX512BW-NEXT: vzeroupper
388 ; AVX512BW-NEXT: retq
390 ; AVX512VL-LABEL: test_v8i64:
392 ; AVX512VL-NEXT: vextracti64x4 $1, %zmm0, %ymm1
393 ; AVX512VL-NEXT: vpminuq %zmm1, %zmm0, %zmm0
394 ; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
395 ; AVX512VL-NEXT: vpminuq %xmm1, %xmm0, %xmm0
396 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
397 ; AVX512VL-NEXT: vpminuq %xmm1, %xmm0, %xmm0
398 ; AVX512VL-NEXT: vmovq %xmm0, %rax
399 ; AVX512VL-NEXT: vzeroupper
400 ; AVX512VL-NEXT: retq
401 %1 = call i64 @llvm.experimental.vector.reduce.umin.v8i64(<8 x i64> %a0)
405 define i64 @test_v16i64(<16 x i64> %a0) {
406 ; SSE2-LABEL: test_v16i64:
408 ; SSE2-NEXT: movdqa {{.*#+}} xmm8 = [9223372039002259456,9223372039002259456]
409 ; SSE2-NEXT: movdqa %xmm2, %xmm9
410 ; SSE2-NEXT: pxor %xmm8, %xmm9
411 ; SSE2-NEXT: movdqa %xmm6, %xmm10
412 ; SSE2-NEXT: pxor %xmm8, %xmm10
413 ; SSE2-NEXT: movdqa %xmm10, %xmm11
414 ; SSE2-NEXT: pcmpgtd %xmm9, %xmm11
415 ; SSE2-NEXT: pshufd {{.*#+}} xmm12 = xmm11[0,0,2,2]
416 ; SSE2-NEXT: pcmpeqd %xmm9, %xmm10
417 ; SSE2-NEXT: pshufd {{.*#+}} xmm10 = xmm10[1,1,3,3]
418 ; SSE2-NEXT: pand %xmm12, %xmm10
419 ; SSE2-NEXT: pshufd {{.*#+}} xmm9 = xmm11[1,1,3,3]
420 ; SSE2-NEXT: por %xmm10, %xmm9
421 ; SSE2-NEXT: pand %xmm9, %xmm2
422 ; SSE2-NEXT: pandn %xmm6, %xmm9
423 ; SSE2-NEXT: por %xmm2, %xmm9
424 ; SSE2-NEXT: movdqa %xmm0, %xmm2
425 ; SSE2-NEXT: pxor %xmm8, %xmm2
426 ; SSE2-NEXT: movdqa %xmm4, %xmm6
427 ; SSE2-NEXT: pxor %xmm8, %xmm6
428 ; SSE2-NEXT: movdqa %xmm6, %xmm10
429 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm10
430 ; SSE2-NEXT: pshufd {{.*#+}} xmm11 = xmm10[0,0,2,2]
431 ; SSE2-NEXT: pcmpeqd %xmm2, %xmm6
432 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
433 ; SSE2-NEXT: pand %xmm11, %xmm6
434 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm10[1,1,3,3]
435 ; SSE2-NEXT: por %xmm6, %xmm2
436 ; SSE2-NEXT: pand %xmm2, %xmm0
437 ; SSE2-NEXT: pandn %xmm4, %xmm2
438 ; SSE2-NEXT: por %xmm0, %xmm2
439 ; SSE2-NEXT: movdqa %xmm3, %xmm0
440 ; SSE2-NEXT: pxor %xmm8, %xmm0
441 ; SSE2-NEXT: movdqa %xmm7, %xmm4
442 ; SSE2-NEXT: pxor %xmm8, %xmm4
443 ; SSE2-NEXT: movdqa %xmm4, %xmm6
444 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm6
445 ; SSE2-NEXT: pshufd {{.*#+}} xmm10 = xmm6[0,0,2,2]
446 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm4
447 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm4[1,1,3,3]
448 ; SSE2-NEXT: pand %xmm10, %xmm4
449 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm6[1,1,3,3]
450 ; SSE2-NEXT: por %xmm4, %xmm0
451 ; SSE2-NEXT: pand %xmm0, %xmm3
452 ; SSE2-NEXT: pandn %xmm7, %xmm0
453 ; SSE2-NEXT: por %xmm3, %xmm0
454 ; SSE2-NEXT: movdqa %xmm1, %xmm3
455 ; SSE2-NEXT: pxor %xmm8, %xmm3
456 ; SSE2-NEXT: movdqa %xmm5, %xmm4
457 ; SSE2-NEXT: pxor %xmm8, %xmm4
458 ; SSE2-NEXT: movdqa %xmm4, %xmm6
459 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm6
460 ; SSE2-NEXT: pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
461 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm4
462 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
463 ; SSE2-NEXT: pand %xmm7, %xmm3
464 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm6[1,1,3,3]
465 ; SSE2-NEXT: por %xmm3, %xmm4
466 ; SSE2-NEXT: pand %xmm4, %xmm1
467 ; SSE2-NEXT: pandn %xmm5, %xmm4
468 ; SSE2-NEXT: por %xmm1, %xmm4
469 ; SSE2-NEXT: movdqa %xmm4, %xmm1
470 ; SSE2-NEXT: pxor %xmm8, %xmm1
471 ; SSE2-NEXT: movdqa %xmm0, %xmm3
472 ; SSE2-NEXT: pxor %xmm8, %xmm3
473 ; SSE2-NEXT: movdqa %xmm3, %xmm5
474 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm5
475 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
476 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm3
477 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
478 ; SSE2-NEXT: pand %xmm6, %xmm3
479 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm5[1,1,3,3]
480 ; SSE2-NEXT: por %xmm3, %xmm1
481 ; SSE2-NEXT: pand %xmm1, %xmm4
482 ; SSE2-NEXT: pandn %xmm0, %xmm1
483 ; SSE2-NEXT: por %xmm4, %xmm1
484 ; SSE2-NEXT: movdqa %xmm2, %xmm0
485 ; SSE2-NEXT: pxor %xmm8, %xmm0
486 ; SSE2-NEXT: movdqa %xmm9, %xmm3
487 ; SSE2-NEXT: pxor %xmm8, %xmm3
488 ; SSE2-NEXT: movdqa %xmm3, %xmm4
489 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
490 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
491 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm3
492 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,3,3]
493 ; SSE2-NEXT: pand %xmm5, %xmm0
494 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
495 ; SSE2-NEXT: por %xmm0, %xmm3
496 ; SSE2-NEXT: pand %xmm3, %xmm2
497 ; SSE2-NEXT: pandn %xmm9, %xmm3
498 ; SSE2-NEXT: por %xmm2, %xmm3
499 ; SSE2-NEXT: movdqa %xmm3, %xmm0
500 ; SSE2-NEXT: pxor %xmm8, %xmm0
501 ; SSE2-NEXT: movdqa %xmm1, %xmm2
502 ; SSE2-NEXT: pxor %xmm8, %xmm2
503 ; SSE2-NEXT: movdqa %xmm2, %xmm4
504 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
505 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
506 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm2
507 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
508 ; SSE2-NEXT: pand %xmm5, %xmm0
509 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
510 ; SSE2-NEXT: por %xmm0, %xmm2
511 ; SSE2-NEXT: pand %xmm2, %xmm3
512 ; SSE2-NEXT: pandn %xmm1, %xmm2
513 ; SSE2-NEXT: por %xmm3, %xmm2
514 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
515 ; SSE2-NEXT: movdqa %xmm2, %xmm1
516 ; SSE2-NEXT: pxor %xmm8, %xmm1
517 ; SSE2-NEXT: pxor %xmm0, %xmm8
518 ; SSE2-NEXT: movdqa %xmm8, %xmm3
519 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
520 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm3[0,0,2,2]
521 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm8
522 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm8[1,1,3,3]
523 ; SSE2-NEXT: pand %xmm4, %xmm1
524 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
525 ; SSE2-NEXT: por %xmm1, %xmm3
526 ; SSE2-NEXT: pand %xmm3, %xmm2
527 ; SSE2-NEXT: pandn %xmm0, %xmm3
528 ; SSE2-NEXT: por %xmm2, %xmm3
529 ; SSE2-NEXT: movq %xmm3, %rax
532 ; SSE41-LABEL: test_v16i64:
534 ; SSE41-NEXT: movdqa %xmm0, %xmm8
535 ; SSE41-NEXT: movdqa {{.*#+}} xmm9 = [9223372039002259456,9223372039002259456]
536 ; SSE41-NEXT: movdqa %xmm2, %xmm10
537 ; SSE41-NEXT: pxor %xmm9, %xmm10
538 ; SSE41-NEXT: movdqa %xmm6, %xmm0
539 ; SSE41-NEXT: pxor %xmm9, %xmm0
540 ; SSE41-NEXT: movdqa %xmm0, %xmm11
541 ; SSE41-NEXT: pcmpgtd %xmm10, %xmm11
542 ; SSE41-NEXT: pshufd {{.*#+}} xmm12 = xmm11[0,0,2,2]
543 ; SSE41-NEXT: pcmpeqd %xmm10, %xmm0
544 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
545 ; SSE41-NEXT: pand %xmm12, %xmm0
546 ; SSE41-NEXT: por %xmm11, %xmm0
547 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm6
548 ; SSE41-NEXT: movdqa %xmm8, %xmm0
549 ; SSE41-NEXT: pxor %xmm9, %xmm0
550 ; SSE41-NEXT: movdqa %xmm4, %xmm2
551 ; SSE41-NEXT: pxor %xmm9, %xmm2
552 ; SSE41-NEXT: movdqa %xmm2, %xmm10
553 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm10
554 ; SSE41-NEXT: pshufd {{.*#+}} xmm11 = xmm10[0,0,2,2]
555 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
556 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
557 ; SSE41-NEXT: pand %xmm11, %xmm0
558 ; SSE41-NEXT: por %xmm10, %xmm0
559 ; SSE41-NEXT: blendvpd %xmm0, %xmm8, %xmm4
560 ; SSE41-NEXT: movdqa %xmm3, %xmm0
561 ; SSE41-NEXT: pxor %xmm9, %xmm0
562 ; SSE41-NEXT: movdqa %xmm7, %xmm2
563 ; SSE41-NEXT: pxor %xmm9, %xmm2
564 ; SSE41-NEXT: movdqa %xmm2, %xmm8
565 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm8
566 ; SSE41-NEXT: pshufd {{.*#+}} xmm10 = xmm8[0,0,2,2]
567 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
568 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
569 ; SSE41-NEXT: pand %xmm10, %xmm0
570 ; SSE41-NEXT: por %xmm8, %xmm0
571 ; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm7
572 ; SSE41-NEXT: movdqa %xmm1, %xmm0
573 ; SSE41-NEXT: pxor %xmm9, %xmm0
574 ; SSE41-NEXT: movdqa %xmm5, %xmm2
575 ; SSE41-NEXT: pxor %xmm9, %xmm2
576 ; SSE41-NEXT: movdqa %xmm2, %xmm3
577 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm3
578 ; SSE41-NEXT: pshufd {{.*#+}} xmm8 = xmm3[0,0,2,2]
579 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
580 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
581 ; SSE41-NEXT: pand %xmm8, %xmm0
582 ; SSE41-NEXT: por %xmm3, %xmm0
583 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm5
584 ; SSE41-NEXT: movapd %xmm5, %xmm0
585 ; SSE41-NEXT: xorpd %xmm9, %xmm0
586 ; SSE41-NEXT: movapd %xmm7, %xmm1
587 ; SSE41-NEXT: xorpd %xmm9, %xmm1
588 ; SSE41-NEXT: movapd %xmm1, %xmm2
589 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
590 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
591 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
592 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
593 ; SSE41-NEXT: pand %xmm3, %xmm0
594 ; SSE41-NEXT: por %xmm2, %xmm0
595 ; SSE41-NEXT: blendvpd %xmm0, %xmm5, %xmm7
596 ; SSE41-NEXT: movapd %xmm4, %xmm0
597 ; SSE41-NEXT: xorpd %xmm9, %xmm0
598 ; SSE41-NEXT: movapd %xmm6, %xmm1
599 ; SSE41-NEXT: xorpd %xmm9, %xmm1
600 ; SSE41-NEXT: movapd %xmm1, %xmm2
601 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
602 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
603 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
604 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
605 ; SSE41-NEXT: pand %xmm3, %xmm0
606 ; SSE41-NEXT: por %xmm2, %xmm0
607 ; SSE41-NEXT: blendvpd %xmm0, %xmm4, %xmm6
608 ; SSE41-NEXT: movapd %xmm6, %xmm0
609 ; SSE41-NEXT: xorpd %xmm9, %xmm0
610 ; SSE41-NEXT: movapd %xmm7, %xmm1
611 ; SSE41-NEXT: xorpd %xmm9, %xmm1
612 ; SSE41-NEXT: movapd %xmm1, %xmm2
613 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
614 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
615 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
616 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
617 ; SSE41-NEXT: pand %xmm3, %xmm0
618 ; SSE41-NEXT: por %xmm2, %xmm0
619 ; SSE41-NEXT: blendvpd %xmm0, %xmm6, %xmm7
620 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm7[2,3,0,1]
621 ; SSE41-NEXT: movdqa %xmm7, %xmm0
622 ; SSE41-NEXT: pxor %xmm9, %xmm0
623 ; SSE41-NEXT: pxor %xmm1, %xmm9
624 ; SSE41-NEXT: movdqa %xmm9, %xmm2
625 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
626 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
627 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm9
628 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm9[1,1,3,3]
629 ; SSE41-NEXT: pand %xmm3, %xmm0
630 ; SSE41-NEXT: por %xmm2, %xmm0
631 ; SSE41-NEXT: blendvpd %xmm0, %xmm7, %xmm1
632 ; SSE41-NEXT: movq %xmm1, %rax
635 ; AVX1-LABEL: test_v16i64:
637 ; AVX1-NEXT: vmovdqa {{.*#+}} xmm4 = [9223372036854775808,9223372036854775808]
638 ; AVX1-NEXT: vpxor %xmm4, %xmm1, %xmm5
639 ; AVX1-NEXT: vpxor %xmm4, %xmm3, %xmm6
640 ; AVX1-NEXT: vpcmpgtq %xmm5, %xmm6, %xmm8
641 ; AVX1-NEXT: vpxor %xmm4, %xmm0, %xmm6
642 ; AVX1-NEXT: vpxor %xmm4, %xmm2, %xmm7
643 ; AVX1-NEXT: vpcmpgtq %xmm6, %xmm7, %xmm9
644 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm12
645 ; AVX1-NEXT: vpxor %xmm4, %xmm12, %xmm10
646 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm13
647 ; AVX1-NEXT: vpxor %xmm4, %xmm13, %xmm5
648 ; AVX1-NEXT: vpcmpgtq %xmm10, %xmm5, %xmm10
649 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm5
650 ; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm11
651 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm7
652 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm6
653 ; AVX1-NEXT: vpcmpgtq %xmm11, %xmm6, %xmm6
654 ; AVX1-NEXT: vblendvpd %xmm6, %xmm5, %xmm7, %xmm5
655 ; AVX1-NEXT: vxorpd %xmm4, %xmm5, %xmm11
656 ; AVX1-NEXT: vblendvpd %xmm10, %xmm12, %xmm13, %xmm7
657 ; AVX1-NEXT: vxorpd %xmm4, %xmm7, %xmm6
658 ; AVX1-NEXT: vpcmpgtq %xmm11, %xmm6, %xmm6
659 ; AVX1-NEXT: vblendvpd %xmm9, %xmm0, %xmm2, %xmm0
660 ; AVX1-NEXT: vxorpd %xmm4, %xmm0, %xmm2
661 ; AVX1-NEXT: vblendvpd %xmm8, %xmm1, %xmm3, %xmm1
662 ; AVX1-NEXT: vxorpd %xmm4, %xmm1, %xmm3
663 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm2
664 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
665 ; AVX1-NEXT: vxorpd %xmm4, %xmm0, %xmm1
666 ; AVX1-NEXT: vblendvpd %xmm6, %xmm5, %xmm7, %xmm2
667 ; AVX1-NEXT: vxorpd %xmm4, %xmm2, %xmm3
668 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm3, %xmm1
669 ; AVX1-NEXT: vblendvpd %xmm1, %xmm0, %xmm2, %xmm0
670 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
671 ; AVX1-NEXT: vxorpd %xmm4, %xmm0, %xmm2
672 ; AVX1-NEXT: vxorpd %xmm4, %xmm1, %xmm3
673 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm2
674 ; AVX1-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
675 ; AVX1-NEXT: vmovq %xmm0, %rax
676 ; AVX1-NEXT: vzeroupper
679 ; AVX2-LABEL: test_v16i64:
681 ; AVX2-NEXT: vpbroadcastq {{.*#+}} ymm4 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808]
682 ; AVX2-NEXT: vpxor %ymm4, %ymm1, %ymm5
683 ; AVX2-NEXT: vpxor %ymm4, %ymm3, %ymm6
684 ; AVX2-NEXT: vpcmpgtq %ymm5, %ymm6, %ymm5
685 ; AVX2-NEXT: vblendvpd %ymm5, %ymm1, %ymm3, %ymm1
686 ; AVX2-NEXT: vpxor %ymm4, %ymm0, %ymm3
687 ; AVX2-NEXT: vpxor %ymm4, %ymm2, %ymm5
688 ; AVX2-NEXT: vpcmpgtq %ymm3, %ymm5, %ymm3
689 ; AVX2-NEXT: vblendvpd %ymm3, %ymm0, %ymm2, %ymm0
690 ; AVX2-NEXT: vxorpd %ymm4, %ymm0, %ymm2
691 ; AVX2-NEXT: vxorpd %ymm4, %ymm1, %ymm3
692 ; AVX2-NEXT: vpcmpgtq %ymm2, %ymm3, %ymm2
693 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
694 ; AVX2-NEXT: vextractf128 $1, %ymm0, %xmm1
695 ; AVX2-NEXT: vxorpd %xmm4, %xmm0, %xmm2
696 ; AVX2-NEXT: vxorpd %xmm4, %xmm1, %xmm3
697 ; AVX2-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm2
698 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
699 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
700 ; AVX2-NEXT: vxorpd %xmm4, %xmm0, %xmm2
701 ; AVX2-NEXT: vxorpd %xmm4, %xmm1, %xmm3
702 ; AVX2-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm2
703 ; AVX2-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
704 ; AVX2-NEXT: vmovq %xmm0, %rax
705 ; AVX2-NEXT: vzeroupper
708 ; AVX512BW-LABEL: test_v16i64:
710 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
711 ; AVX512BW-NEXT: vextracti64x4 $1, %zmm0, %ymm1
712 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
713 ; AVX512BW-NEXT: vextracti128 $1, %ymm0, %xmm1
714 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
715 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
716 ; AVX512BW-NEXT: vpminuq %zmm1, %zmm0, %zmm0
717 ; AVX512BW-NEXT: vmovq %xmm0, %rax
718 ; AVX512BW-NEXT: vzeroupper
719 ; AVX512BW-NEXT: retq
721 ; AVX512VL-LABEL: test_v16i64:
723 ; AVX512VL-NEXT: vpminuq %zmm1, %zmm0, %zmm0
724 ; AVX512VL-NEXT: vextracti64x4 $1, %zmm0, %ymm1
725 ; AVX512VL-NEXT: vpminuq %zmm1, %zmm0, %zmm0
726 ; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
727 ; AVX512VL-NEXT: vpminuq %xmm1, %xmm0, %xmm0
728 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
729 ; AVX512VL-NEXT: vpminuq %xmm1, %xmm0, %xmm0
730 ; AVX512VL-NEXT: vmovq %xmm0, %rax
731 ; AVX512VL-NEXT: vzeroupper
732 ; AVX512VL-NEXT: retq
733 %1 = call i64 @llvm.experimental.vector.reduce.umin.v16i64(<16 x i64> %a0)
741 define i32 @test_v2i32(<2 x i32> %a0) {
742 ; SSE2-LABEL: test_v2i32:
744 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
745 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
746 ; SSE2-NEXT: movdqa %xmm0, %xmm3
747 ; SSE2-NEXT: pxor %xmm2, %xmm3
748 ; SSE2-NEXT: pxor %xmm1, %xmm2
749 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm2
750 ; SSE2-NEXT: pand %xmm2, %xmm0
751 ; SSE2-NEXT: pandn %xmm1, %xmm2
752 ; SSE2-NEXT: por %xmm0, %xmm2
753 ; SSE2-NEXT: movd %xmm2, %eax
756 ; SSE41-LABEL: test_v2i32:
758 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
759 ; SSE41-NEXT: pminud %xmm0, %xmm1
760 ; SSE41-NEXT: movd %xmm1, %eax
763 ; AVX-LABEL: test_v2i32:
765 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
766 ; AVX-NEXT: vpminud %xmm1, %xmm0, %xmm0
767 ; AVX-NEXT: vmovd %xmm0, %eax
770 ; AVX512-LABEL: test_v2i32:
772 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
773 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
774 ; AVX512-NEXT: vmovd %xmm0, %eax
776 %1 = call i32 @llvm.experimental.vector.reduce.umin.v2i32(<2 x i32> %a0)
780 define i32 @test_v4i32(<4 x i32> %a0) {
781 ; SSE2-LABEL: test_v4i32:
783 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
784 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
785 ; SSE2-NEXT: movdqa %xmm0, %xmm3
786 ; SSE2-NEXT: pxor %xmm2, %xmm3
787 ; SSE2-NEXT: movdqa %xmm1, %xmm4
788 ; SSE2-NEXT: pxor %xmm2, %xmm4
789 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm4
790 ; SSE2-NEXT: pand %xmm4, %xmm0
791 ; SSE2-NEXT: pandn %xmm1, %xmm4
792 ; SSE2-NEXT: por %xmm0, %xmm4
793 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm4[1,1,2,3]
794 ; SSE2-NEXT: movdqa %xmm4, %xmm1
795 ; SSE2-NEXT: pxor %xmm2, %xmm1
796 ; SSE2-NEXT: pxor %xmm0, %xmm2
797 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
798 ; SSE2-NEXT: pand %xmm2, %xmm4
799 ; SSE2-NEXT: pandn %xmm0, %xmm2
800 ; SSE2-NEXT: por %xmm4, %xmm2
801 ; SSE2-NEXT: movd %xmm2, %eax
804 ; SSE41-LABEL: test_v4i32:
806 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
807 ; SSE41-NEXT: pminud %xmm0, %xmm1
808 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
809 ; SSE41-NEXT: pminud %xmm1, %xmm0
810 ; SSE41-NEXT: movd %xmm0, %eax
813 ; AVX-LABEL: test_v4i32:
815 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
816 ; AVX-NEXT: vpminud %xmm1, %xmm0, %xmm0
817 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
818 ; AVX-NEXT: vpminud %xmm1, %xmm0, %xmm0
819 ; AVX-NEXT: vmovd %xmm0, %eax
822 ; AVX512-LABEL: test_v4i32:
824 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
825 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
826 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
827 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
828 ; AVX512-NEXT: vmovd %xmm0, %eax
830 %1 = call i32 @llvm.experimental.vector.reduce.umin.v4i32(<4 x i32> %a0)
834 define i32 @test_v8i32(<8 x i32> %a0) {
835 ; SSE2-LABEL: test_v8i32:
837 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
838 ; SSE2-NEXT: movdqa %xmm0, %xmm3
839 ; SSE2-NEXT: pxor %xmm2, %xmm3
840 ; SSE2-NEXT: movdqa %xmm1, %xmm4
841 ; SSE2-NEXT: pxor %xmm2, %xmm4
842 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm4
843 ; SSE2-NEXT: pand %xmm4, %xmm0
844 ; SSE2-NEXT: pandn %xmm1, %xmm4
845 ; SSE2-NEXT: por %xmm0, %xmm4
846 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm4[2,3,0,1]
847 ; SSE2-NEXT: movdqa %xmm4, %xmm1
848 ; SSE2-NEXT: pxor %xmm2, %xmm1
849 ; SSE2-NEXT: movdqa %xmm0, %xmm3
850 ; SSE2-NEXT: pxor %xmm2, %xmm3
851 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
852 ; SSE2-NEXT: pand %xmm3, %xmm4
853 ; SSE2-NEXT: pandn %xmm0, %xmm3
854 ; SSE2-NEXT: por %xmm4, %xmm3
855 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,2,3]
856 ; SSE2-NEXT: movdqa %xmm3, %xmm1
857 ; SSE2-NEXT: pxor %xmm2, %xmm1
858 ; SSE2-NEXT: pxor %xmm0, %xmm2
859 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
860 ; SSE2-NEXT: pand %xmm2, %xmm3
861 ; SSE2-NEXT: pandn %xmm0, %xmm2
862 ; SSE2-NEXT: por %xmm3, %xmm2
863 ; SSE2-NEXT: movd %xmm2, %eax
866 ; SSE41-LABEL: test_v8i32:
868 ; SSE41-NEXT: pminud %xmm1, %xmm0
869 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
870 ; SSE41-NEXT: pminud %xmm0, %xmm1
871 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
872 ; SSE41-NEXT: pminud %xmm1, %xmm0
873 ; SSE41-NEXT: movd %xmm0, %eax
876 ; AVX1-LABEL: test_v8i32:
878 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
879 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
880 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
881 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
882 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
883 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
884 ; AVX1-NEXT: vmovd %xmm0, %eax
885 ; AVX1-NEXT: vzeroupper
888 ; AVX2-LABEL: test_v8i32:
890 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
891 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
892 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
893 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
894 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
895 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
896 ; AVX2-NEXT: vmovd %xmm0, %eax
897 ; AVX2-NEXT: vzeroupper
900 ; AVX512-LABEL: test_v8i32:
902 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
903 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
904 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
905 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
906 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
907 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
908 ; AVX512-NEXT: vmovd %xmm0, %eax
909 ; AVX512-NEXT: vzeroupper
911 %1 = call i32 @llvm.experimental.vector.reduce.umin.v8i32(<8 x i32> %a0)
915 define i32 @test_v16i32(<16 x i32> %a0) {
916 ; SSE2-LABEL: test_v16i32:
918 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648,2147483648,2147483648]
919 ; SSE2-NEXT: movdqa %xmm1, %xmm5
920 ; SSE2-NEXT: pxor %xmm4, %xmm5
921 ; SSE2-NEXT: movdqa %xmm3, %xmm6
922 ; SSE2-NEXT: pxor %xmm4, %xmm6
923 ; SSE2-NEXT: pcmpgtd %xmm5, %xmm6
924 ; SSE2-NEXT: pand %xmm6, %xmm1
925 ; SSE2-NEXT: pandn %xmm3, %xmm6
926 ; SSE2-NEXT: por %xmm1, %xmm6
927 ; SSE2-NEXT: movdqa %xmm0, %xmm1
928 ; SSE2-NEXT: pxor %xmm4, %xmm1
929 ; SSE2-NEXT: movdqa %xmm2, %xmm3
930 ; SSE2-NEXT: pxor %xmm4, %xmm3
931 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
932 ; SSE2-NEXT: pand %xmm3, %xmm0
933 ; SSE2-NEXT: pandn %xmm2, %xmm3
934 ; SSE2-NEXT: por %xmm0, %xmm3
935 ; SSE2-NEXT: movdqa %xmm3, %xmm0
936 ; SSE2-NEXT: pxor %xmm4, %xmm0
937 ; SSE2-NEXT: movdqa %xmm6, %xmm1
938 ; SSE2-NEXT: pxor %xmm4, %xmm1
939 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm1
940 ; SSE2-NEXT: pand %xmm1, %xmm3
941 ; SSE2-NEXT: pandn %xmm6, %xmm1
942 ; SSE2-NEXT: por %xmm3, %xmm1
943 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
944 ; SSE2-NEXT: movdqa %xmm1, %xmm2
945 ; SSE2-NEXT: pxor %xmm4, %xmm2
946 ; SSE2-NEXT: movdqa %xmm0, %xmm3
947 ; SSE2-NEXT: pxor %xmm4, %xmm3
948 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm3
949 ; SSE2-NEXT: pand %xmm3, %xmm1
950 ; SSE2-NEXT: pandn %xmm0, %xmm3
951 ; SSE2-NEXT: por %xmm1, %xmm3
952 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,2,3]
953 ; SSE2-NEXT: movdqa %xmm3, %xmm1
954 ; SSE2-NEXT: pxor %xmm4, %xmm1
955 ; SSE2-NEXT: pxor %xmm0, %xmm4
956 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm4
957 ; SSE2-NEXT: pand %xmm4, %xmm3
958 ; SSE2-NEXT: pandn %xmm0, %xmm4
959 ; SSE2-NEXT: por %xmm3, %xmm4
960 ; SSE2-NEXT: movd %xmm4, %eax
963 ; SSE41-LABEL: test_v16i32:
965 ; SSE41-NEXT: pminud %xmm3, %xmm1
966 ; SSE41-NEXT: pminud %xmm2, %xmm1
967 ; SSE41-NEXT: pminud %xmm0, %xmm1
968 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
969 ; SSE41-NEXT: pminud %xmm1, %xmm0
970 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
971 ; SSE41-NEXT: pminud %xmm0, %xmm1
972 ; SSE41-NEXT: movd %xmm1, %eax
975 ; AVX1-LABEL: test_v16i32:
977 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
978 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
979 ; AVX1-NEXT: vpminud %xmm2, %xmm3, %xmm2
980 ; AVX1-NEXT: vpminud %xmm2, %xmm1, %xmm1
981 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
982 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
983 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
984 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
985 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
986 ; AVX1-NEXT: vmovd %xmm0, %eax
987 ; AVX1-NEXT: vzeroupper
990 ; AVX2-LABEL: test_v16i32:
992 ; AVX2-NEXT: vpminud %ymm1, %ymm0, %ymm0
993 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
994 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
995 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
996 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
997 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
998 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
999 ; AVX2-NEXT: vmovd %xmm0, %eax
1000 ; AVX2-NEXT: vzeroupper
1003 ; AVX512-LABEL: test_v16i32:
1005 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1006 ; AVX512-NEXT: vpminud %zmm1, %zmm0, %zmm0
1007 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1008 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
1009 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1010 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
1011 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1012 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
1013 ; AVX512-NEXT: vmovd %xmm0, %eax
1014 ; AVX512-NEXT: vzeroupper
1016 %1 = call i32 @llvm.experimental.vector.reduce.umin.v16i32(<16 x i32> %a0)
1020 define i32 @test_v32i32(<32 x i32> %a0) {
1021 ; SSE2-LABEL: test_v32i32:
1023 ; SSE2-NEXT: movdqa {{.*#+}} xmm8 = [2147483648,2147483648,2147483648,2147483648]
1024 ; SSE2-NEXT: movdqa %xmm2, %xmm10
1025 ; SSE2-NEXT: pxor %xmm8, %xmm10
1026 ; SSE2-NEXT: movdqa %xmm6, %xmm9
1027 ; SSE2-NEXT: pxor %xmm8, %xmm9
1028 ; SSE2-NEXT: pcmpgtd %xmm10, %xmm9
1029 ; SSE2-NEXT: pand %xmm9, %xmm2
1030 ; SSE2-NEXT: pandn %xmm6, %xmm9
1031 ; SSE2-NEXT: por %xmm2, %xmm9
1032 ; SSE2-NEXT: movdqa %xmm0, %xmm6
1033 ; SSE2-NEXT: pxor %xmm8, %xmm6
1034 ; SSE2-NEXT: movdqa %xmm4, %xmm2
1035 ; SSE2-NEXT: pxor %xmm8, %xmm2
1036 ; SSE2-NEXT: pcmpgtd %xmm6, %xmm2
1037 ; SSE2-NEXT: pand %xmm2, %xmm0
1038 ; SSE2-NEXT: pandn %xmm4, %xmm2
1039 ; SSE2-NEXT: por %xmm0, %xmm2
1040 ; SSE2-NEXT: movdqa %xmm3, %xmm0
1041 ; SSE2-NEXT: pxor %xmm8, %xmm0
1042 ; SSE2-NEXT: movdqa %xmm7, %xmm4
1043 ; SSE2-NEXT: pxor %xmm8, %xmm4
1044 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
1045 ; SSE2-NEXT: pand %xmm4, %xmm3
1046 ; SSE2-NEXT: pandn %xmm7, %xmm4
1047 ; SSE2-NEXT: por %xmm3, %xmm4
1048 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1049 ; SSE2-NEXT: pxor %xmm8, %xmm0
1050 ; SSE2-NEXT: movdqa %xmm5, %xmm3
1051 ; SSE2-NEXT: pxor %xmm8, %xmm3
1052 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm3
1053 ; SSE2-NEXT: pand %xmm3, %xmm1
1054 ; SSE2-NEXT: pandn %xmm5, %xmm3
1055 ; SSE2-NEXT: por %xmm1, %xmm3
1056 ; SSE2-NEXT: movdqa %xmm3, %xmm0
1057 ; SSE2-NEXT: pxor %xmm8, %xmm0
1058 ; SSE2-NEXT: movdqa %xmm4, %xmm1
1059 ; SSE2-NEXT: pxor %xmm8, %xmm1
1060 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm1
1061 ; SSE2-NEXT: pand %xmm1, %xmm3
1062 ; SSE2-NEXT: pandn %xmm4, %xmm1
1063 ; SSE2-NEXT: por %xmm3, %xmm1
1064 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1065 ; SSE2-NEXT: pxor %xmm8, %xmm0
1066 ; SSE2-NEXT: movdqa %xmm9, %xmm3
1067 ; SSE2-NEXT: pxor %xmm8, %xmm3
1068 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm3
1069 ; SSE2-NEXT: pand %xmm3, %xmm2
1070 ; SSE2-NEXT: pandn %xmm9, %xmm3
1071 ; SSE2-NEXT: por %xmm2, %xmm3
1072 ; SSE2-NEXT: movdqa %xmm3, %xmm0
1073 ; SSE2-NEXT: pxor %xmm8, %xmm0
1074 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1075 ; SSE2-NEXT: pxor %xmm8, %xmm2
1076 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
1077 ; SSE2-NEXT: pand %xmm2, %xmm3
1078 ; SSE2-NEXT: pandn %xmm1, %xmm2
1079 ; SSE2-NEXT: por %xmm3, %xmm2
1080 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1081 ; SSE2-NEXT: movdqa %xmm2, %xmm1
1082 ; SSE2-NEXT: pxor %xmm8, %xmm1
1083 ; SSE2-NEXT: movdqa %xmm0, %xmm3
1084 ; SSE2-NEXT: pxor %xmm8, %xmm3
1085 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
1086 ; SSE2-NEXT: pand %xmm3, %xmm2
1087 ; SSE2-NEXT: pandn %xmm0, %xmm3
1088 ; SSE2-NEXT: por %xmm2, %xmm3
1089 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,2,3]
1090 ; SSE2-NEXT: movdqa %xmm3, %xmm1
1091 ; SSE2-NEXT: pxor %xmm8, %xmm1
1092 ; SSE2-NEXT: pxor %xmm0, %xmm8
1093 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm8
1094 ; SSE2-NEXT: pand %xmm8, %xmm3
1095 ; SSE2-NEXT: pandn %xmm0, %xmm8
1096 ; SSE2-NEXT: por %xmm3, %xmm8
1097 ; SSE2-NEXT: movd %xmm8, %eax
1100 ; SSE41-LABEL: test_v32i32:
1102 ; SSE41-NEXT: pminud %xmm6, %xmm2
1103 ; SSE41-NEXT: pminud %xmm7, %xmm3
1104 ; SSE41-NEXT: pminud %xmm5, %xmm3
1105 ; SSE41-NEXT: pminud %xmm1, %xmm3
1106 ; SSE41-NEXT: pminud %xmm4, %xmm2
1107 ; SSE41-NEXT: pminud %xmm3, %xmm2
1108 ; SSE41-NEXT: pminud %xmm0, %xmm2
1109 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1110 ; SSE41-NEXT: pminud %xmm2, %xmm0
1111 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1112 ; SSE41-NEXT: pminud %xmm0, %xmm1
1113 ; SSE41-NEXT: movd %xmm1, %eax
1116 ; AVX1-LABEL: test_v32i32:
1118 ; AVX1-NEXT: vpminud %xmm3, %xmm1, %xmm4
1119 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm3
1120 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm1
1121 ; AVX1-NEXT: vpminud %xmm3, %xmm1, %xmm1
1122 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm3
1123 ; AVX1-NEXT: vpminud %xmm1, %xmm3, %xmm1
1124 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1125 ; AVX1-NEXT: vpminud %xmm1, %xmm3, %xmm1
1126 ; AVX1-NEXT: vpminud %xmm4, %xmm2, %xmm2
1127 ; AVX1-NEXT: vpminud %xmm1, %xmm2, %xmm1
1128 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
1129 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1130 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
1131 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1132 ; AVX1-NEXT: vpminud %xmm1, %xmm0, %xmm0
1133 ; AVX1-NEXT: vmovd %xmm0, %eax
1134 ; AVX1-NEXT: vzeroupper
1137 ; AVX2-LABEL: test_v32i32:
1139 ; AVX2-NEXT: vpminud %ymm3, %ymm1, %ymm1
1140 ; AVX2-NEXT: vpminud %ymm1, %ymm2, %ymm1
1141 ; AVX2-NEXT: vpminud %ymm1, %ymm0, %ymm0
1142 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1143 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
1144 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1145 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
1146 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1147 ; AVX2-NEXT: vpminud %xmm1, %xmm0, %xmm0
1148 ; AVX2-NEXT: vmovd %xmm0, %eax
1149 ; AVX2-NEXT: vzeroupper
1152 ; AVX512-LABEL: test_v32i32:
1154 ; AVX512-NEXT: vpminud %zmm1, %zmm0, %zmm0
1155 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1156 ; AVX512-NEXT: vpminud %zmm1, %zmm0, %zmm0
1157 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1158 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
1159 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1160 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
1161 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1162 ; AVX512-NEXT: vpminud %xmm1, %xmm0, %xmm0
1163 ; AVX512-NEXT: vmovd %xmm0, %eax
1164 ; AVX512-NEXT: vzeroupper
1166 %1 = call i32 @llvm.experimental.vector.reduce.umin.v32i32(<32 x i32> %a0)
1174 define i16 @test_v2i16(<2 x i16> %a0) {
1175 ; SSE2-LABEL: test_v2i16:
1177 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1178 ; SSE2-NEXT: psrld $16, %xmm1
1179 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
1180 ; SSE2-NEXT: pxor %xmm2, %xmm0
1181 ; SSE2-NEXT: pxor %xmm2, %xmm1
1182 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1183 ; SSE2-NEXT: movd %xmm1, %eax
1184 ; SSE2-NEXT: xorl $32768, %eax # imm = 0x8000
1185 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1188 ; SSE41-LABEL: test_v2i16:
1190 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1191 ; SSE41-NEXT: psrld $16, %xmm1
1192 ; SSE41-NEXT: pminuw %xmm0, %xmm1
1193 ; SSE41-NEXT: movd %xmm1, %eax
1194 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1197 ; AVX-LABEL: test_v2i16:
1199 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1200 ; AVX-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1201 ; AVX-NEXT: vmovd %xmm0, %eax
1202 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1205 ; AVX512-LABEL: test_v2i16:
1207 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1208 ; AVX512-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1209 ; AVX512-NEXT: vmovd %xmm0, %eax
1210 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1212 %1 = call i16 @llvm.experimental.vector.reduce.umin.v2i16(<2 x i16> %a0)
1216 define i16 @test_v4i16(<4 x i16> %a0) {
1217 ; SSE2-LABEL: test_v4i16:
1219 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1220 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
1221 ; SSE2-NEXT: pxor %xmm2, %xmm0
1222 ; SSE2-NEXT: pxor %xmm2, %xmm1
1223 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1224 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1225 ; SSE2-NEXT: pxor %xmm2, %xmm0
1226 ; SSE2-NEXT: psrld $16, %xmm0
1227 ; SSE2-NEXT: pxor %xmm2, %xmm0
1228 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1229 ; SSE2-NEXT: movd %xmm0, %eax
1230 ; SSE2-NEXT: xorl $32768, %eax # imm = 0x8000
1231 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1234 ; SSE41-LABEL: test_v4i16:
1236 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1237 ; SSE41-NEXT: pminuw %xmm0, %xmm1
1238 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1239 ; SSE41-NEXT: psrld $16, %xmm0
1240 ; SSE41-NEXT: pminuw %xmm1, %xmm0
1241 ; SSE41-NEXT: movd %xmm0, %eax
1242 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1245 ; AVX-LABEL: test_v4i16:
1247 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1248 ; AVX-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1249 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1250 ; AVX-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1251 ; AVX-NEXT: vmovd %xmm0, %eax
1252 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1255 ; AVX512-LABEL: test_v4i16:
1257 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1258 ; AVX512-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1259 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1260 ; AVX512-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1261 ; AVX512-NEXT: vmovd %xmm0, %eax
1262 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1264 %1 = call i16 @llvm.experimental.vector.reduce.umin.v4i16(<4 x i16> %a0)
1268 define i16 @test_v8i16(<8 x i16> %a0) {
1269 ; SSE2-LABEL: test_v8i16:
1271 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1272 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
1273 ; SSE2-NEXT: pxor %xmm2, %xmm0
1274 ; SSE2-NEXT: pxor %xmm2, %xmm1
1275 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1276 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1277 ; SSE2-NEXT: pxor %xmm2, %xmm0
1278 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,2,3]
1279 ; SSE2-NEXT: pxor %xmm2, %xmm0
1280 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1281 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1282 ; SSE2-NEXT: pxor %xmm2, %xmm1
1283 ; SSE2-NEXT: psrld $16, %xmm1
1284 ; SSE2-NEXT: pxor %xmm2, %xmm1
1285 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1286 ; SSE2-NEXT: movd %xmm1, %eax
1287 ; SSE2-NEXT: xorl $32768, %eax # imm = 0x8000
1288 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1291 ; SSE41-LABEL: test_v8i16:
1293 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1294 ; SSE41-NEXT: movd %xmm0, %eax
1295 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1298 ; AVX-LABEL: test_v8i16:
1300 ; AVX-NEXT: vphminposuw %xmm0, %xmm0
1301 ; AVX-NEXT: vmovd %xmm0, %eax
1302 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1305 ; AVX512-LABEL: test_v8i16:
1307 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1308 ; AVX512-NEXT: vmovd %xmm0, %eax
1309 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1311 %1 = call i16 @llvm.experimental.vector.reduce.umin.v8i16(<8 x i16> %a0)
1315 define i16 @test_v16i16(<16 x i16> %a0) {
1316 ; SSE2-LABEL: test_v16i16:
1318 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
1319 ; SSE2-NEXT: pxor %xmm2, %xmm1
1320 ; SSE2-NEXT: pxor %xmm2, %xmm0
1321 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1322 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1323 ; SSE2-NEXT: pxor %xmm2, %xmm1
1324 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm1[2,3,0,1]
1325 ; SSE2-NEXT: pxor %xmm2, %xmm1
1326 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1327 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1328 ; SSE2-NEXT: pxor %xmm2, %xmm0
1329 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,2,3]
1330 ; SSE2-NEXT: pxor %xmm2, %xmm0
1331 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1332 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1333 ; SSE2-NEXT: pxor %xmm2, %xmm1
1334 ; SSE2-NEXT: psrld $16, %xmm1
1335 ; SSE2-NEXT: pxor %xmm2, %xmm1
1336 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1337 ; SSE2-NEXT: movd %xmm1, %eax
1338 ; SSE2-NEXT: xorl $32768, %eax # imm = 0x8000
1339 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1342 ; SSE41-LABEL: test_v16i16:
1344 ; SSE41-NEXT: pminuw %xmm1, %xmm0
1345 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1346 ; SSE41-NEXT: movd %xmm0, %eax
1347 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1350 ; AVX1-LABEL: test_v16i16:
1352 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
1353 ; AVX1-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1354 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1355 ; AVX1-NEXT: vmovd %xmm0, %eax
1356 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1357 ; AVX1-NEXT: vzeroupper
1360 ; AVX2-LABEL: test_v16i16:
1362 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1363 ; AVX2-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1364 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1365 ; AVX2-NEXT: vmovd %xmm0, %eax
1366 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1367 ; AVX2-NEXT: vzeroupper
1370 ; AVX512-LABEL: test_v16i16:
1372 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1373 ; AVX512-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1374 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1375 ; AVX512-NEXT: vmovd %xmm0, %eax
1376 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1377 ; AVX512-NEXT: vzeroupper
1379 %1 = call i16 @llvm.experimental.vector.reduce.umin.v16i16(<16 x i16> %a0)
1383 define i16 @test_v32i16(<32 x i16> %a0) {
1384 ; SSE2-LABEL: test_v32i16:
1386 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [32768,32768,32768,32768,32768,32768,32768,32768]
1387 ; SSE2-NEXT: pxor %xmm4, %xmm3
1388 ; SSE2-NEXT: pxor %xmm4, %xmm1
1389 ; SSE2-NEXT: pminsw %xmm3, %xmm1
1390 ; SSE2-NEXT: pxor %xmm4, %xmm2
1391 ; SSE2-NEXT: pminsw %xmm1, %xmm2
1392 ; SSE2-NEXT: pxor %xmm4, %xmm0
1393 ; SSE2-NEXT: pminsw %xmm2, %xmm0
1394 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1395 ; SSE2-NEXT: pxor %xmm4, %xmm1
1396 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm1[2,3,0,1]
1397 ; SSE2-NEXT: pxor %xmm4, %xmm1
1398 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1399 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1400 ; SSE2-NEXT: pxor %xmm4, %xmm0
1401 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,2,3]
1402 ; SSE2-NEXT: pxor %xmm4, %xmm0
1403 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1404 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1405 ; SSE2-NEXT: pxor %xmm4, %xmm1
1406 ; SSE2-NEXT: psrld $16, %xmm1
1407 ; SSE2-NEXT: pxor %xmm4, %xmm1
1408 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1409 ; SSE2-NEXT: movd %xmm1, %eax
1410 ; SSE2-NEXT: xorl $32768, %eax # imm = 0x8000
1411 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1414 ; SSE41-LABEL: test_v32i16:
1416 ; SSE41-NEXT: pminuw %xmm3, %xmm1
1417 ; SSE41-NEXT: pminuw %xmm2, %xmm1
1418 ; SSE41-NEXT: pminuw %xmm0, %xmm1
1419 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1420 ; SSE41-NEXT: movd %xmm0, %eax
1421 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1424 ; AVX1-LABEL: test_v32i16:
1426 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
1427 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1428 ; AVX1-NEXT: vpminuw %xmm2, %xmm3, %xmm2
1429 ; AVX1-NEXT: vpminuw %xmm2, %xmm1, %xmm1
1430 ; AVX1-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1431 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1432 ; AVX1-NEXT: vmovd %xmm0, %eax
1433 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1434 ; AVX1-NEXT: vzeroupper
1437 ; AVX2-LABEL: test_v32i16:
1439 ; AVX2-NEXT: vpminuw %ymm1, %ymm0, %ymm0
1440 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1441 ; AVX2-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1442 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1443 ; AVX2-NEXT: vmovd %xmm0, %eax
1444 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1445 ; AVX2-NEXT: vzeroupper
1448 ; AVX512-LABEL: test_v32i16:
1450 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1451 ; AVX512-NEXT: vpminuw %ymm1, %ymm0, %ymm0
1452 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1453 ; AVX512-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1454 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1455 ; AVX512-NEXT: vmovd %xmm0, %eax
1456 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1457 ; AVX512-NEXT: vzeroupper
1459 %1 = call i16 @llvm.experimental.vector.reduce.umin.v32i16(<32 x i16> %a0)
1463 define i16 @test_v64i16(<64 x i16> %a0) {
1464 ; SSE2-LABEL: test_v64i16:
1466 ; SSE2-NEXT: movdqa {{.*#+}} xmm8 = [32768,32768,32768,32768,32768,32768,32768,32768]
1467 ; SSE2-NEXT: pxor %xmm8, %xmm6
1468 ; SSE2-NEXT: pxor %xmm8, %xmm2
1469 ; SSE2-NEXT: pminsw %xmm6, %xmm2
1470 ; SSE2-NEXT: pxor %xmm8, %xmm4
1471 ; SSE2-NEXT: pminsw %xmm2, %xmm4
1472 ; SSE2-NEXT: pxor %xmm8, %xmm0
1473 ; SSE2-NEXT: pxor %xmm8, %xmm7
1474 ; SSE2-NEXT: pxor %xmm8, %xmm3
1475 ; SSE2-NEXT: pminsw %xmm7, %xmm3
1476 ; SSE2-NEXT: pxor %xmm8, %xmm5
1477 ; SSE2-NEXT: pminsw %xmm3, %xmm5
1478 ; SSE2-NEXT: pxor %xmm8, %xmm1
1479 ; SSE2-NEXT: pminsw %xmm5, %xmm1
1480 ; SSE2-NEXT: pminsw %xmm4, %xmm1
1481 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1482 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1483 ; SSE2-NEXT: pxor %xmm8, %xmm0
1484 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm0[2,3,0,1]
1485 ; SSE2-NEXT: pxor %xmm8, %xmm0
1486 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1487 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1488 ; SSE2-NEXT: pxor %xmm8, %xmm1
1489 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm1[1,1,2,3]
1490 ; SSE2-NEXT: pxor %xmm8, %xmm1
1491 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1492 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1493 ; SSE2-NEXT: pxor %xmm8, %xmm0
1494 ; SSE2-NEXT: psrld $16, %xmm0
1495 ; SSE2-NEXT: pxor %xmm8, %xmm0
1496 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1497 ; SSE2-NEXT: movd %xmm0, %eax
1498 ; SSE2-NEXT: xorl $32768, %eax # imm = 0x8000
1499 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1502 ; SSE41-LABEL: test_v64i16:
1504 ; SSE41-NEXT: pminuw %xmm7, %xmm3
1505 ; SSE41-NEXT: pminuw %xmm5, %xmm3
1506 ; SSE41-NEXT: pminuw %xmm1, %xmm3
1507 ; SSE41-NEXT: pminuw %xmm6, %xmm2
1508 ; SSE41-NEXT: pminuw %xmm4, %xmm2
1509 ; SSE41-NEXT: pminuw %xmm3, %xmm2
1510 ; SSE41-NEXT: pminuw %xmm0, %xmm2
1511 ; SSE41-NEXT: phminposuw %xmm2, %xmm0
1512 ; SSE41-NEXT: movd %xmm0, %eax
1513 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1516 ; AVX1-LABEL: test_v64i16:
1518 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4
1519 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm5
1520 ; AVX1-NEXT: vpminuw %xmm4, %xmm5, %xmm4
1521 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm5
1522 ; AVX1-NEXT: vpminuw %xmm4, %xmm5, %xmm4
1523 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm5
1524 ; AVX1-NEXT: vpminuw %xmm4, %xmm5, %xmm4
1525 ; AVX1-NEXT: vpminuw %xmm3, %xmm1, %xmm1
1526 ; AVX1-NEXT: vpminuw %xmm1, %xmm2, %xmm1
1527 ; AVX1-NEXT: vpminuw %xmm4, %xmm1, %xmm1
1528 ; AVX1-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1529 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1530 ; AVX1-NEXT: vmovd %xmm0, %eax
1531 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1532 ; AVX1-NEXT: vzeroupper
1535 ; AVX2-LABEL: test_v64i16:
1537 ; AVX2-NEXT: vpminuw %ymm3, %ymm1, %ymm1
1538 ; AVX2-NEXT: vpminuw %ymm1, %ymm2, %ymm1
1539 ; AVX2-NEXT: vpminuw %ymm1, %ymm0, %ymm0
1540 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1541 ; AVX2-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1542 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1543 ; AVX2-NEXT: vmovd %xmm0, %eax
1544 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1545 ; AVX2-NEXT: vzeroupper
1548 ; AVX512-LABEL: test_v64i16:
1550 ; AVX512-NEXT: vpminuw %zmm1, %zmm0, %zmm0
1551 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1552 ; AVX512-NEXT: vpminuw %ymm1, %ymm0, %ymm0
1553 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1554 ; AVX512-NEXT: vpminuw %xmm1, %xmm0, %xmm0
1555 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1556 ; AVX512-NEXT: vmovd %xmm0, %eax
1557 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1558 ; AVX512-NEXT: vzeroupper
1560 %1 = call i16 @llvm.experimental.vector.reduce.umin.v64i16(<64 x i16> %a0)
1568 define i8 @test_v2i8(<2 x i8> %a0) {
1569 ; SSE2-LABEL: test_v2i8:
1571 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1572 ; SSE2-NEXT: psrlw $8, %xmm1
1573 ; SSE2-NEXT: pminub %xmm0, %xmm1
1574 ; SSE2-NEXT: movd %xmm1, %eax
1575 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1578 ; SSE41-LABEL: test_v2i8:
1580 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1581 ; SSE41-NEXT: psrlw $8, %xmm1
1582 ; SSE41-NEXT: pminub %xmm0, %xmm1
1583 ; SSE41-NEXT: pextrb $0, %xmm1, %eax
1584 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1587 ; AVX-LABEL: test_v2i8:
1589 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1590 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1591 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1592 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1595 ; AVX512-LABEL: test_v2i8:
1597 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1598 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1599 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1600 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1602 %1 = call i8 @llvm.experimental.vector.reduce.umin.v2i8(<2 x i8> %a0)
1606 define i8 @test_v4i8(<4 x i8> %a0) {
1607 ; SSE2-LABEL: test_v4i8:
1609 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1610 ; SSE2-NEXT: psrld $16, %xmm1
1611 ; SSE2-NEXT: pminub %xmm0, %xmm1
1612 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1613 ; SSE2-NEXT: psrlw $8, %xmm0
1614 ; SSE2-NEXT: pminub %xmm1, %xmm0
1615 ; SSE2-NEXT: movd %xmm0, %eax
1616 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1619 ; SSE41-LABEL: test_v4i8:
1621 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1622 ; SSE41-NEXT: psrld $16, %xmm1
1623 ; SSE41-NEXT: pminub %xmm0, %xmm1
1624 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1625 ; SSE41-NEXT: psrlw $8, %xmm0
1626 ; SSE41-NEXT: pminub %xmm1, %xmm0
1627 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1628 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1631 ; AVX-LABEL: test_v4i8:
1633 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1634 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1635 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1636 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1637 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1638 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1641 ; AVX512-LABEL: test_v4i8:
1643 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1644 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1645 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1646 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1647 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1648 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1650 %1 = call i8 @llvm.experimental.vector.reduce.umin.v4i8(<4 x i8> %a0)
1654 define i8 @test_v8i8(<8 x i8> %a0) {
1655 ; SSE2-LABEL: test_v8i8:
1657 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1658 ; SSE2-NEXT: pminub %xmm0, %xmm1
1659 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1660 ; SSE2-NEXT: psrld $16, %xmm0
1661 ; SSE2-NEXT: pminub %xmm1, %xmm0
1662 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1663 ; SSE2-NEXT: psrlw $8, %xmm1
1664 ; SSE2-NEXT: pminub %xmm0, %xmm1
1665 ; SSE2-NEXT: movd %xmm1, %eax
1666 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1669 ; SSE41-LABEL: test_v8i8:
1671 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1672 ; SSE41-NEXT: pminub %xmm0, %xmm1
1673 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1674 ; SSE41-NEXT: psrld $16, %xmm0
1675 ; SSE41-NEXT: pminub %xmm1, %xmm0
1676 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1677 ; SSE41-NEXT: psrlw $8, %xmm1
1678 ; SSE41-NEXT: pminub %xmm0, %xmm1
1679 ; SSE41-NEXT: pextrb $0, %xmm1, %eax
1680 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1683 ; AVX-LABEL: test_v8i8:
1685 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1686 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1687 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1688 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1689 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1690 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1691 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1692 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1695 ; AVX512-LABEL: test_v8i8:
1697 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1698 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1699 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1700 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1701 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1702 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1703 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1704 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1706 %1 = call i8 @llvm.experimental.vector.reduce.umin.v8i8(<8 x i8> %a0)
1710 define i8 @test_v16i8(<16 x i8> %a0) {
1711 ; SSE2-LABEL: test_v16i8:
1713 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1714 ; SSE2-NEXT: pminub %xmm0, %xmm1
1715 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1716 ; SSE2-NEXT: pminub %xmm1, %xmm0
1717 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1718 ; SSE2-NEXT: psrld $16, %xmm1
1719 ; SSE2-NEXT: pminub %xmm0, %xmm1
1720 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1721 ; SSE2-NEXT: psrlw $8, %xmm0
1722 ; SSE2-NEXT: pminub %xmm1, %xmm0
1723 ; SSE2-NEXT: movd %xmm0, %eax
1724 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1727 ; SSE41-LABEL: test_v16i8:
1729 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1730 ; SSE41-NEXT: psrlw $8, %xmm1
1731 ; SSE41-NEXT: pminub %xmm0, %xmm1
1732 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1733 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1734 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1737 ; AVX-LABEL: test_v16i8:
1739 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1740 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1741 ; AVX-NEXT: vphminposuw %xmm0, %xmm0
1742 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1743 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1746 ; AVX512-LABEL: test_v16i8:
1748 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1749 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1750 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1751 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1752 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1754 %1 = call i8 @llvm.experimental.vector.reduce.umin.v16i8(<16 x i8> %a0)
1758 define i8 @test_v32i8(<32 x i8> %a0) {
1759 ; SSE2-LABEL: test_v32i8:
1761 ; SSE2-NEXT: pminub %xmm1, %xmm0
1762 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1763 ; SSE2-NEXT: pminub %xmm0, %xmm1
1764 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1765 ; SSE2-NEXT: pminub %xmm1, %xmm0
1766 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1767 ; SSE2-NEXT: psrld $16, %xmm1
1768 ; SSE2-NEXT: pminub %xmm0, %xmm1
1769 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1770 ; SSE2-NEXT: psrlw $8, %xmm0
1771 ; SSE2-NEXT: pminub %xmm1, %xmm0
1772 ; SSE2-NEXT: movd %xmm0, %eax
1773 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1776 ; SSE41-LABEL: test_v32i8:
1778 ; SSE41-NEXT: pminub %xmm1, %xmm0
1779 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1780 ; SSE41-NEXT: psrlw $8, %xmm1
1781 ; SSE41-NEXT: pminub %xmm0, %xmm1
1782 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1783 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1784 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1787 ; AVX1-LABEL: test_v32i8:
1789 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
1790 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1791 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1792 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1793 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1794 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1795 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1796 ; AVX1-NEXT: vzeroupper
1799 ; AVX2-LABEL: test_v32i8:
1801 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1802 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1803 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1804 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1805 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1806 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1807 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1808 ; AVX2-NEXT: vzeroupper
1811 ; AVX512-LABEL: test_v32i8:
1813 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1814 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1815 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1816 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1817 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1818 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1819 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1820 ; AVX512-NEXT: vzeroupper
1822 %1 = call i8 @llvm.experimental.vector.reduce.umin.v32i8(<32 x i8> %a0)
1826 define i8 @test_v64i8(<64 x i8> %a0) {
1827 ; SSE2-LABEL: test_v64i8:
1829 ; SSE2-NEXT: pminub %xmm3, %xmm1
1830 ; SSE2-NEXT: pminub %xmm2, %xmm1
1831 ; SSE2-NEXT: pminub %xmm0, %xmm1
1832 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1833 ; SSE2-NEXT: pminub %xmm1, %xmm0
1834 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1835 ; SSE2-NEXT: pminub %xmm0, %xmm1
1836 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1837 ; SSE2-NEXT: psrld $16, %xmm0
1838 ; SSE2-NEXT: pminub %xmm1, %xmm0
1839 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1840 ; SSE2-NEXT: psrlw $8, %xmm1
1841 ; SSE2-NEXT: pminub %xmm0, %xmm1
1842 ; SSE2-NEXT: movd %xmm1, %eax
1843 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1846 ; SSE41-LABEL: test_v64i8:
1848 ; SSE41-NEXT: pminub %xmm3, %xmm1
1849 ; SSE41-NEXT: pminub %xmm2, %xmm1
1850 ; SSE41-NEXT: pminub %xmm0, %xmm1
1851 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1852 ; SSE41-NEXT: psrlw $8, %xmm0
1853 ; SSE41-NEXT: pminub %xmm1, %xmm0
1854 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1855 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1856 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1859 ; AVX1-LABEL: test_v64i8:
1861 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
1862 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1863 ; AVX1-NEXT: vpminub %xmm2, %xmm3, %xmm2
1864 ; AVX1-NEXT: vpminub %xmm2, %xmm1, %xmm1
1865 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1866 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1867 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1868 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1869 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1870 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1871 ; AVX1-NEXT: vzeroupper
1874 ; AVX2-LABEL: test_v64i8:
1876 ; AVX2-NEXT: vpminub %ymm1, %ymm0, %ymm0
1877 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1878 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1879 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1880 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1881 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1882 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1883 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1884 ; AVX2-NEXT: vzeroupper
1887 ; AVX512-LABEL: test_v64i8:
1889 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1890 ; AVX512-NEXT: vpminub %ymm1, %ymm0, %ymm0
1891 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1892 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1893 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1894 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1895 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1896 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1897 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1898 ; AVX512-NEXT: vzeroupper
1900 %1 = call i8 @llvm.experimental.vector.reduce.umin.v64i8(<64 x i8> %a0)
1904 define i8 @test_v128i8(<128 x i8> %a0) {
1905 ; SSE2-LABEL: test_v128i8:
1907 ; SSE2-NEXT: pminub %xmm6, %xmm2
1908 ; SSE2-NEXT: pminub %xmm7, %xmm3
1909 ; SSE2-NEXT: pminub %xmm5, %xmm3
1910 ; SSE2-NEXT: pminub %xmm1, %xmm3
1911 ; SSE2-NEXT: pminub %xmm4, %xmm2
1912 ; SSE2-NEXT: pminub %xmm3, %xmm2
1913 ; SSE2-NEXT: pminub %xmm0, %xmm2
1914 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1915 ; SSE2-NEXT: pminub %xmm2, %xmm0
1916 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1917 ; SSE2-NEXT: pminub %xmm0, %xmm1
1918 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1919 ; SSE2-NEXT: psrld $16, %xmm0
1920 ; SSE2-NEXT: pminub %xmm1, %xmm0
1921 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1922 ; SSE2-NEXT: psrlw $8, %xmm1
1923 ; SSE2-NEXT: pminub %xmm0, %xmm1
1924 ; SSE2-NEXT: movd %xmm1, %eax
1925 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1928 ; SSE41-LABEL: test_v128i8:
1930 ; SSE41-NEXT: pminub %xmm7, %xmm3
1931 ; SSE41-NEXT: pminub %xmm5, %xmm3
1932 ; SSE41-NEXT: pminub %xmm1, %xmm3
1933 ; SSE41-NEXT: pminub %xmm6, %xmm2
1934 ; SSE41-NEXT: pminub %xmm4, %xmm2
1935 ; SSE41-NEXT: pminub %xmm3, %xmm2
1936 ; SSE41-NEXT: pminub %xmm0, %xmm2
1937 ; SSE41-NEXT: movdqa %xmm2, %xmm0
1938 ; SSE41-NEXT: psrlw $8, %xmm0
1939 ; SSE41-NEXT: pminub %xmm2, %xmm0
1940 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1941 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1942 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1945 ; AVX1-LABEL: test_v128i8:
1947 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4
1948 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm5
1949 ; AVX1-NEXT: vpminub %xmm4, %xmm5, %xmm4
1950 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm5
1951 ; AVX1-NEXT: vpminub %xmm4, %xmm5, %xmm4
1952 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm5
1953 ; AVX1-NEXT: vpminub %xmm4, %xmm5, %xmm4
1954 ; AVX1-NEXT: vpminub %xmm3, %xmm1, %xmm1
1955 ; AVX1-NEXT: vpminub %xmm1, %xmm2, %xmm1
1956 ; AVX1-NEXT: vpminub %xmm4, %xmm1, %xmm1
1957 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1958 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1959 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1960 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1961 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1962 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1963 ; AVX1-NEXT: vzeroupper
1966 ; AVX2-LABEL: test_v128i8:
1968 ; AVX2-NEXT: vpminub %ymm3, %ymm1, %ymm1
1969 ; AVX2-NEXT: vpminub %ymm1, %ymm2, %ymm1
1970 ; AVX2-NEXT: vpminub %ymm1, %ymm0, %ymm0
1971 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1972 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1973 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1974 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1975 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1976 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1977 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1978 ; AVX2-NEXT: vzeroupper
1981 ; AVX512-LABEL: test_v128i8:
1983 ; AVX512-NEXT: vpminub %zmm1, %zmm0, %zmm0
1984 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1985 ; AVX512-NEXT: vpminub %ymm1, %ymm0, %ymm0
1986 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1987 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1988 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1989 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1990 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1991 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1992 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1993 ; AVX512-NEXT: vzeroupper
1995 %1 = call i8 @llvm.experimental.vector.reduce.umin.v128i8(<128 x i8> %a0)
1999 declare i64 @llvm.experimental.vector.reduce.umin.v2i64(<2 x i64>)
2000 declare i64 @llvm.experimental.vector.reduce.umin.v4i64(<4 x i64>)
2001 declare i64 @llvm.experimental.vector.reduce.umin.v8i64(<8 x i64>)
2002 declare i64 @llvm.experimental.vector.reduce.umin.v16i64(<16 x i64>)
2004 declare i32 @llvm.experimental.vector.reduce.umin.v2i32(<2 x i32>)
2005 declare i32 @llvm.experimental.vector.reduce.umin.v4i32(<4 x i32>)
2006 declare i32 @llvm.experimental.vector.reduce.umin.v8i32(<8 x i32>)
2007 declare i32 @llvm.experimental.vector.reduce.umin.v16i32(<16 x i32>)
2008 declare i32 @llvm.experimental.vector.reduce.umin.v32i32(<32 x i32>)
2010 declare i16 @llvm.experimental.vector.reduce.umin.v2i16(<2 x i16>)
2011 declare i16 @llvm.experimental.vector.reduce.umin.v4i16(<4 x i16>)
2012 declare i16 @llvm.experimental.vector.reduce.umin.v8i16(<8 x i16>)
2013 declare i16 @llvm.experimental.vector.reduce.umin.v16i16(<16 x i16>)
2014 declare i16 @llvm.experimental.vector.reduce.umin.v32i16(<32 x i16>)
2015 declare i16 @llvm.experimental.vector.reduce.umin.v64i16(<64 x i16>)
2017 declare i8 @llvm.experimental.vector.reduce.umin.v2i8(<2 x i8>)
2018 declare i8 @llvm.experimental.vector.reduce.umin.v4i8(<4 x i8>)
2019 declare i8 @llvm.experimental.vector.reduce.umin.v8i8(<8 x i8>)
2020 declare i8 @llvm.experimental.vector.reduce.umin.v16i8(<16 x i8>)
2021 declare i8 @llvm.experimental.vector.reduce.umin.v32i8(<32 x i8>)
2022 declare i8 @llvm.experimental.vector.reduce.umin.v64i8(<64 x i8>)
2023 declare i8 @llvm.experimental.vector.reduce.umin.v128i8(<128 x i8>)