[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / Transforms / GVN / PRE / 2011-06-01-NonLocalMemdepMiscompile.ll
blob05dc79db95adecb948263bbc4fe62590d49b1525
1 ; RUN: opt < %s -basicaa -gvn -S | FileCheck %s
2 ; This test is checking that (a) this doesn't crash, and (b) we don't
3 ; conclude the value of %tmp17 is available in bb1.bb15_crit_edge.
4 ; rdar://9429882
6 target datalayout = "e-p:64:64:64-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-v64:64:64-v128:128:128-a0:0:64-s0:64:64-f80:128:128-n8:16:32:64"
7 target triple = "x86_64-apple-macosx10.7.0"
8 define i1 @rb_intern(i8 *%foo) nounwind ssp {
9 ; CHECK-LABEL: @rb_intern(
11 bb:
12   %tmp = alloca i8*, align 8
13   store i8* null, i8** %tmp, align 8
14   store i8 undef, i8* null, align 536870912
15   br label %bb1
17 bb1:
18   br i1 undef, label %bb3, label %bb15
20 ; CHECK: bb1:
21 ; CHECK: [[TMP:%.*]] = phi i8* [ %tmp14, %bb10 ], [ null, %bb ]
23 ; CHECK: bb1.bb15_crit_edge:
24 ; CHECK: %tmp17.pre = load i8, i8* [[TMP]], align 1
26 bb3:
27   call void @isalnum()
28   br i1 undef, label %bb10, label %bb5
30 bb5:
31   br i1 undef, label %bb10, label %bb6
33 bb6:
34   %tmp7 = load i8*, i8** %tmp, align 8
35   %tmp8 = load i8, i8* %tmp7, align 1
36   %tmp9 = zext i8 %tmp8 to i64
37   br i1 undef, label %bb15, label %bb10
39 bb10:
40   %tmp11 = load i8*, i8** %tmp, align 8
41   %tmp12 = load i8, i8* %tmp11, align 1
42   %tmp13 = zext i8 %tmp12 to i64
43   %tmp14 = getelementptr inbounds i8, i8* %foo, i64 undef
44   store i8* %tmp14, i8** %tmp, align 8
45   br label %bb1
47 bb15:
48   %tmp16 = load i8*, i8** %tmp, align 8
49   %tmp17 = load i8, i8* %tmp16, align 1
50   %tmp18 = icmp eq i8 %tmp17, 0
51   br label %bb19
53 ; CHECK: bb15:
54 ; CHECK: %tmp17 = phi i8 [ %tmp17.pre, %bb1.bb15_crit_edge ], [ %tmp8, %bb6 ]
56 bb19:                                             ; preds = %bb15
57   ret i1 %tmp18
60 declare void @isalnum() nounwind inlinehint ssp