[ARM] Adjust how NEON shifts are lowered
[llvm-core.git] / test / Transforms / LoopVectorize / AArch64 / pr31900.ll
blob5ea38a4a246dc9cfc7d96abd61d3eecff6b3d9b0
1 ; RUN: opt -S -mtriple=aarch64-apple-ios -loop-vectorize -enable-interleaved-mem-accesses -force-vector-width=2 < %s | FileCheck %s
3 ; Reproducer for address space fault in the LoopVectorizer (pr31900). Added
4 ; different sized address space pointers (p:16:16-p4:32:16) to the aarch64
5 ; datalayout to reproduce the fault.
7 target datalayout = "e-m:e-i64:64-i128:128-n32:64-S128-p:16:16-p4:32:16"
9 ; Check that all the loads are scalarized
10 ; CHECK: load i16, i16*
11 ; CHECK: load i16, i16*
12 ; CHECK: load i16, i16 addrspace(4)*
13 ; CHECK: load i16, i16 addrspace(4)*
15 %rec1445 = type { i16, i16, i16, i16, i16 }
17 define void @foo() {
18 bb1:
19   br label %bb4
21 bb4:
22   %tmp1 = phi i16 [ undef, %bb1 ], [ %_tmp1013, %bb4 ]
23   %tmp2 = phi %rec1445* [ undef, %bb1 ], [ %_tmp1015, %bb4 ]
24   %tmp3 = phi %rec1445 addrspace(4)* [ undef, %bb1 ], [ %_tmp1017, %bb4 ]
25   %0 = getelementptr %rec1445, %rec1445* %tmp2, i16 0, i32 1
26   %_tmp987 = load i16, i16* %0, align 1
27   %1 = getelementptr %rec1445, %rec1445 addrspace(4)* %tmp3, i32 0, i32 1
28   %_tmp993 = load i16, i16 addrspace(4)* %1, align 1
29   %_tmp1013 = add i16 %tmp1, 1
30   %_tmp1015 = getelementptr %rec1445, %rec1445* %tmp2, i16 1
31   %_tmp1017 = getelementptr %rec1445, %rec1445 addrspace(4)* %tmp3, i32 1
32   %_tmp1019 = icmp ult i16 %_tmp1013, 24
33   br i1 %_tmp1019, label %bb4, label %bb16
35 bb16:
36   unreachable