[Alignment][NFC] Use Align with TargetLowering::setMinFunctionAlignment
[llvm-core.git] / test / CodeGen / PowerPC / vec-abi-align.ll
blobba687d3f0b8792d88ff95355a028dadb18932c40
1 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64-unknown-linux-gnu -mcpu=pwr7 -mattr=-vsx < %s | FileCheck %s
2 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64-unknown-linux-gnu -mcpu=pwr7 -mattr=+vsx < %s | FileCheck -check-prefix=CHECK-VSX %s
3 target datalayout = "E-p:64:64:64-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-f128:128:128-v128:128:128-n32:64"
4 target triple = "powerpc64-unknown-linux-gnu"
6 %struct.s2 = type { i64, <4 x float> }
8 @ve = external global <4 x float>
9 @n = external global i64
11 ; Function Attrs: nounwind
12 define void @test1(i64 %d1, i64 %d2, i64 %d3, i64 %d4, i64 %d5, i64 %d6, i64 %d7, i64 %d8, i64 %d9, <4 x float> inreg %vs.coerce) #0 {
13 entry:
14   store <4 x float> %vs.coerce, <4 x float>* @ve, align 16
15   ret void
17 ; CHECK-LABEL: @test1
18 ; CHECK: stvx 2,
19 ; CHECK: blr
21 ; CHECK-VSX-LABEL: @test1
22 ; CHECK-VSX: stxvw4x 34,
23 ; CHECK-VSX: blr
26 ; Function Attrs: nounwind
27 define void @test2(i64 %d1, i64 %d2, i64 %d3, i64 %d4, i64 %d5, i64 %d6, i64 %d7, i64 %d8, %struct.s2* byval nocapture readonly %vs) #0 {
28 entry:
29   %m = getelementptr inbounds %struct.s2, %struct.s2* %vs, i64 0, i32 0
30   %0 = load i64, i64* %m, align 8
31   store i64 %0, i64* @n, align 8
32   %v = getelementptr inbounds %struct.s2, %struct.s2* %vs, i64 0, i32 1
33   %1 = load <4 x float>, <4 x float>* %v, align 16
34   store <4 x float> %1, <4 x float>* @ve, align 16
35   ret void
37 ; CHECK-LABEL: @test2
38 ; CHECK-DAG: ld {{[0-9]+}}, 112(1)
39 ; CHECK-DAG: li [[REG16:[0-9]+]], 16
40 ; CHECK-DAG: addi [[REGB:[0-9]+]], 1, 112
41 ; CHECK-DAG: lvx 2, [[REGB]], [[REG16]]
42 ; CHECK: blr
44 ; CHECK-VSX-LABEL: @test2
45 ; CHECK-VSX-DAG: ld {{[0-9]+}}, 112(1)
46 ; CHECK-VSX-DAG: li [[REG16:[0-9]+]], 16
47 ; CHECK-VSX-DAG: addi [[REGB:[0-9]+]], 1, 112
48 ; CHECK-VSX-DAG: lxvw4x {{[0-9]+}}, [[REGB]], [[REG16]]
49 ; CHECK-VSX: blr
52 ; Function Attrs: nounwind
53 define void @test3(i64 %d1, i64 %d2, i64 %d3, i64 %d4, i64 %d5, i64 %d6, i64 %d7, i64 %d8, i64 %d9, %struct.s2* byval nocapture readonly %vs) #0 {
54 entry:
55   %m = getelementptr inbounds %struct.s2, %struct.s2* %vs, i64 0, i32 0
56   %0 = load i64, i64* %m, align 8
57   store i64 %0, i64* @n, align 8
58   %v = getelementptr inbounds %struct.s2, %struct.s2* %vs, i64 0, i32 1
59   %1 = load <4 x float>, <4 x float>* %v, align 16
60   store <4 x float> %1, <4 x float>* @ve, align 16
61   ret void
63 ; CHECK-LABEL: @test3
64 ; CHECK-DAG: ld {{[0-9]+}}, 128(1)
65 ; CHECK-DAG: li [[REG16:[0-9]+]], 16
66 ; CHECK-DAG: addi [[REGB:[0-9]+]], 1, 128
67 ; CHECK-DAG: lvx 2, [[REGB]], [[REG16]]
68 ; CHECK: blr
70 ; CHECK-VSX-LABEL: @test3
71 ; CHECK-VSX-DAG: ld {{[0-9]+}}, 128(1)
72 ; CHECK-VSX-DAG: li [[REG16:[0-9]+]], 16
73 ; CHECK-VSX-DAG: addi [[REGB:[0-9]+]], 1, 128
74 ; CHECK-VSX-DAG: lxvw4x {{[0-9]+}}, [[REGB]], [[REG16]]
75 ; CHECK-VSX: blr
78 attributes #0 = { nounwind }