[Alignment][NFC] Use Align with TargetLowering::setMinFunctionAlignment
[llvm-core.git] / test / CodeGen / X86 / vec-copysign.ll
blob78ceb52db54df870144ee69b7b783af63cd560aa
1 ; RUN: llc < %s -mtriple=x86_64-apple-macosx10.10.0 -mattr=+sse2 | FileCheck %s --check-prefixes=CHECK,SSE2
2 ; RUN: llc < %s -mtriple=x86_64-apple-macosx10.10.0 -mattr=+avx | FileCheck %s --check-prefixes=CHECK,AVX
4 ; Assertions have been enhanced from utils/update_llc_test_checks.py to show the constant pool values.
5 ; Use a macosx triple to make sure the format of those constant strings is exact.
7 ; CHECK:       [[SIGNMASK1:L.+]]:
8 ; CHECK-NEXT:  .long 2147483648
9 ; CHECK-NEXT:  .long 2147483648
10 ; CHECK-NEXT:  .long 2147483648
11 ; CHECK-NEXT:  .long 2147483648
13 ; CHECK:       [[MAGMASK1:L.+]]:
14 ; CHECK-NEXT:  .long 2147483647
15 ; CHECK-NEXT:  .long 2147483647
16 ; CHECK-NEXT:  .long 2147483647
17 ; CHECK-NEXT:  .long 2147483647
19 define <4 x float> @v4f32(<4 x float> %a, <4 x float> %b) nounwind {
20 ; SSE2-LABEL: v4f32:
21 ; SSE2:       # %bb.0:
22 ; SSE2-NEXT:    andps [[SIGNMASK1]](%rip), %xmm1
23 ; SSE2-NEXT:    andps [[MAGMASK1]](%rip), %xmm0
24 ; SSE2-NEXT:    orps %xmm1, %xmm0
25 ; SSE2-NEXT:    retq
27 ; AVX-LABEL: v4f32:
28 ; AVX:       # %bb.0:
29 ; AVX-NEXT:    vandps [[SIGNMASK1]](%rip), %xmm1, %xmm1
30 ; AVX-NEXT:    vandps [[MAGMASK1]](%rip), %xmm0, %xmm0
31 ; AVX-NEXT:    vorps %xmm1, %xmm0, %xmm0
32 ; AVX-NEXT:    retq
34   %tmp = tail call <4 x float> @llvm.copysign.v4f32( <4 x float> %a, <4 x float> %b )
35   ret <4 x float> %tmp
38 ; SSE2:       [[MAGMASK2:L.+]]:
39 ; SSE2-NEXT:  .long 2147483647
40 ; SSE2-NEXT:  .long 2147483647
41 ; SSE2-NEXT:  .long 2147483647
42 ; SSE2-NEXT:  .long 2147483647
44 ; AVX:       [[SIGNMASK2:L.+]]:
45 ; AVX-NEXT:  .long 2147483648
46 ; AVX-NEXT:  .long 2147483648
47 ; AVX-NEXT:  .long 2147483648
48 ; AVX-NEXT:  .long 2147483648
49 ; AVX-NEXT:  .long 2147483648
50 ; AVX-NEXT:  .long 2147483648
51 ; AVX-NEXT:  .long 2147483648
52 ; AVX-NEXT:  .long 2147483648
54 ; AVX:       [[MAGMASK2:L.+]]:
55 ; AVX-NEXT:  .long 2147483647
56 ; AVX-NEXT:  .long 2147483647
57 ; AVX-NEXT:  .long 2147483647
58 ; AVX-NEXT:  .long 2147483647
59 ; AVX-NEXT:  .long 2147483647
60 ; AVX-NEXT:  .long 2147483647
61 ; AVX-NEXT:  .long 2147483647
62 ; AVX-NEXT:  .long 2147483647
64 define <8 x float> @v8f32(<8 x float> %a, <8 x float> %b) nounwind {
65 ; SSE2-LABEL: v8f32:
66 ; SSE2:       # %bb.0:
67 ; SSE2-NEXT:    movaps [[MAGMASK2]](%rip), %xmm4
68 ; SSE2-NEXT:    movaps %xmm4, %xmm5
69 ; SSE2-NEXT:    andnps %xmm2, %xmm5
70 ; SSE2-NEXT:    andps %xmm4, %xmm0
71 ; SSE2-NEXT:    orps %xmm5, %xmm0
72 ; SSE2-NEXT:    andps %xmm4, %xmm1
73 ; SSE2-NEXT:    andnps %xmm3, %xmm4
74 ; SSE2-NEXT:    orps %xmm4, %xmm1
75 ; SSE2-NEXT:    retq
77 ; AVX-LABEL: v8f32:
78 ; AVX:       # %bb.0:
79 ; AVX-NEXT:    vandps [[SIGNMASK2]](%rip), %ymm1, %ymm1
80 ; AVX-NEXT:    vandps [[MAGMASK2]](%rip), %ymm0, %ymm0
81 ; AVX-NEXT:    vorps %ymm1, %ymm0, %ymm0
82 ; AVX-NEXT:    retq
84   %tmp = tail call <8 x float> @llvm.copysign.v8f32( <8 x float> %a, <8 x float> %b )
85   ret <8 x float> %tmp
88 ; CHECK:        [[SIGNMASK3:L.+]]:
89 ; CHECK-NEXT:   .quad -9223372036854775808
90 ; CHECK-NEXT:   .quad -9223372036854775808
92 ; CHECK:        [[MAGMASK3:L.+]]:
93 ; CHECK-NEXT:   .quad 9223372036854775807
94 ; CHECK-NEXT:   .quad 9223372036854775807
96 define <2 x double> @v2f64(<2 x double> %a, <2 x double> %b) nounwind {
97 ; SSE2-LABEL: v2f64:
98 ; SSE2:       # %bb.0:
99 ; SSE2-NEXT:    andps [[SIGNMASK3]](%rip), %xmm1
100 ; SSE2-NEXT:    andps [[MAGMASK3]](%rip), %xmm0
101 ; SSE2-NEXT:    orps %xmm1, %xmm0
102 ; SSE2-NEXT:    retq
104 ; AVX-LABEL: v2f64:
105 ; AVX:       # %bb.0:
106 ; AVX-NEXT:    vandps [[SIGNMASK3]](%rip), %xmm1, %xmm1
107 ; AVX-NEXT:    vandps [[MAGMASK3]](%rip), %xmm0, %xmm0
108 ; AVX-NEXT:    vorps %xmm1, %xmm0, %xmm0
109 ; AVX-NEXT:    retq
111   %tmp = tail call <2 x double> @llvm.copysign.v2f64( <2 x double> %a, <2 x double> %b )
112   ret <2 x double> %tmp
115 ; SSE2:        [[MAGMASK4:L.+]]:
116 ; SSE2-NEXT:   .quad 9223372036854775807
117 ; SSE2-NEXT:   .quad 9223372036854775807
119 ; AVX:        [[SIGNMASK4:L.+]]:
120 ; AVX-NEXT:   .quad -9223372036854775808
121 ; AVX-NEXT:   .quad -9223372036854775808
122 ; AVX-NEXT:   .quad -9223372036854775808
123 ; AVX-NEXT:   .quad -9223372036854775808
125 ; AVX:        [[MAGMASK4:L.+]]:
126 ; AVX-NEXT:   .quad 9223372036854775807
127 ; AVX-NEXT:   .quad 9223372036854775807
128 ; AVX-NEXT:   .quad 9223372036854775807
129 ; AVX-NEXT:   .quad 9223372036854775807
131 define <4 x double> @v4f64(<4 x double> %a, <4 x double> %b) nounwind {
132 ; SSE2-LABEL: v4f64:
133 ; SSE2:       # %bb.0:
134 ; SSE2-NEXT:    movaps [[MAGMASK4]](%rip), %xmm4
135 ; SSE2-NEXT:    movaps %xmm4, %xmm5
136 ; SSE2-NEXT:    andnps %xmm2, %xmm5
137 ; SSE2-NEXT:    andps %xmm4, %xmm0
138 ; SSE2-NEXT:    orps %xmm5, %xmm0
139 ; SSE2-NEXT:    andps %xmm4, %xmm1
140 ; SSE2-NEXT:    andnps %xmm3, %xmm4
141 ; SSE2-NEXT:    orps %xmm4, %xmm1
142 ; SSE2-NEXT:    retq
144 ; AVX-LABEL: v4f64:
145 ; AVX:       # %bb.0:
146 ; AVX-NEXT:    vandps [[SIGNMASK4]](%rip), %ymm1, %ymm1
147 ; AVX-NEXT:    vandps [[MAGMASK4]](%rip), %ymm0, %ymm0
148 ; AVX-NEXT:    vorps %ymm1, %ymm0, %ymm0
149 ; AVX-NEXT:    retq
151   %tmp = tail call <4 x double> @llvm.copysign.v4f64( <4 x double> %a, <4 x double> %b )
152   ret <4 x double> %tmp
155 declare <4 x float>     @llvm.copysign.v4f32(<4 x float>  %Mag, <4 x float>  %Sgn)
156 declare <8 x float>     @llvm.copysign.v8f32(<8 x float>  %Mag, <8 x float>  %Sgn)
157 declare <2 x double>    @llvm.copysign.v2f64(<2 x double> %Mag, <2 x double> %Sgn)
158 declare <4 x double>    @llvm.copysign.v4f64(<4 x double> %Mag, <4 x double> %Sgn)