[Alignment][NFC] TargetCallingConv::setOrigAlign and TargetLowering::getABIAlignmentF...
[llvm-core.git] / docs / AMDGPU / gfx8_dst_mimg_regular_d16.rst
blob4eb7037386f10abb64912e05a4418d8e74f8f877
1 ..
2     **************************************************
3     *                                                *
4     *   Automatically generated file, do not edit!   *
5     *                                                *
6     **************************************************
8 .. _amdgpu_synid8_dst_mimg_regular_d16:
10 vdst
11 ===========================
13 Image data to load by an image instruction.
15 *Size:* depends on :ref:`dmask<amdgpu_synid_dmask>`, :ref:`tfe<amdgpu_synid_tfe>` and :ref:`d16<amdgpu_synid_d16>`:
17 * :ref:`dmask<amdgpu_synid_dmask>` may specify from 1 to 4 data elements. Each data element occupies either 32 bits or 16 bits depending on :ref:`d16<amdgpu_synid_d16>`.
18 * :ref:`d16<amdgpu_synid_d16>` has different meaning for GFX8.0 and GFX8.1:
20   * For GFX8.0 this modifier does not affect size of data elements in registers. Data in registers are stored in low 16 bits, high 16 bits are unused. There is no packing.
21   * Starting from GFX8.1 this modifier specifies that data elements in registers are packed; each value occupies 16 bits.
23 * :ref:`tfe<amdgpu_synid_tfe>` adds 1 dword if specified.
26 *Operands:* :ref:`v<amdgpu_synid_v>`