AMDGPU: Fix warnings introduced by r310336
[llvm-project.git] / polly / test / ScopInfo / loop_affine_bound_2.ll
blob4ebaf7151595ba232f74a13ef17c5bee847241a7
1 ; RUN: opt %loadPolly -polly-scops -analyze < %s | FileCheck %s
2 ; RUN: opt %loadPolly -polly-function-scops -analyze < %s | FileCheck %s
4 ; void f(long a[][128], long N, long M) {
5 ;   long i, j;
6 ;   for (j = 0; j < (4*N + 7*M +3); ++j)
7 ;     for (i = (7*j + 6*M -9); i < (3*j + 5*N + 2) ; ++i)
8 ;         a[i][j] = 0;
9 ; }
11 target datalayout = "e-p:64:64:64-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-v64:64:64-v128:128:128-a0:0:64-s0:64:64-f80:128:128"
13 define void @f([128 x i64]* nocapture %a, i64 %N, i64 %M) nounwind {
14 entry:
15   %0 = shl i64 %N, 2
16   %1 = mul i64 %M, 7
17   %2 = or i64 %0, 3
18   %3 = add nsw i64 %2, %1
19   %4 = icmp sgt i64 %3, 0
20   br i1 %4, label %bb.nph8, label %return
22 bb.nph8:                                          ; preds = %entry
23   %tmp14 = mul i64 %M, 6
24   %tmp15 = add i64 %tmp14, -9
25   %tmp20 = add i64 %1, %0
26   %tmp21 = add i64 %tmp20, 3
27   %tmp25 = mul i64 %M, -6
28   %tmp26 = mul i64 %N, 5
29   %tmp27 = add i64 %tmp25, %tmp26
30   %tmp28 = add i64 %tmp27, 11
31   %tmp35 = add i64 %tmp26, 2
32   br label %bb
34 bb:                                               ; preds = %bb3, %bb.nph8
35   %j.07 = phi i64 [ 0, %bb.nph8 ], [ %6, %bb3 ]
36   %tmp17 = mul i64 %j.07, 897
37   %tmp24 = mul i64 %j.07, -4
38   %tmp13 = add i64 %tmp24, %tmp28
39   %tmp30 = mul i64 %j.07, 7
40   %tmp33 = add i64 %tmp30, %tmp15
41   %tmp34 = mul i64 %j.07, 3
42   %tmp36 = add i64 %tmp34, %tmp35
43   %5 = icmp sgt i64 %tmp36, %tmp33
44   br i1 %5, label %bb1, label %bb3
46 bb1:                                              ; preds = %bb1, %bb
47   %indvar = phi i64 [ 0, %bb ], [ %indvar.next, %bb1 ]
48   %tmp16 = add i64 %indvar, %tmp15
49   %scevgep = getelementptr [128 x i64], [128 x i64]* %a, i64 %tmp16, i64 %tmp17
50   store i64 0, i64* %scevgep
51   %indvar.next = add i64 %indvar, 1
52   %exitcond = icmp eq i64 %indvar.next, %tmp13
53   br i1 %exitcond, label %bb3, label %bb1
55 bb3:                                              ; preds = %bb1, %bb
56   %6 = add nsw i64 %j.07, 1
57   %exitcond22 = icmp eq i64 %6, %tmp21
58   br i1 %exitcond22, label %return, label %bb
60 return:                                           ; preds = %bb3, %entry
61   ret void
65 ; CHECK:      p0: %N
66 ; CHECK-NEXT: p1: %M
68 ; CHECK:      Statements {
69 ; CHECK-NEXT:     Stmt_bb1
70 ; CHECK-NEXT:         Domain :=
71 ; CHECK-NEXT:             [N, M] -> { Stmt_bb1[i0, i1] : 0 <= i0 <= 2 + 4N + 7M and 0 <= i1 <= 10 + 5N - 6M - 4i0 };
72 ; CHECK-NEXT:         Schedule :=
73 ; CHECK-NEXT:             [N, M] -> { Stmt_bb1[i0, i1] -> [i0, i1] };
74 ; CHECK-NEXT:         MustWriteAccess :=    [Reduction Type: NONE] [Scalar: 0]
75 ; CHECK-NEXT:             [N, M] -> { Stmt_bb1[i0, i1] -> MemRef_a[-9 + 6M + i1, 897i0] };
76 ; CHECK-NEXT: }