[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / lib / Target / SystemZ / SystemZCallingConv.td
blob45e22b07be30070582fbf191a7c7eed690fde5dd
1 //=- SystemZCallingConv.td - Calling conventions for SystemZ -*- tablegen -*-=//
2 //
3 // Part of the LLVM Project, under the Apache License v2.0 with LLVM Exceptions.
4 // See https://llvm.org/LICENSE.txt for license information.
5 // SPDX-License-Identifier: Apache-2.0 WITH LLVM-exception
6 //
7 //===----------------------------------------------------------------------===//
8 // This describes the calling conventions for the SystemZ ABI.
9 //===----------------------------------------------------------------------===//
11 class CCIfExtend<CCAction A>
12   : CCIf<"ArgFlags.isSExt() || ArgFlags.isZExt()", A>;
14 class CCIfSubtarget<string F, CCAction A>
15   : CCIf<!strconcat("static_cast<const SystemZSubtarget&>"
16                     "(State.getMachineFunction().getSubtarget()).", F),
17          A>;
19 // Match if this specific argument is a fixed (i.e. named) argument.
20 class CCIfFixed<CCAction A>
21     : CCIf<"static_cast<SystemZCCState *>(&State)->IsFixed(ValNo)", A>;
23 // Match if this specific argument is not a fixed (i.e. vararg) argument.
24 class CCIfNotFixed<CCAction A>
25     : CCIf<"!(static_cast<SystemZCCState *>(&State)->IsFixed(ValNo))", A>;
27 // Match if this specific argument was widened from a short vector type.
28 class CCIfShortVector<CCAction A>
29     : CCIf<"static_cast<SystemZCCState *>(&State)->IsShortVector(ValNo)", A>;
32 //===----------------------------------------------------------------------===//
33 // z/Linux return value calling convention
34 //===----------------------------------------------------------------------===//
35 def RetCC_SystemZ_ELF : CallingConv<[
36   // Promote i32 to i64 if it has an explicit extension type.
37   CCIfType<[i32], CCIfExtend<CCPromoteToType<i64>>>,
39   // A SwiftError is returned in R9.
40   CCIfSwiftError<CCIfType<[i64], CCAssignToReg<[R9D]>>>,
42   // ABI-compliant code returns 64-bit integers in R2.  Make the other
43   // call-clobbered argument registers available for code that doesn't
44   // care about the ABI.  (R6 is an argument register too, but is
45   // call-saved and therefore not suitable for return values.)
46   CCIfType<[i32], CCAssignToReg<[R2L, R3L, R4L, R5L]>>,
47   CCIfType<[i64], CCAssignToReg<[R2D, R3D, R4D, R5D]>>,
49   // ABI-complaint code returns float and double in F0.  Make the
50   // other floating-point argument registers available for code that
51   // doesn't care about the ABI.  All floating-point argument registers
52   // are call-clobbered, so we can use all of them here.
53   CCIfType<[f32], CCAssignToReg<[F0S, F2S, F4S, F6S]>>,
54   CCIfType<[f64], CCAssignToReg<[F0D, F2D, F4D, F6D]>>,
56   // Similarly for vectors, with V24 being the ABI-compliant choice.
57   // Sub-128 vectors are returned in the same way, but they're widened
58   // to one of these types during type legalization.
59   CCIfSubtarget<"hasVector()",
60     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
61              CCAssignToReg<[V24, V26, V28, V30, V25, V27, V29, V31]>>>
62 ]>;
64 //===----------------------------------------------------------------------===//
65 // z/Linux argument calling conventions for GHC
66 //===----------------------------------------------------------------------===//
67 def CC_SystemZ_GHC : CallingConv<[
68   // Pass in STG registers: Base, Sp, Hp, R1, R2, R3, R4, R5, R6, R7, R8, SpLim
69   CCIfType<[i64], CCAssignToReg<[R7D, R8D, R10D, R11D, R12D, R13D,
70                                  R6D, R2D, R3D, R4D, R5D, R9D]>>,
72   // Pass in STG registers: F1, ..., F6
73   CCIfType<[f32], CCAssignToReg<[F8S, F9S, F10S, F11S, F0S, F1S]>>,
75   // Pass in STG registers: D1, ..., D6
76   CCIfType<[f64], CCAssignToReg<[F12D, F13D, F14D, F15D, F2D, F3D]>>,
78   // Pass in STG registers: XMM1, ..., XMM6
79   CCIfSubtarget<"hasVector()",
80     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
81              CCIfFixed<CCAssignToReg<[V16, V17, V18, V19, V20, V21]>>>>,
83   // Fail otherwise
84   CCCustom<"CC_SystemZ_GHC_Error">
85 ]>;
87 //===----------------------------------------------------------------------===//
88 // z/Linux argument calling conventions
89 //===----------------------------------------------------------------------===//
90 def CC_SystemZ_ELF : CallingConv<[
91   CCIfCC<"CallingConv::GHC", CCDelegateTo<CC_SystemZ_GHC>>,
93   // Promote i32 to i64 if it has an explicit extension type.
94   // The convention is that true integer arguments that are smaller
95   // than 64 bits should be marked as extended, but structures that
96   // are smaller than 64 bits shouldn't.
97   CCIfType<[i32], CCIfExtend<CCPromoteToType<i64>>>,
99   // A SwiftSelf is passed in callee-saved R10.
100   CCIfSwiftSelf<CCIfType<[i64], CCAssignToReg<[R10D]>>>,
102   // A SwiftError is passed in callee-saved R9.
103   CCIfSwiftError<CCIfType<[i64], CCAssignToReg<[R9D]>>>,
105   // Force long double values to the stack and pass i64 pointers to them.
106   CCIfType<[f128], CCPassIndirect<i64>>,
107   // Same for i128 values.  These are already split into two i64 here,
108   // so we have to use a custom handler.
109   CCIfType<[i64], CCCustom<"CC_SystemZ_I128Indirect">>,
111   // The first 5 integer arguments are passed in R2-R6.  Note that R6
112   // is call-saved.
113   CCIfType<[i32], CCAssignToReg<[R2L, R3L, R4L, R5L, R6L]>>,
114   CCIfType<[i64], CCAssignToReg<[R2D, R3D, R4D, R5D, R6D]>>,
116   // The first 4 float and double arguments are passed in even registers F0-F6.
117   CCIfType<[f32], CCAssignToReg<[F0S, F2S, F4S, F6S]>>,
118   CCIfType<[f64], CCAssignToReg<[F0D, F2D, F4D, F6D]>>,
120   // The first 8 named vector arguments are passed in V24-V31.  Sub-128 vectors
121   // are passed in the same way, but they're widened to one of these types
122   // during type legalization.
123   CCIfSubtarget<"hasVector()",
124     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
125              CCIfFixed<CCAssignToReg<[V24, V26, V28, V30,
126                                       V25, V27, V29, V31]>>>>,
128   // However, sub-128 vectors which need to go on the stack occupy just a
129   // single 8-byte-aligned 8-byte stack slot.  Pass as i64.
130   CCIfSubtarget<"hasVector()",
131     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
132              CCIfShortVector<CCBitConvertToType<i64>>>>,
134   // Other vector arguments are passed in 8-byte-aligned 16-byte stack slots.
135   CCIfSubtarget<"hasVector()",
136     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
137              CCAssignToStack<16, 8>>>,
139   // Other arguments are passed in 8-byte-aligned 8-byte stack slots.
140   CCIfType<[i32, i64, f32, f64], CCAssignToStack<8, 8>>
143 //===----------------------------------------------------------------------===//
144 // z/Linux callee-saved registers
145 //===----------------------------------------------------------------------===//
146 def CSR_SystemZ_ELF : CalleeSavedRegs<(add (sequence "R%dD", 6, 15),
147                                        (sequence "F%dD", 8, 15))>;
149 // R9 is used to return SwiftError; remove it from CSR.
150 def CSR_SystemZ_SwiftError : CalleeSavedRegs<(sub CSR_SystemZ_ELF, R9D)>;
152 // "All registers" as used by the AnyReg calling convention.
153 // Note that registers 0 and 1 are still defined as intra-call scratch
154 // registers that may be clobbered e.g. by PLT stubs.
155 def CSR_SystemZ_AllRegs : CalleeSavedRegs<(add (sequence "R%dD", 2, 15),
156                                                (sequence "F%dD", 0, 15))>;
157 def CSR_SystemZ_AllRegs_Vector : CalleeSavedRegs<(add (sequence "R%dD", 2, 15),
158                                                       (sequence "V%d", 0, 31))>;
160 def CSR_SystemZ_NoRegs : CalleeSavedRegs<(add)>;
162 //===----------------------------------------------------------------------===//
163 // z/OS XPLINK64 callee-saved registers
164 //===----------------------------------------------------------------------===//
165 def CSR_SystemZ_XPLINK64 : CalleeSavedRegs<(add (sequence "R%dD", 8, 15),
166                                                 (sequence "F%dD", 8, 15))>;
168 def CSR_SystemZ_XPLINK64_Vector : CalleeSavedRegs<(add (sequence "R%dD", 8, 15),
169                                                        (sequence "F%dD", 15, 8),
170                                                        (sequence "V%d", 23, 16))>;
172 //===----------------------------------------------------------------------===//
173 // z/OS XPLINK64 return value calling convention
174 //===----------------------------------------------------------------------===//
175 def RetCC_SystemZ_XPLINK64 : CallingConv<[
176   // XPLINK64 ABI compliant code widens integral types smaller than i64
177   // to i64.
178   CCIfType<[i32], CCPromoteToType<i64>>,
180   // Structs of size 1-24 bytes are returned in R1D, R2D, and R3D.
181   CCIfType<[i64], CCIfInReg<CCAssignToReg<[R1D, R2D, R3D]>>>,
182   // An i64 is returned in R3D. R2D and R1D provided for ABI non-compliant
183   // code.
184   CCIfType<[i64], CCAssignToReg<[R3D, R2D, R1D]>>,
186   // ABI compliant code returns floating point values in FPR0, FPR2, FPR4
187   // and FPR6, using as many registers as required.
188   // All floating point return-value registers are call-clobbered.
189   CCIfType<[f32], CCAssignToReg<[F0S, F2S, F4S, F6S]>>,
190   CCIfType<[f64], CCAssignToReg<[F0D, F2D, F4D, F6D]>>,
192   // ABI compliant code returns f128 in F0D and F2D, hence F0Q.
193   // F4D and F6D, hence F4Q are used for complex long double types.
194   CCIfType<[f128], CCAssignToReg<[F0Q,F4Q]>>,
196   // ABI compliant code returns vectors in VR24 but other registers
197   // are provided for code that does not care about the ABI.
198   CCIfSubtarget<"hasVector()",
199     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
200              CCAssignToReg<[V24, V25, V26, V27, V28, V29, V30, V31]>>>
203 //===----------------------------------------------------------------------===//
204 // z/OS XPLINK64 argument calling conventions
205 //===----------------------------------------------------------------------===//
206 // XPLink uses a logical argument list consisting of contiguous register-size
207 // words (8 bytes in 64-Bit mode) where some arguments are passed in registers
208 // and some in storage.
209 // Even though 3 GPRs, 4 FPRs, and 8 VRs may be used,
210 // space must be reserved for all the args on stack.
211 // The first three register-sized words of the parameter area are passed in
212 // GPRs 1-3. FP values and vector-type arguments are instead passed in FPRs
213 // and VRs respectively, but if a FP value or vector argument occupies one of
214 // the first three register-sized words of the parameter area, the corresponding
215 // GPR's value is not used to pass arguments.
217 // The XPLINK64 Calling Convention is fully specified in Chapter 22 of the z/OS
218 // Language Environment Vendor Interfaces. Appendix B of the same document contains
219 // examples.
221 def CC_SystemZ_XPLINK64 : CallingConv<[
222   // XPLINK64 ABI compliant code widens integral types smaller than i64
223   // to i64 before placing the parameters either on the stack or in registers.
224   CCIfType<[i32], CCIfExtend<CCPromoteToType<i64>>>,
226   // A SwiftSelf is passed in callee-saved R10.
227   CCIfSwiftSelf<CCIfType<[i64], CCAssignToReg<[R10D]>>>,
229   // A SwiftError is passed in R0.
230   CCIfSwiftError<CCIfType<[i64], CCAssignToReg<[R0D]>>>,
232   // First i128 values. These are already split into two i64 here,
233   // so we have to use a custom handler and assign into registers, if possible
234   // We need to deal with this first
235   CCIfType<[i64], CCCustom<"CC_SystemZ_I128Indirect">>,
236   // The first 3 integer arguments are passed in registers R1D-R3D.
237   // The rest will be passed in the user area. The address offset of the user
238   // area can be found in register R4D.
239   CCIfType<[i32], CCAssignToReg<[R1L, R2L, R3L]>>,
240   CCIfType<[i64], CCAssignToReg<[R1D, R2D, R3D]>>,
242   // The first 8 named vector arguments are passed in V24-V31.  Sub-128 vectors
243   // are passed in the same way, but they're widened to one of these types
244   // during type legalization.
245   CCIfSubtarget<"hasVector()",
246     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
247              CCIfFixed<CCCustom<"CC_XPLINK64_Shadow_Reg">>>>,
248   CCIfSubtarget<"hasVector()",
249     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
250              CCIfFixed<CCAssignToReg<[V24, V25, V26, V27,
251                                       V28, V29, V30, V31]>>>>,
253   // The first 4 named  float and double arguments are passed in registers FPR0-FPR6.
254   // The rest will be passed in the user area.
255   CCIfType<[f32, f64], CCIfFixed<CCCustom<"CC_XPLINK64_Shadow_Reg">>>,
256   CCIfType<[f32], CCIfFixed<CCAssignToReg<[F0S, F2S, F4S, F6S]>>>,
257   CCIfType<[f64], CCIfFixed<CCAssignToReg<[F0D, F2D, F4D, F6D]>>>,
258   // The first 2 long double arguments are passed in register FPR0/FPR2
259   // and FPR4/FPR6. The rest will be passed in the user area.
260   CCIfType<[f128], CCIfFixed<CCCustom<"CC_XPLINK64_Shadow_Reg">>>,
261   CCIfType<[f128], CCIfFixed<CCAssignToReg<[F0Q, F4Q]>>>,
263   // Non fixed floats are passed in GPRs
264   // Promote f32 to f64, if it needs to be passed in GPRs.
265   CCIfType<[f32], CCIfNotFixed<CCPromoteToType<f64>>>,
266   // Assign f64 varargs to their proper GPRs.
267   CCIfType<[f64], CCIfNotFixed<CCAssignToReg<[R1D, R2D, R3D]>>>,
268   // long double, can only be passed in GPR2 and GPR3, if available,
269   // hence R2Q
270   CCIfType<[f128], CCIfNotFixed<CCCustom<"CC_XPLINK64_Allocate128BitVararg">>>,
272   // Non fixed vector arguments are treated in the same way as long
273   // doubles.
274   CCIfSubtarget<"hasVector()",
275     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
276       CCIfNotFixed<CCCustom<"CC_XPLINK64_Allocate128BitVararg">>>>,
278   // Other arguments are passed in 8-byte-aligned 8-byte stack slots.
279   CCIfType<[i32, i64, f32, f64], CCAssignToStack<8, 8>>,
280   // Other f128 arguments are passed in 8-byte-aligned 16-byte stack slots.
281   CCIfType<[f128], CCAssignToStack<16, 8>>,
282   // Vector arguments are passed in 8-byte-alinged 16-byte stack slots too.
283   CCIfSubtarget<"hasVector()",
284     CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
285              CCAssignToStack<16, 8>>>
288 //===----------------------------------------------------------------------===//
289 // s390x return value calling convention
290 //===----------------------------------------------------------------------===//
292 def RetCC_SystemZ : CallingConv<[
293   // zOS XPLINK64
294   CCIfSubtarget<"isTargetXPLINK64()", CCDelegateTo<RetCC_SystemZ_XPLINK64>>,
296   // ELF Linux SystemZ
297   CCIfSubtarget<"isTargetELF()", CCDelegateTo<RetCC_SystemZ_ELF>>
301 //===----------------------------------------------------------------------===//
302 // s390x argument calling conventions
303 //===----------------------------------------------------------------------===//
304 def CC_SystemZ : CallingConv<[
305   // zOS XPLINK64
306   CCIfSubtarget<"isTargetXPLINK64()", CCDelegateTo<CC_SystemZ_XPLINK64>>,
308   // ELF Linux SystemZ
309   CCIfSubtarget<"isTargetELF()", CCDelegateTo<CC_SystemZ_ELF>>