[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / Analysis / ScalarEvolution / solve-quadratic-i1.ll
blob525b8df764b9f740f4c613ea29749f0e017b19df
1 ; RUN: opt -analyze -enable-new-pm=0 -scalar-evolution < %s | FileCheck %s
2 ; RUN: opt -disable-output "-passes=print<scalar-evolution>" < %s 2>&1 | FileCheck %s
4 target triple = "x86_64-unknown-linux-gnu"
6 ; CHECK-LABEL: Printing analysis 'Scalar Evolution Analysis' for function 'f0':
7 ; CHECK-NEXT: Classifying expressions for: @f0
8 ; CHECK-NEXT:   %v0 = phi i16 [ 2, %b0 ], [ %v2, %b1 ]
9 ; CHECK-NEXT:   -->  {2,+,1}<nuw><nsw><%b1> U: [2,4) S: [2,4)         Exits: 3                LoopDispositions: { %b1: Computable }
10 ; CHECK-NEXT:   %v1 = phi i16 [ 1, %b0 ], [ %v3, %b1 ]
11 ; CHECK-NEXT:   -->  {1,+,2,+,1}<%b1> U: full-set S: full-set         Exits: 3                LoopDispositions: { %b1: Computable }
12 ; CHECK-NEXT:   %v2 = add nsw i16 %v0, 1
13 ; CHECK-NEXT:   -->  {3,+,1}<nuw><nsw><%b1> U: [3,5) S: [3,5)         Exits: 4                LoopDispositions: { %b1: Computable }
14 ; CHECK-NEXT:   %v3 = add nsw i16 %v1, %v0
15 ; CHECK-NEXT:   -->  {3,+,3,+,1}<%b1> U: full-set S: full-set         Exits: 6                LoopDispositions: { %b1: Computable }
16 ; CHECK-NEXT:   %v4 = and i16 %v3, 1
17 ; CHECK-NEXT:   -->  (zext i1 {true,+,true,+,true}<%b1> to i16) U: [0,2) S: [0,2)             Exits: 0                LoopDispositions: { %b1: Computable }
18 ; CHECK-NEXT: Determining loop execution counts for: @f0
19 ; CHECK-NEXT: Loop %b1: backedge-taken count is 1
20 ; CHECK-NEXT: Loop %b1: max backedge-taken count is 1
21 ; CHECK-NEXT: Loop %b1: Predicated backedge-taken count is 1
22 ; CHECK-NEXT:  Predicates:
23 ; CHECK-EMPTY:
24 ; CHECK-NEXT: Loop %b1: Trip multiple is 2
25 define void @f0() {
26 b0:
27   br label %b1
29 b1:                                               ; preds = %b1, %b0
30   %v0 = phi i16 [ 2, %b0 ], [ %v2, %b1 ]
31   %v1 = phi i16 [ 1, %b0 ], [ %v3, %b1 ]
32   %v2 = add nsw i16 %v0, 1
33   %v3 = add nsw i16 %v1, %v0
34   %v4 = and i16 %v3, 1
35   %v5 = icmp ne i16 %v4, 0
36   br i1 %v5, label %b1, label %b2
38 b2:                                               ; preds = %b1
39   ret void
42 @g0 = common dso_local global i16 0, align 2
43 @g1 = common dso_local global i32 0, align 4
44 @g2 = common dso_local global i32* null, align 8
46 ; CHECK-LABEL: Printing analysis 'Scalar Evolution Analysis' for function 'f1':
47 ; CHECK-NEXT: Classifying expressions for: @f1
48 ; CHECK-NEXT:   %v0 = phi i16 [ 0, %b0 ], [ %v3, %b1 ]
49 ; CHECK-NEXT:   -->  {0,+,3,+,1}<%b1> U: full-set S: full-set         Exits: 7                LoopDispositions: { %b1: Computable }
50 ; CHECK-NEXT:   %v1 = phi i32 [ 3, %b0 ], [ %v6, %b1 ]
51 ; CHECK-NEXT:   -->  {3,+,1}<nuw><nsw><%b1> U: [3,6) S: [3,6)         Exits: 5                LoopDispositions: { %b1: Computable }
52 ; CHECK-NEXT:   %v2 = trunc i32 %v1 to i16
53 ; CHECK-NEXT:   -->  {3,+,1}<%b1> U: [3,6) S: [3,6)           Exits: 5                LoopDispositions: { %b1: Computable }
54 ; CHECK-NEXT:   %v3 = add i16 %v0, %v2
55 ; CHECK-NEXT:   -->  {3,+,4,+,1}<%b1> U: full-set S: full-set         Exits: 12               LoopDispositions: { %b1: Computable }
56 ; CHECK-NEXT:   %v4 = and i16 %v3, 1
57 ; CHECK-NEXT:   -->  (zext i1 {true,+,false,+,true}<%b1> to i16) U: [0,2) S: [0,2)            Exits: 0                LoopDispositions: { %b1: Computable }
58 ; CHECK-NEXT:   %v6 = add nuw nsw i32 %v1, 1
59 ; CHECK-NEXT:   -->  {4,+,1}<nuw><nsw><%b1> U: [4,7) S: [4,7)         Exits: 6                LoopDispositions: { %b1: Computable }
60 ; CHECK-NEXT:   %v7 = phi i32 [ %v1, %b1 ]
61 ; CHECK-NEXT:   -->  %v7 U: [3,6) S: [3,6)
62 ; CHECK-NEXT:   %v8 = phi i16 [ %v3, %b1 ]
63 ; CHECK-NEXT:   -->  %v8 U: full-set S: full-set
64 ; CHECK-NEXT: Determining loop execution counts for: @f1
65 ; CHECK-NEXT: Loop %b3: <multiple exits> Unpredictable backedge-taken count.
66 ; CHECK-NEXT: Loop %b3: Unpredictable max backedge-taken count.
67 ; CHECK-NEXT: Loop %b3: Unpredictable predicated backedge-taken count.
68 ; CHECK-NEXT: Loop %b1: backedge-taken count is 2
69 ; CHECK-NEXT: Loop %b1: max backedge-taken count is 2
70 ; CHECK-NEXT: Loop %b1: Predicated backedge-taken count is 2
71 ; CHECK-NEXT:  Predicates:
72 ; CHECK-EMPTY:
73 ; CHECK-NEXT: Loop %b1: Trip multiple is 3
74 define void @f1() #0 {
75 b0:
76   store i16 0, i16* @g0, align 2
77   store i32* @g1, i32** @g2, align 8
78   br label %b1
80 b1:                                               ; preds = %b1, %b0
81   %v0 = phi i16 [ 0, %b0 ], [ %v3, %b1 ]
82   %v1 = phi i32 [ 3, %b0 ], [ %v6, %b1 ]
83   %v2 = trunc i32 %v1 to i16
84   %v3 = add i16 %v0, %v2
85   %v4 = and i16 %v3, 1
86   %v5 = icmp eq i16 %v4, 0
87   %v6 = add nuw nsw i32 %v1, 1
88   br i1 %v5, label %b2, label %b1
90 b2:                                               ; preds = %b1
91   %v7 = phi i32 [ %v1, %b1 ]
92   %v8 = phi i16 [ %v3, %b1 ]
93   store i32 %v7, i32* @g1, align 4
94   store i16 %v8, i16* @g0, align 2
95   br label %b3
97 b3:                                               ; preds = %b3, %b2
98   br label %b3
101 attributes #0 = { nounwind uwtable "target-cpu"="x86-64" }