[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / AArch64 / O3-pipeline.ll
blob8d03f7db457239052cbea0212e755f7c35420e7b
1 ; RUN: llc --debugify-and-strip-all-safe=0 -mtriple=arm64-- -O3 -debug-pass=Structure < %s -o /dev/null 2>&1 | \
2 ; RUN:     grep -v "Verify generated machine code" | FileCheck %s
4 ; REQUIRES: asserts
6 ; CHECK-LABEL: Pass Arguments:
7 ; CHECK-NEXT: Target Library Information
8 ; CHECK-NEXT: Target Pass Configuration
9 ; CHECK-NEXT: Machine Module Information
10 ; CHECK-NEXT: Target Transform Information
11 ; CHECK-NEXT: Assumption Cache Tracker
12 ; CHECK-NEXT: Profile summary info
13 ; CHECK-NEXT: Type-Based Alias Analysis
14 ; CHECK-NEXT: Scoped NoAlias Alias Analysis
15 ; CHECK-NEXT: Create Garbage Collector Module Metadata
16 ; CHECK-NEXT: Machine Branch Probability Analysis
17 ; CHECK-NEXT:   ModulePass Manager
18 ; CHECK-NEXT:     Pre-ISel Intrinsic Lowering
19 ; CHECK-NEXT:     FunctionPass Manager
20 ; CHECK-NEXT:       Expand Atomic instructions
21 ; CHECK-NEXT:     SVE intrinsics optimizations
22 ; CHECK-NEXT:       FunctionPass Manager
23 ; CHECK-NEXT:         Dominator Tree Construction
24 ; CHECK-NEXT:     FunctionPass Manager
25 ; CHECK-NEXT:       Simplify the CFG
26 ; CHECK-NEXT:       Dominator Tree Construction
27 ; CHECK-NEXT:       Natural Loop Information
28 ; CHECK-NEXT:       Lazy Branch Probability Analysis
29 ; CHECK-NEXT:       Lazy Block Frequency Analysis
30 ; CHECK-NEXT:       Optimization Remark Emitter
31 ; CHECK-NEXT:       Scalar Evolution Analysis
32 ; CHECK-NEXT:       Loop Data Prefetch
33 ; CHECK-NEXT:       Falkor HW Prefetch Fix
34 ; CHECK-NEXT:       Module Verifier
35 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
36 ; CHECK-NEXT:       Canonicalize natural loops
37 ; CHECK-NEXT:       Loop Pass Manager
38 ; CHECK-NEXT:         Canonicalize Freeze Instructions in Loops
39 ; CHECK-NEXT:         Induction Variable Users
40 ; CHECK-NEXT:         Loop Strength Reduction
41 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
42 ; CHECK-NEXT:         Function Alias Analysis Results
43 ; CHECK-NEXT:       Merge contiguous icmps into a memcmp
44 ; CHECK-NEXT:       Natural Loop Information
45 ; CHECK-NEXT:       Lazy Branch Probability Analysis
46 ; CHECK-NEXT:       Lazy Block Frequency Analysis
47 ; CHECK-NEXT:       Expand memcmp() to load/stores
48 ; CHECK-NEXT:       Lower Garbage Collection Instructions
49 ; CHECK-NEXT:       Shadow Stack GC Lowering
50 ; CHECK-NEXT:       Lower constant intrinsics
51 ; CHECK-NEXT:       Remove unreachable blocks from the CFG
52 ; CHECK-NEXT:       Natural Loop Information
53 ; CHECK-NEXT:       Post-Dominator Tree Construction
54 ; CHECK-NEXT:       Branch Probability Analysis
55 ; CHECK-NEXT:       Block Frequency Analysis
56 ; CHECK-NEXT:       Constant Hoisting
57 ; CHECK-NEXT:       Replace intrinsics with calls to vector library
58 ; CHECK-NEXT:       Partially inline calls to library functions
59 ; CHECK-NEXT:       Expand vector predication intrinsics
60 ; CHECK-NEXT:       Scalarize Masked Memory Intrinsics
61 ; CHECK-NEXT:       Expand reduction intrinsics
62 ; CHECK-NEXT:     Stack Safety Analysis
63 ; CHECK-NEXT:       FunctionPass Manager
64 ; CHECK-NEXT:         Dominator Tree Construction
65 ; CHECK-NEXT:         Natural Loop Information
66 ; CHECK-NEXT:         Scalar Evolution Analysis
67 ; CHECK-NEXT:         Stack Safety Local Analysis
68 ; CHECK-NEXT:     FunctionPass Manager
69 ; CHECK-NEXT:       Dominator Tree Construction
70 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
71 ; CHECK-NEXT:       Function Alias Analysis Results
72 ; CHECK-NEXT:       AArch64 Stack Tagging
73 ; CHECK-NEXT:       Function Alias Analysis Results
74 ; CHECK-NEXT:       Memory SSA
75 ; CHECK-NEXT:       Interleaved Load Combine Pass
76 ; CHECK-NEXT:       Dominator Tree Construction
77 ; CHECK-NEXT:       Interleaved Access Pass
78 ; CHECK-NEXT:       Natural Loop Information
79 ; CHECK-NEXT:       CodeGen Prepare
80 ; CHECK-NEXT:       Dominator Tree Construction
81 ; CHECK-NEXT:       Exception handling preparation
82 ; CHECK-NEXT:     AArch64 Promote Constant
83 ; CHECK-NEXT:       FunctionPass Manager
84 ; CHECK-NEXT:         Dominator Tree Construction
85 ; CHECK-NEXT:     FunctionPass Manager
86 ; CHECK-NEXT:       Merge internal globals
87 ; CHECK-NEXT:       Safe Stack instrumentation pass
88 ; CHECK-NEXT:       Insert stack protectors
89 ; CHECK-NEXT:       Module Verifier
90 ; CHECK-NEXT:       Dominator Tree Construction
91 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
92 ; CHECK-NEXT:       Function Alias Analysis Results
93 ; CHECK-NEXT:       Natural Loop Information
94 ; CHECK-NEXT:       Post-Dominator Tree Construction
95 ; CHECK-NEXT:       Branch Probability Analysis
96 ; CHECK-NEXT:       Lazy Branch Probability Analysis
97 ; CHECK-NEXT:       Lazy Block Frequency Analysis
98 ; CHECK-NEXT:       AArch64 Instruction Selection
99 ; CHECK-NEXT:       MachineDominator Tree Construction
100 ; CHECK-NEXT:       AArch64 Local Dynamic TLS Access Clean-up
101 ; CHECK-NEXT:       Finalize ISel and expand pseudo-instructions
102 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
103 ; CHECK-NEXT:       Early Tail Duplication
104 ; CHECK-NEXT:       Optimize machine instruction PHIs
105 ; CHECK-NEXT:       Slot index numbering
106 ; CHECK-NEXT:       Merge disjoint stack slots
107 ; CHECK-NEXT:       Local Stack Slot Allocation
108 ; CHECK-NEXT:       Remove dead machine instructions
109 ; CHECK-NEXT:       MachineDominator Tree Construction
110 ; CHECK-NEXT:       AArch64 Condition Optimizer
111 ; CHECK-NEXT:       Machine Natural Loop Construction
112 ; CHECK-NEXT:       Machine Trace Metrics
113 ; CHECK-NEXT:       AArch64 Conditional Compares
114 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
115 ; CHECK-NEXT:       Machine InstCombiner
116 ; CHECK-NEXT:       AArch64 Conditional Branch Tuning
117 ; CHECK-NEXT:       Machine Trace Metrics
118 ; CHECK-NEXT:       Early If-Conversion
119 ; CHECK-NEXT:       AArch64 Store Pair Suppression
120 ; CHECK-NEXT:       AArch64 SIMD instructions optimization pass
121 ; CHECK-NEXT:       AArch64 Stack Tagging PreRA
122 ; CHECK-NEXT:       MachineDominator Tree Construction
123 ; CHECK-NEXT:       Machine Natural Loop Construction
124 ; CHECK-NEXT:       Machine Block Frequency Analysis
125 ; CHECK-NEXT:       Early Machine Loop Invariant Code Motion
126 ; CHECK-NEXT:       MachineDominator Tree Construction
127 ; CHECK-NEXT:       Machine Block Frequency Analysis
128 ; CHECK-NEXT:       Machine Common Subexpression Elimination
129 ; CHECK-NEXT:       MachinePostDominator Tree Construction
130 ; CHECK-NEXT:       Machine code sinking
131 ; CHECK-NEXT:       Peephole Optimizations
132 ; CHECK-NEXT:       Remove dead machine instructions
133 ; CHECK-NEXT:       AArch64 Dead register definitions
134 ; CHECK-NEXT:       Detect Dead Lanes
135 ; CHECK-NEXT:       Process Implicit Definitions
136 ; CHECK-NEXT:       Remove unreachable machine basic blocks
137 ; CHECK-NEXT:       Live Variable Analysis
138 ; CHECK-NEXT:       Eliminate PHI nodes for register allocation
139 ; CHECK-NEXT:       Two-Address instruction pass
140 ; CHECK-NEXT:       MachineDominator Tree Construction
141 ; CHECK-NEXT:       Slot index numbering
142 ; CHECK-NEXT:       Live Interval Analysis
143 ; CHECK-NEXT:       Simple Register Coalescing
144 ; CHECK-NEXT:       Rename Disconnected Subregister Components
145 ; CHECK-NEXT:       Machine Instruction Scheduler
146 ; CHECK-NEXT:       Machine Block Frequency Analysis
147 ; CHECK-NEXT:       Debug Variable Analysis
148 ; CHECK-NEXT:       Live Stack Slot Analysis
149 ; CHECK-NEXT:       Virtual Register Map
150 ; CHECK-NEXT:       Live Register Matrix
151 ; CHECK-NEXT:       Bundle Machine CFG Edges
152 ; CHECK-NEXT:       Spill Code Placement Analysis
153 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
154 ; CHECK-NEXT:       Machine Optimization Remark Emitter
155 ; CHECK-NEXT:       Greedy Register Allocator
156 ; CHECK-NEXT:       Virtual Register Rewriter
157 ; CHECK-NEXT:       Stack Slot Coloring
158 ; CHECK-NEXT:       Machine Copy Propagation Pass
159 ; CHECK-NEXT:       Machine Loop Invariant Code Motion
160 ; CHECK-NEXT:       AArch64 Redundant Copy Elimination
161 ; CHECK-NEXT:       A57 FP Anti-dependency breaker
162 ; CHECK-NEXT:       Remove Redundant DEBUG_VALUE analysis
163 ; CHECK-NEXT:       Fixup Statepoint Caller Saved
164 ; CHECK-NEXT:       PostRA Machine Sink
165 ; CHECK-NEXT:       MachineDominator Tree Construction
166 ; CHECK-NEXT:       Machine Natural Loop Construction
167 ; CHECK-NEXT:       Machine Block Frequency Analysis
168 ; CHECK-NEXT:       MachinePostDominator Tree Construction
169 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
170 ; CHECK-NEXT:       Machine Optimization Remark Emitter
171 ; CHECK-NEXT:       Shrink Wrapping analysis
172 ; CHECK-NEXT:       Prologue/Epilogue Insertion & Frame Finalization
173 ; CHECK-NEXT:       Control Flow Optimizer
174 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
175 ; CHECK-NEXT:       Tail Duplication
176 ; CHECK-NEXT:       Machine Copy Propagation Pass
177 ; CHECK-NEXT:       Post-RA pseudo instruction expansion pass
178 ; CHECK-NEXT:       AArch64 pseudo instruction expansion pass
179 ; CHECK-NEXT:       AArch64 load / store optimization pass
180 ; CHECK-NEXT:       AArch64 speculation hardening pass
181 ; CHECK-NEXT:       AArch64 Indirect Thunks
182 ; CHECK-NEXT:       AArch64 sls hardening pass
183 ; CHECK-NEXT:       MachineDominator Tree Construction
184 ; CHECK-NEXT:       Machine Natural Loop Construction
185 ; CHECK-NEXT:       Falkor HW Prefetch Fix Late Phase
186 ; CHECK-NEXT:       PostRA Machine Instruction Scheduler
187 ; CHECK-NEXT:       Analyze Machine Code For Garbage Collection
188 ; CHECK-NEXT:       Machine Block Frequency Analysis
189 ; CHECK-NEXT:       MachinePostDominator Tree Construction
190 ; CHECK-NEXT:       Branch Probability Basic Block Placement
191 ; CHECK-NEXT:       Insert fentry calls
192 ; CHECK-NEXT:       Insert XRay ops
193 ; CHECK-NEXT:       Implement the 'patchable-function' attribute
194 ; CHECK-NEXT:       AArch64 load / store optimization pass
195 ; CHECK-NEXT:       AArch64 Branch Targets
196 ; CHECK-NEXT:       Branch relaxation pass
197 ; CHECK-NEXT:       AArch64 Compress Jump Tables
198 ; CHECK-NEXT:       Contiguously Lay Out Funclets
199 ; CHECK-NEXT:       StackMap Liveness Analysis
200 ; CHECK-NEXT:       Live DEBUG_VALUE analysis
201 ; CHECK-NEXT:     Machine Outliner
202 ; CHECK-NEXT:     FunctionPass Manager
203 ; CHECK-NEXT:       Unpack machine instruction bundles
204 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
205 ; CHECK-NEXT:       Machine Optimization Remark Emitter
206 ; CHECK-NEXT:       AArch64 Assembly Printer
207 ; CHECK-NEXT:       Free MachineFunction
208 ; CHECK-NEXT: Pass Arguments:  -domtree
209 ; CHECK-NEXT:   FunctionPass Manager
210 ; CHECK-NEXT:     Dominator Tree Construction
211 ; CHECK-NEXT: Pass Arguments:  -assumption-cache-tracker -targetlibinfo -domtree -loops -scalar-evolution -stack-safety-local
212 ; CHECK-NEXT: Assumption Cache Tracker
213 ; CHECK-NEXT: Target Library Information
214 ; CHECK-NEXT:   FunctionPass Manager
215 ; CHECK-NEXT:     Dominator Tree Construction
216 ; CHECK-NEXT:     Natural Loop Information
217 ; CHECK-NEXT:     Scalar Evolution Analysis
218 ; CHECK-NEXT:     Stack Safety Local Analysis
219 ; CHECK-NEXT: Pass Arguments:  -domtree
220 ; CHECK-NEXT:   FunctionPass Manager
221 ; CHECK-NEXT:     Dominator Tree Construction
223 define void @f() {
224   ret void