[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / AArch64 / hwasan-check-memaccess.ll
blobc28d431210a3d8bb728c813f86445132eed94a05
1 ; RUN: llc < %s | FileCheck %s
3 target triple = "aarch64--linux-android"
5 define i8* @f1(i8* %x0, i8* %x1) {
6   ; CHECK: f1:
7   ; CHECK: str x30, [sp, #-16]!
8   ; CHECK-NEXT: .cfi_def_cfa_offset 16
9   ; CHECK-NEXT: .cfi_offset w30, -16
10   ; CHECK-NEXT: mov x9, x0
11   ; CHECK-NEXT: bl __hwasan_check_x1_1
12   ; CHECK-NEXT: mov x0, x1
13   ; CHECK-NEXT: ldr x30, [sp], #16
14   ; CHECK-NEXT: ret
15   call void @llvm.hwasan.check.memaccess(i8* %x0, i8* %x1, i32 1)
16   ret i8* %x1
19 define i8* @f2(i8* %x0, i8* %x1) {
20   ; CHECK: f2:
21   ; CHECK: stp x30, x20, [sp, #-16]!
22   ; CHECK-NEXT: .cfi_def_cfa_offset 16
23   ; CHECK-NEXT: .cfi_offset w20, -8
24   ; CHECK-NEXT: .cfi_offset w30, -16
25   ; CHECK-NEXT: mov x20, x1
26   ; CHECK-NEXT: bl __hwasan_check_x0_2_short_v2
27   ; CHECK-NEXT: ldp x30, x20, [sp], #16
28   ; CHECK-NEXT: ret
29   call void @llvm.hwasan.check.memaccess.shortgranules(i8* %x1, i8* %x0, i32 2)
30   ret i8* %x0
33 define void @f3(i8* %x0, i8* %x1) {
34   ; 0x3ff0000 (kernel, match-all = 0xff)
35   call void @llvm.hwasan.check.memaccess(i8* %x0, i8* %x1, i32 67043328)
36   ret void
39 declare void @llvm.hwasan.check.memaccess(i8*, i8*, i32)
40 declare void @llvm.hwasan.check.memaccess.shortgranules(i8*, i8*, i32)
42 ; CHECK:      .section .text.hot,"axG",@progbits,__hwasan_check_x0_2_short_v2,comdat
43 ; CHECK-NEXT: .type __hwasan_check_x0_2_short_v2,@function
44 ; CHECK-NEXT: .weak __hwasan_check_x0_2_short_v2
45 ; CHECK-NEXT: .hidden __hwasan_check_x0_2_short_v2
46 ; CHECK-NEXT: __hwasan_check_x0_2_short_v2:
47 ; CHECK-NEXT: sbfx x16, x0, #4, #52
48 ; CHECK-NEXT: ldrb w16, [x20, x16]
49 ; CHECK-NEXT: cmp x16, x0, lsr #56
50 ; CHECK-NEXT: b.ne .Ltmp0
51 ; CHECK-NEXT: .Ltmp1:
52 ; CHECK-NEXT: ret
53 ; CHECK-NEXT: .Ltmp0:
54 ; CHECK-NEXT: cmp w16, #15
55 ; CHECK-NEXT: b.hi .Ltmp2
56 ; CHECK-NEXT: and x17, x0, #0xf
57 ; CHECK-NEXT: add x17, x17, #3
58 ; CHECK-NEXT: cmp w16, w17
59 ; CHECK-NEXT: b.ls .Ltmp2
60 ; CHECK-NEXT: orr x16, x0, #0xf
61 ; CHECK-NEXT: ldrb w16, [x16]
62 ; CHECK-NEXT: cmp x16, x0, lsr #56
63 ; CHECK-NEXT: b.eq .Ltmp1
64 ; CHECK-NEXT: .Ltmp2:
65 ; CHECK-NEXT: stp x0, x1, [sp, #-256]!
66 ; CHECK-NEXT: stp x29, x30, [sp, #232]
67 ; CHECK-NEXT: mov x1, #2
68 ; CHECK-NEXT: adrp  x16, :got:__hwasan_tag_mismatch_v2
69 ; CHECK-NEXT: ldr x16, [x16, :got_lo12:__hwasan_tag_mismatch_v2]
70 ; CHECK-NEXT: br  x16
73 ; CHECK:      .section .text.hot,"axG",@progbits,__hwasan_check_x1_1,comdat
74 ; CHECK-NEXT: .type __hwasan_check_x1_1,@function
75 ; CHECK-NEXT: .weak __hwasan_check_x1_1
76 ; CHECK-NEXT: .hidden __hwasan_check_x1_1
77 ; CHECK-NEXT: __hwasan_check_x1_1:
78 ; CHECK-NEXT: sbfx x16, x1, #4, #52
79 ; CHECK-NEXT: ldrb w16, [x9, x16]
80 ; CHECK-NEXT: cmp x16, x1, lsr #56
81 ; CHECK-NEXT: b.ne .Ltmp3
82 ; CHECK-NEXT: .Ltmp4:
83 ; CHECK-NEXT: ret
84 ; CHECK-NEXT: .Ltmp3:
85 ; CHECK-NEXT: stp x0, x1, [sp, #-256]!
86 ; CHECK-NEXT: stp x29, x30, [sp, #232]
87 ; CHECK-NEXT: mov x0, x1
88 ; CHECK-NEXT: mov x1, #1
89 ; CHECK-NEXT: adrp  x16, :got:__hwasan_tag_mismatch
90 ; CHECK-NEXT: ldr x16, [x16, :got_lo12:__hwasan_tag_mismatch]
91 ; CHECK-NEXT: br  x16
93 ; CHECK:      __hwasan_check_x1_67043328:
94 ; CHECK-NEXT: sbfx x16, x1, #4, #52
95 ; CHECK-NEXT: ldrb w16, [x9, x16]
96 ; CHECK-NEXT: cmp x16, x1, lsr #56
97 ; CHECK-NEXT: b.ne .Ltmp5
98 ; CHECK-NEXT: .Ltmp6:
99 ; CHECK-NEXT: ret
100 ; CHECK-NEXT: .Ltmp5:
101 ; CHECK-NEXT: lsr x16, x1, #56
102 ; CHECK-NEXT: cmp x16, #255
103 ; CHECK-NEXT: b.eq .Ltmp6
104 ; CHECK-NEXT: stp x0, x1, [sp, #-256]!
105 ; CHECK-NEXT: stp x29, x30, [sp, #232]
106 ; CHECK-NEXT: mov x0, x1
107 ; CHECK-NEXT: mov x1, #0
108 ; CHECK-NEXT: b __hwasan_tag_mismatch