[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / AArch64 / urem-seteq-vec-nonzero.ll
blob3cf09fb2d5cd5341ecf3e337fba94bad05e36b87
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=aarch64-unknown-linux-gnu < %s | FileCheck %s
4 define <4 x i1> @t32_3(<4 x i32> %X) nounwind {
5 ; CHECK-LABEL: t32_3:
6 ; CHECK:       // %bb.0:
7 ; CHECK-NEXT:    adrp x8, .LCPI0_0
8 ; CHECK-NEXT:    ldr q1, [x8, :lo12:.LCPI0_0]
9 ; CHECK-NEXT:    adrp x9, .LCPI0_1
10 ; CHECK-NEXT:    mov w8, #43691
11 ; CHECK-NEXT:    ldr q2, [x9, :lo12:.LCPI0_1]
12 ; CHECK-NEXT:    movk w8, #43690, lsl #16
13 ; CHECK-NEXT:    sub v0.4s, v0.4s, v1.4s
14 ; CHECK-NEXT:    dup v1.4s, w8
15 ; CHECK-NEXT:    mul v0.4s, v0.4s, v1.4s
16 ; CHECK-NEXT:    cmhs v0.4s, v2.4s, v0.4s
17 ; CHECK-NEXT:    xtn v0.4h, v0.4s
18 ; CHECK-NEXT:    ret
19   %urem = urem <4 x i32> %X, <i32 3, i32 3, i32 3, i32 3>
20   %cmp = icmp eq <4 x i32> %urem, <i32 0, i32 1, i32 2, i32 2>
21   ret <4 x i1> %cmp
24 define <4 x i1> @t32_5(<4 x i32> %X) nounwind {
25 ; CHECK-LABEL: t32_5:
26 ; CHECK:       // %bb.0:
27 ; CHECK-NEXT:    adrp x8, .LCPI1_0
28 ; CHECK-NEXT:    ldr q1, [x8, :lo12:.LCPI1_0]
29 ; CHECK-NEXT:    mov w8, #52429
30 ; CHECK-NEXT:    movk w8, #52428, lsl #16
31 ; CHECK-NEXT:    mov w9, #13106
32 ; CHECK-NEXT:    movk w9, #13107, lsl #16
33 ; CHECK-NEXT:    dup v2.4s, w8
34 ; CHECK-NEXT:    sub v0.4s, v0.4s, v1.4s
35 ; CHECK-NEXT:    mul v0.4s, v0.4s, v2.4s
36 ; CHECK-NEXT:    dup v1.4s, w9
37 ; CHECK-NEXT:    cmhs v0.4s, v1.4s, v0.4s
38 ; CHECK-NEXT:    xtn v0.4h, v0.4s
39 ; CHECK-NEXT:    ret
40   %urem = urem <4 x i32> %X, <i32 5, i32 5, i32 5, i32 5>
41   %cmp = icmp eq <4 x i32> %urem, <i32 1, i32 2, i32 3, i32 4>
42   ret <4 x i1> %cmp
45 define <4 x i1> @t32_6_part0(<4 x i32> %X) nounwind {
46 ; CHECK-LABEL: t32_6_part0:
47 ; CHECK:       // %bb.0:
48 ; CHECK-NEXT:    adrp x8, .LCPI2_0
49 ; CHECK-NEXT:    ldr q1, [x8, :lo12:.LCPI2_0]
50 ; CHECK-NEXT:    mov w8, #43691
51 ; CHECK-NEXT:    movk w8, #43690, lsl #16
52 ; CHECK-NEXT:    dup v2.4s, w8
53 ; CHECK-NEXT:    sub v0.4s, v0.4s, v1.4s
54 ; CHECK-NEXT:    mov w9, #43690
55 ; CHECK-NEXT:    mul v0.4s, v0.4s, v2.4s
56 ; CHECK-NEXT:    movk w9, #10922, lsl #16
57 ; CHECK-NEXT:    shl v1.4s, v0.4s, #31
58 ; CHECK-NEXT:    ushr v0.4s, v0.4s, #1
59 ; CHECK-NEXT:    orr v0.16b, v0.16b, v1.16b
60 ; CHECK-NEXT:    dup v1.4s, w9
61 ; CHECK-NEXT:    cmhs v0.4s, v1.4s, v0.4s
62 ; CHECK-NEXT:    xtn v0.4h, v0.4s
63 ; CHECK-NEXT:    ret
64   %urem = urem <4 x i32> %X, <i32 6, i32 6, i32 6, i32 6>
65   %cmp = icmp eq <4 x i32> %urem, <i32 0, i32 1, i32 2, i32 3>
66   ret <4 x i1> %cmp
69 define <4 x i1> @t32_6_part1(<4 x i32> %X) nounwind {
70 ; CHECK-LABEL: t32_6_part1:
71 ; CHECK:       // %bb.0:
72 ; CHECK-NEXT:    adrp x8, .LCPI3_0
73 ; CHECK-NEXT:    ldr q1, [x8, :lo12:.LCPI3_0]
74 ; CHECK-NEXT:    mov w9, #43691
75 ; CHECK-NEXT:    movk w9, #43690, lsl #16
76 ; CHECK-NEXT:    adrp x8, .LCPI3_1
77 ; CHECK-NEXT:    dup v2.4s, w9
78 ; CHECK-NEXT:    ldr q3, [x8, :lo12:.LCPI3_1]
79 ; CHECK-NEXT:    sub v0.4s, v0.4s, v1.4s
80 ; CHECK-NEXT:    mul v0.4s, v0.4s, v2.4s
81 ; CHECK-NEXT:    shl v1.4s, v0.4s, #31
82 ; CHECK-NEXT:    ushr v0.4s, v0.4s, #1
83 ; CHECK-NEXT:    orr v0.16b, v0.16b, v1.16b
84 ; CHECK-NEXT:    cmhs v0.4s, v3.4s, v0.4s
85 ; CHECK-NEXT:    xtn v0.4h, v0.4s
86 ; CHECK-NEXT:    ret
87   %urem = urem <4 x i32> %X, <i32 6, i32 6, i32 6, i32 6>
88   %cmp = icmp eq <4 x i32> %urem, <i32 4, i32 5, i32 0, i32 0>
89   ret <4 x i1> %cmp
92 define <4 x i1> @t32_tautological(<4 x i32> %X) nounwind {
93 ; CHECK-LABEL: t32_tautological:
94 ; CHECK:       // %bb.0:
95 ; CHECK-NEXT:    adrp x8, .LCPI4_0
96 ; CHECK-NEXT:    ldr q1, [x8, :lo12:.LCPI4_0]
97 ; CHECK-NEXT:    adrp x8, .LCPI4_1
98 ; CHECK-NEXT:    mov w9, #43691
99 ; CHECK-NEXT:    ldr q2, [x8, :lo12:.LCPI4_1]
100 ; CHECK-NEXT:    movk w9, #43690, lsl #16
101 ; CHECK-NEXT:    dup v3.4s, w9
102 ; CHECK-NEXT:    sub v0.4s, v0.4s, v1.4s
103 ; CHECK-NEXT:    mul v0.4s, v0.4s, v3.4s
104 ; CHECK-NEXT:    cmhs v0.4s, v2.4s, v0.4s
105 ; CHECK-NEXT:    xtn v0.4h, v0.4s
106 ; CHECK-NEXT:    movi d1, #0x00ffffffff0000
107 ; CHECK-NEXT:    eor v0.8b, v0.8b, v1.8b
108 ; CHECK-NEXT:    ret
109   %urem = urem <4 x i32> %X, <i32 1, i32 1, i32 2, i32 3>
110   %cmp = icmp eq <4 x i32> %urem, <i32 0, i32 1, i32 2, i32 2>
111   ret <4 x i1> %cmp