[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / s_add_co_pseudo_lowering.mir
blob90107571f94be26af62b24144763b2fe1aae6b2b
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -march=amdgcn -mcpu=gfx900 -verify-machineinstrs -run-pass si-fix-sgpr-copies  %s -o - | FileCheck -check-prefix=GCN %s
3 ---
4 name:            s_add_co_pseudo_test
5 tracksRegLiveness: true
6 body:             |
8   bb.0:
9     liveins: $vgpr0, $vgpr1, $vgpr2, $sgpr0, $sgpr1, $sgpr2
10     ; GCN-LABEL: name: s_add_co_pseudo_test
11     ; GCN: liveins: $vgpr0, $vgpr1, $vgpr2, $sgpr0, $sgpr1, $sgpr2
12     ; GCN: [[COPY:%[0-9]+]]:vgpr_32 = COPY $vgpr0
13     ; GCN: [[DEF:%[0-9]+]]:sreg_32 = IMPLICIT_DEF
14     ; GCN: [[COPY1:%[0-9]+]]:vgpr_32 = COPY $vgpr1
15     ; GCN: [[COPY2:%[0-9]+]]:vgpr_32 = COPY $vgpr2
16     ; GCN: [[COPY3:%[0-9]+]]:sreg_32 = COPY $sgpr0
17     ; GCN: [[COPY4:%[0-9]+]]:sreg_32 = COPY $sgpr1
18     ; GCN: [[COPY5:%[0-9]+]]:sreg_32 = COPY $sgpr2
19     ; GCN: [[COPY6:%[0-9]+]]:sgpr_32 = COPY [[COPY3]]
20     ; GCN: [[V_MUL_LO_U32_e64_:%[0-9]+]]:vgpr_32 = V_MUL_LO_U32_e64 [[COPY]], [[COPY4]], implicit $exec
21     ; GCN: [[V_ADD_CO_U32_e64_:%[0-9]+]]:vgpr_32, [[V_ADD_CO_U32_e64_1:%[0-9]+]]:sreg_64_xexec = V_ADD_CO_U32_e64 killed [[V_MUL_LO_U32_e64_]], [[COPY6]], 0, implicit $exec
22     ; GCN: [[S_MUL_HI_U32_:%[0-9]+]]:sreg_32 = S_MUL_HI_U32 [[COPY4]], [[COPY5]]
23     ; GCN: [[S_MOV_B32_:%[0-9]+]]:sreg_32 = S_MOV_B32 -614296167
24     ; GCN: [[V_MUL_LO_U32_e64_1:%[0-9]+]]:vgpr_32 = V_MUL_LO_U32_e64 [[COPY]], [[COPY3]], implicit $exec
25     ; GCN: [[COPY7:%[0-9]+]]:vgpr_32 = COPY killed [[S_MOV_B32_]]
26     ; GCN: [[V_ADDC_U32_e64_:%[0-9]+]]:vgpr_32, [[V_ADDC_U32_e64_1:%[0-9]+]]:sreg_64_xexec = V_ADDC_U32_e64 killed [[V_MUL_LO_U32_e64_1]], [[COPY7]], [[V_ADD_CO_U32_e64_1]], 0, implicit $exec
27     ; GCN: [[V_MUL_HI_U32_e64_:%[0-9]+]]:vgpr_32 = V_MUL_HI_U32_e64 [[COPY4]], [[V_ADDC_U32_e64_]], implicit $exec
28     ; GCN: [[S_MOV_B32_1:%[0-9]+]]:sreg_32 = S_MOV_B32 -181084736
29     ; GCN: [[V_MUL_LO_U32_e64_2:%[0-9]+]]:vgpr_32 = V_MUL_LO_U32_e64 [[V_MUL_HI_U32_e64_]], [[S_MOV_B32_1]], implicit $exec
30     ; GCN: [[COPY8:%[0-9]+]]:vgpr_32 = COPY killed [[S_MOV_B32_1]]
31     ; GCN: [[V_ADDC_U32_e64_2:%[0-9]+]]:vgpr_32, [[V_ADDC_U32_e64_3:%[0-9]+]]:sreg_64_xexec = V_ADDC_U32_e64 [[COPY8]], killed [[V_MUL_LO_U32_e64_2]], [[V_ADDC_U32_e64_1]], 0, implicit $exec
32     %0:vgpr_32 = COPY $vgpr0
33     %6:sreg_32 = COPY %0
34     %1:vgpr_32 = COPY $vgpr1
35     %2:vgpr_32 = COPY $vgpr2
36     %3:sreg_32 = COPY $sgpr0
37     %4:sreg_32 = COPY $sgpr1
38     %5:sreg_32 = COPY $sgpr2
39     %20:vgpr_32 = COPY %3
40     %7:sreg_32 = S_MUL_I32 %6, %4
41     %9:vgpr_32, %10:sreg_64_xexec = V_ADD_CO_U32_e64 killed %7, %20, 0, implicit $exec
42     %8:sreg_32 = S_MUL_HI_U32 %4, %5
43     %11:sreg_32 = S_MOV_B32 -614296167
44     %12:sreg_32 = S_MUL_I32 %6, %3
45     %14:sreg_32, %13:sreg_64_xexec = S_ADD_CO_PSEUDO killed %12, killed %11, killed %10, implicit-def dead $scc
46     %15:sreg_32 = S_MUL_HI_U32 %4, %14
47     %16:sreg_32 = S_MOV_B32 -181084736
48     %17:sreg_32 = S_MUL_I32 %15, %16
49     %19:sreg_32, %18:sreg_64_xexec = S_ADD_CO_PSEUDO killed %16, killed %17, killed %13, implicit-def dead $scc
50 ...