[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / Hexagon / autohvx / isel-widen-truncate-op.ll
blob404d3d1ff26067846e21e14b8fecb1867e752381
1 ; RUN: llc -march=hexagon -hexagon-hvx-widen=32 < %s | FileCheck %s
2 ; RUN: llc -march=hexagon -hexagon-hvx-widen=16 < %s | FileCheck %s
4 ; Check for successful compilation.
5 ; CHECK-LABEL: f0:
6 ; CHECK: vmemu
8 target datalayout = "e-m:e-p:32:32:32-a:0-n16:32-i64:64:64-i32:32:32-i16:16:16-i1:8:8-f32:32:32-f64:64:64-v32:32:32-v64:64:64-v512:512:512-v1024:1024:1024-v2048:2048:2048"
9 target triple = "hexagon"
11 define dso_local void @f0(i16* %a0) local_unnamed_addr #0 {
12 b0:
13   %v0 = getelementptr i16, i16* %a0, i32 8
14   %v1 = getelementptr i16, i16* %v0, i32 0
15   %v2 = icmp eq i32 0, 0
16   %v3 = insertelement <8 x i1> undef, i1 %v2, i64 0
17   %v4 = shufflevector <8 x i1> %v3, <8 x i1> undef, <8 x i32> zeroinitializer
18   %v5 = call <8 x i32> @llvm.masked.load.v8i32.p0v8i32(<8 x i32>* nonnull undef, i32 4, <8 x i1> %v4, <8 x i32> undef)
19   %v6 = sub nsw <8 x i32> zeroinitializer, %v5
20   %v7 = add nsw <8 x i32> %v6, zeroinitializer
21   %v8 = add <8 x i32> zeroinitializer, %v7
22   %v9 = lshr <8 x i32> %v8, <i32 6, i32 6, i32 6, i32 6, i32 6, i32 6, i32 6, i32 6>
23   %v10 = trunc <8 x i32> %v9 to <8 x i16>
24   %v11 = bitcast i16* %v1 to <8 x i16>*
25   call void @llvm.masked.store.v8i16.p0v8i16(<8 x i16> %v10, <8 x i16>* %v11, i32 2, <8 x i1> %v4)
26   ret void
29 ; Function Attrs: argmemonly nounwind readonly willreturn
30 declare <8 x i32> @llvm.masked.load.v8i32.p0v8i32(<8 x i32>*, i32 immarg, <8 x i1>, <8 x i32>) #1
32 ; Function Attrs: argmemonly nounwind willreturn
33 declare void @llvm.masked.store.v8i16.p0v8i16(<8 x i16>, <8 x i16>*, i32 immarg, <8 x i1>) #2
35 attributes #0 = { "target-features"="+hvx-length64b,+hvxv65,+v65,-long-calls,-packets" }
36 attributes #1 = { argmemonly nounwind readonly willreturn }
37 attributes #2 = { argmemonly nounwind willreturn }