[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / PowerPC / testComparesllgeus.ll
blob383876c7e1e46a9aa95d39722ff36c105e2832b0
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64-unknown-linux-gnu -O2 \
3 ; RUN:   -ppc-gpr-icmps=all -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s \
4 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
5 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64le-unknown-linux-gnu -O2 \
6 ; RUN:   -ppc-gpr-icmps=all -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s \
7 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
9 @glob = dso_local local_unnamed_addr global i16 0, align 2
11 ; Function Attrs: norecurse nounwind readnone
12 define i64 @test_llgeus(i16 zeroext %a, i16 zeroext %b) {
13 ; CHECK-LABEL: test_llgeus:
14 ; CHECK:       # %bb.0: # %entry
15 ; CHECK-NEXT:    sub r3, r3, r4
16 ; CHECK-NEXT:    not r3, r3
17 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
18 ; CHECK-NEXT:    blr
19 entry:
20   %cmp = icmp uge i16 %a, %b
21   %conv3 = zext i1 %cmp to i64
22   ret i64 %conv3
25 ; Function Attrs: norecurse nounwind readnone
26 define i64 @test_llgeus_sext(i16 zeroext %a, i16 zeroext %b) {
27 ; CHECK-LABEL: test_llgeus_sext:
28 ; CHECK:       # %bb.0: # %entry
29 ; CHECK-NEXT:    sub r3, r3, r4
30 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
31 ; CHECK-NEXT:    addi r3, r3, -1
32 ; CHECK-NEXT:    blr
33 entry:
34   %cmp = icmp uge i16 %a, %b
35   %conv3 = sext i1 %cmp to i64
36   ret i64 %conv3
39 ; Function Attrs: norecurse nounwind readnone
40 define i64 @test_llgeus_z(i16 zeroext %a) {
41 ; CHECK-LABEL: test_llgeus_z:
42 ; CHECK:       # %bb.0: # %entry
43 ; CHECK-NEXT:    li r3, 1
44 ; CHECK-NEXT:    blr
45 entry:
46   %cmp = icmp uge i16 %a, 0
47   %conv1 = zext i1 %cmp to i64
48   ret i64 %conv1
51 ; Function Attrs: norecurse nounwind readnone
52 define i64 @test_llgeus_sext_z(i16 zeroext %a) {
53 ; CHECK-LABEL: test_llgeus_sext_z:
54 ; CHECK:       # %bb.0: # %entry
55 ; CHECK-NEXT:    li r3, -1
56 ; CHECK-NEXT:    blr
57 entry:
58   %cmp = icmp uge i16 %a, 0
59   %conv1 = sext i1 %cmp to i64
60   ret i64 %conv1
63 ; Function Attrs: norecurse nounwind
64 define dso_local void @test_llgeus_store(i16 zeroext %a, i16 zeroext %b) {
65 ; CHECK-LABEL: test_llgeus_store:
66 ; CHECK:       # %bb.0: # %entry
67 ; CHECK-NEXT:    sub r3, r3, r4
68 ; CHECK-NEXT:    addis r5, r2, glob@toc@ha
69 ; CHECK-NEXT:    not r3, r3
70 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
71 ; CHECK-NEXT:    sth r3, glob@toc@l(r5)
72 ; CHECK-NEXT:    blr
73 entry:
74   %cmp = icmp uge i16 %a, %b
75   %conv3 = zext i1 %cmp to i16
76   store i16 %conv3, i16* @glob
77   ret void
78 ; CHECK_LABEL: test_llgeus_store:
81 ; Function Attrs: norecurse nounwind
82 define dso_local void @test_llgeus_sext_store(i16 zeroext %a, i16 zeroext %b) {
83 ; CHECK-LABEL: test_llgeus_sext_store:
84 ; CHECK:       # %bb.0: # %entry
85 ; CHECK-NEXT:    sub r3, r3, r4
86 ; CHECK-NEXT:    addis r5, r2, glob@toc@ha
87 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
88 ; CHECK-NEXT:    addi r3, r3, -1
89 ; CHECK-NEXT:    sth r3, glob@toc@l(r5)
90 ; CHECK-NEXT:    blr
91 entry:
92   %cmp = icmp uge i16 %a, %b
93   %conv3 = sext i1 %cmp to i16
94   store i16 %conv3, i16* @glob
95   ret void
98 ; Function Attrs: norecurse nounwind
99 define dso_local void @test_llgeus_z_store(i16 zeroext %a) {
100 ; CHECK-LABEL: test_llgeus_z_store:
101 ; CHECK:       # %bb.0: # %entry
102 ; CHECK-NEXT:    addis r3, r2, glob@toc@ha
103 ; CHECK-NEXT:    li r4, 1
104 ; CHECK-NEXT:    sth r4, glob@toc@l(r3)
105 ; CHECK-NEXT:    blr
106 entry:
107   %cmp = icmp uge i16 %a, 0
108   %conv1 = zext i1 %cmp to i16
109   store i16 %conv1, i16* @glob
110   ret void
113 ; Function Attrs: norecurse nounwind
114 define dso_local void @test_llgeus_sext_z_store(i16 zeroext %a) {
115 ; CHECK-LABEL: test_llgeus_sext_z_store:
116 ; CHECK:       # %bb.0: # %entry
117 ; CHECK-NEXT:    addis r3, r2, glob@toc@ha
118 ; CHECK-NEXT:    li r4, -1
119 ; CHECK-NEXT:    sth r4, glob@toc@l(r3)
120 ; CHECK-NEXT:    blr
121 entry:
122   %cmp = icmp uge i16 %a, 0
123   %conv1 = sext i1 %cmp to i16
124   store i16 %conv1, i16* @glob
125   ret void