[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / Thumb2 / LowOverheadLoops / predicated-invariant.mir
blob86634f2cf750ccaea0c86a5726e4cf13fed6ff97
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -mtriple=thumbv8.1m.main -mattr=+mve -run-pass=arm-low-overhead-loops %s -o - | FileCheck %s
4 --- |
5   define dso_local <4 x i32> @invariant_predicated_add_use(i16* nocapture readonly %a, i32* %c, i32 %N, <4 x i32> %pass) #0 {
6   entry:
7     %cmp9 = icmp eq i32 %N, 0
8     %tmp = add i32 %N, 3
9     %tmp1 = lshr i32 %tmp, 2
10     %tmp2 = shl nuw i32 %tmp1, 2
11     %tmp3 = add i32 %tmp2, -4
12     %tmp4 = lshr i32 %tmp3, 2
13     %tmp5 = add nuw nsw i32 %tmp4, 1
14     br i1 %cmp9, label %exit, label %vector.ph
16   vector.ph:                                        ; preds = %entry
17     %start = call i32 @llvm.start.loop.iterations.i32(i32 %tmp5)
18     br label %vector.body
20   vector.body:                                      ; preds = %vector.body, %vector.ph
21     %lsr.iv1 = phi i32 [ %lsr.iv.next, %vector.body ], [ %start, %vector.ph ]
22     %lsr.iv = phi i16* [ %scevgep, %vector.body ], [ %a, %vector.ph ]
23     %tmp7 = phi i32 [ %N, %vector.ph ], [ %tmp9, %vector.body ]
24     %lsr.iv17 = bitcast i16* %lsr.iv to <4 x i16>*
25     %tmp8 = call <4 x i1> @llvm.arm.mve.vctp32(i32 %tmp7)
26     %tmp9 = sub i32 %tmp7, 4
27     %wide.masked.load = call <4 x i16> @llvm.masked.load.v4i16.p0v4i16(<4 x i16>* %lsr.iv17, i32 2, <4 x i1> %tmp8, <4 x i16> undef)
28     %tmp10 = sext <4 x i16> %wide.masked.load to <4 x i32>
29     %acc.next = tail call <4 x i32> @llvm.arm.mve.add.predicated.v4i32.v4i1(<4 x i32> %pass, <4 x i32> %tmp10, <4 x i1> %tmp8, <4 x i32> undef)
30     %scevgep = getelementptr i16, i16* %lsr.iv, i32 4
31     %tmp11 = call i32 @llvm.loop.decrement.reg.i32.i32.i32(i32 %lsr.iv1, i32 1)
32     %tmp12 = icmp ne i32 %tmp11, 0
33     %lsr.iv.next = add nsw i32 %lsr.iv1, -1
34     br i1 %tmp12, label %vector.body, label %exit
36   exit:                                             ; preds = %vector.body, %entry
37     %res = phi <4 x i32> [ zeroinitializer, %entry ], [ %acc.next, %vector.body ]
38     ret <4 x i32> %res
39   }
41   declare <4 x i16> @llvm.masked.load.v4i16.p0v4i16(<4 x i16>*, i32 immarg, <4 x i1>, <4 x i16>)
42   declare i32 @llvm.start.loop.iterations.i32(i32)
43   declare i32 @llvm.loop.decrement.reg.i32.i32.i32(i32, i32)
44   declare <4 x i1> @llvm.arm.mve.vctp32(i32)
45   declare <4 x i32> @llvm.arm.mve.add.predicated.v4i32.v4i1(<4 x i32>, <4 x i32>, <4 x i1>, <4 x i32>)
47 ...
48 ---
49 name:            invariant_predicated_add_use
50 alignment:       2
51 tracksRegLiveness: true
52 registers:       []
53 liveins:
54   - { reg: '$r0', virtual-reg: '' }
55   - { reg: '$r2', virtual-reg: '' }
56 frameInfo:
57   stackSize:       8
58   offsetAdjustment: 0
59   maxAlignment:    8
60 fixedStack:
61   - { id: 0, type: default, offset: 0, size: 16, alignment: 8, stack-id: default,
62       isImmutable: true, isAliased: false, callee-saved-register: '', callee-saved-restored: true,
63       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
64 stack:
65   - { id: 0, name: '', type: spill-slot, offset: -4, size: 4, alignment: 4,
66       stack-id: default, callee-saved-register: '$lr', callee-saved-restored: false,
67       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
68   - { id: 1, name: '', type: spill-slot, offset: -8, size: 4, alignment: 4,
69       stack-id: default, callee-saved-register: '$r7', callee-saved-restored: true,
70       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
71 callSites:       []
72 constants:       []
73 machineFunctionInfo: {}
74 body:             |
75   ; CHECK-LABEL: name: invariant_predicated_add_use
76   ; CHECK: bb.0.entry:
77   ; CHECK:   successors: %bb.3(0x30000000), %bb.1(0x50000000)
78   ; CHECK:   liveins: $lr, $r0, $r2, $r7
79   ; CHECK:   frame-setup tPUSH 14 /* CC::al */, $noreg, killed $r7, killed $lr, implicit-def $sp, implicit $sp
80   ; CHECK:   frame-setup CFI_INSTRUCTION def_cfa_offset 8
81   ; CHECK:   frame-setup CFI_INSTRUCTION offset $lr, -4
82   ; CHECK:   frame-setup CFI_INSTRUCTION offset $r7, -8
83   ; CHECK:   tCBZ $r2, %bb.3
84   ; CHECK: bb.1.vector.ph:
85   ; CHECK:   successors: %bb.2(0x80000000)
86   ; CHECK:   liveins: $r0, $r2
87   ; CHECK:   renamable $r1 = tADDrSPi $sp, 2, 14 /* CC::al */, $noreg
88   ; CHECK:   renamable $q0 = MVE_VLDRWU32 killed renamable $r1, 0, 0, $noreg :: (load (s128) from %fixed-stack.0, align 8)
89   ; CHECK:   $lr = MVE_DLSTP_32 killed renamable $r2
90   ; CHECK: bb.2.vector.body:
91   ; CHECK:   successors: %bb.2(0x7c000000), %bb.4(0x04000000)
92   ; CHECK:   liveins: $lr, $q0, $r0
93   ; CHECK:   renamable $r0, renamable $q1 = MVE_VLDRHS32_post killed renamable $r0, 8, 0, $noreg :: (load (s64) from %ir.lsr.iv17, align 2)
94   ; CHECK:   renamable $q1 = MVE_VADDi32 renamable $q0, killed renamable $q1, 0, killed $noreg, undef renamable $q1
95   ; CHECK:   $lr = MVE_LETP killed renamable $lr, %bb.2
96   ; CHECK:   tB %bb.4, 14 /* CC::al */, $noreg
97   ; CHECK: bb.3:
98   ; CHECK:   successors: %bb.4(0x80000000)
99   ; CHECK:   renamable $q1 = MVE_VMOVimmi32 0, 0, $noreg, undef renamable $q1
100   ; CHECK: bb.4.exit:
101   ; CHECK:   liveins: $q1
102   ; CHECK:   renamable $r0, renamable $r1 = VMOVRRD renamable $d2, 14 /* CC::al */, $noreg
103   ; CHECK:   renamable $r2, renamable $r3 = VMOVRRD killed renamable $d3, 14 /* CC::al */, $noreg, implicit killed $q1
104   ; CHECK:   tPOP_RET 14 /* CC::al */, $noreg, def $r7, def $pc, implicit killed $r0, implicit killed $r1, implicit killed $r2, implicit killed $r3
105   bb.0.entry:
106     successors: %bb.3(0x30000000), %bb.1(0x50000000)
107     liveins: $r0, $r2, $r7, $lr
109     frame-setup tPUSH 14 /* CC::al */, $noreg, killed $r7, killed $lr, implicit-def $sp, implicit $sp
110     frame-setup CFI_INSTRUCTION def_cfa_offset 8
111     frame-setup CFI_INSTRUCTION offset $lr, -4
112     frame-setup CFI_INSTRUCTION offset $r7, -8
113     tCBZ $r2, %bb.3
115   bb.1.vector.ph:
116     successors: %bb.2(0x80000000)
117     liveins: $r0, $r2
119     renamable $r1, dead $cpsr = tADDi3 renamable $r2, 3, 14 /* CC::al */, $noreg
120     renamable $r3, dead $cpsr = tMOVi8 1, 14 /* CC::al */, $noreg
121     renamable $r1 = t2BICri killed renamable $r1, 3, 14 /* CC::al */, $noreg, $noreg
122     renamable $r1, dead $cpsr = tSUBi8 killed renamable $r1, 4, 14 /* CC::al */, $noreg
123     renamable $r3 = nuw nsw t2ADDrs killed renamable $r3, killed renamable $r1, 19, 14 /* CC::al */, $noreg, $noreg
124     renamable $r1 = tADDrSPi $sp, 2, 14 /* CC::al */, $noreg
125     renamable $q0 = MVE_VLDRWU32 killed renamable $r1, 0, 0, $noreg :: (load (s128) from %fixed-stack.0, align 8)
126     $lr = t2DoLoopStart renamable $r3
127     $r1 = tMOVr killed $r3, 14 /* CC::al */, $noreg
129   bb.2.vector.body:
130     successors: %bb.2(0x7c000000), %bb.4(0x04000000)
131     liveins: $q0, $r0, $r1, $r2
133     renamable $vpr = MVE_VCTP32 renamable $r2, 0, $noreg
134     $lr = tMOVr $r1, 14 /* CC::al */, $noreg
135     renamable $r1, dead $cpsr = nsw tSUBi8 killed $r1, 1, 14 /* CC::al */, $noreg
136     renamable $r2, dead $cpsr = tSUBi8 killed renamable $r2, 4, 14 /* CC::al */, $noreg
137     renamable $lr = t2LoopDec killed renamable $lr, 1
138     MVE_VPST 4, implicit $vpr
139     renamable $r0, renamable $q1 = MVE_VLDRHS32_post killed renamable $r0, 8, 1, renamable $vpr :: (load (s64) from %ir.lsr.iv17, align 2)
140     renamable $q1 = MVE_VADDi32 renamable $q0, killed renamable $q1, 1, killed renamable $vpr, undef renamable $q1
141     t2LoopEnd killed renamable $lr, %bb.2, implicit-def dead $cpsr
142     tB %bb.4, 14 /* CC::al */, $noreg
144   bb.3:
145     successors: %bb.4(0x80000000)
147     renamable $q1 = MVE_VMOVimmi32 0, 0, $noreg, undef renamable $q1
149   bb.4.exit:
150     liveins: $q1
152     renamable $r0, renamable $r1 = VMOVRRD renamable $d2, 14 /* CC::al */, $noreg
153     renamable $r2, renamable $r3 = VMOVRRD killed renamable $d3, 14 /* CC::al */, $noreg, implicit $q1
154     tPOP_RET 14 /* CC::al */, $noreg, def $r7, def $pc, implicit killed $r0, implicit killed $r1, implicit killed $r2, implicit killed $r3