[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / CodeGen / X86 / vector-interleaved-store-i16-stride-2.ll
blobda4369941c2b46df64ebc7c7fb147a061fc0c070
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-- -mattr=+avx2 | FileCheck --check-prefixes=AVX2 %s
3 ; RUN: llc < %s -mtriple=x86_64-- -mattr=+avx2,+fast-variable-crosslane-shuffle,+fast-variable-perlane-shuffle | FileCheck --check-prefixes=AVX2 %s
4 ; RUN: llc < %s -mtriple=x86_64-- -mattr=+avx2,+fast-variable-perlane-shuffle | FileCheck --check-prefixes=AVX2 %s
6 ; These patterns are produced by LoopVectorizer for interleaved stores.
8 define void @vf2(<2 x i16>* %in.vecptr0, <2 x i16>* %in.vecptr1, <4 x i16>* %out.vec) nounwind {
9 ; AVX2-LABEL: vf2:
10 ; AVX2:       # %bb.0:
11 ; AVX2-NEXT:    vmovdqa (%rdi), %xmm0
12 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm0 = xmm0[0],mem[0],xmm0[1],mem[1],xmm0[2],mem[2],xmm0[3],mem[3]
13 ; AVX2-NEXT:    vmovq %xmm0, (%rdx)
14 ; AVX2-NEXT:    retq
15   %in.vec0 = load <2 x i16>, <2 x i16>* %in.vecptr0, align 32
16   %in.vec1 = load <2 x i16>, <2 x i16>* %in.vecptr1, align 32
18   %concat01 = shufflevector <2 x i16> %in.vec0, <2 x i16> %in.vec1, <4 x i32> <i32 0, i32 1, i32 2, i32 3>
19   %interleaved.vec = shufflevector <4 x i16> %concat01, <4 x i16> poison, <4 x i32> <i32 0, i32 2, i32 1, i32 3>
21   store <4 x i16> %interleaved.vec, <4 x i16>* %out.vec, align 32
23   ret void
26 define void @vf4(<4 x i16>* %in.vecptr0, <4 x i16>* %in.vecptr1, <8 x i16>* %out.vec) nounwind {
27 ; AVX2-LABEL: vf4:
28 ; AVX2:       # %bb.0:
29 ; AVX2-NEXT:    vmovq {{.*#+}} xmm0 = mem[0],zero
30 ; AVX2-NEXT:    vmovq {{.*#+}} xmm1 = mem[0],zero
31 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3]
32 ; AVX2-NEXT:    vmovdqa %xmm0, (%rdx)
33 ; AVX2-NEXT:    retq
34   %in.vec0 = load <4 x i16>, <4 x i16>* %in.vecptr0, align 32
35   %in.vec1 = load <4 x i16>, <4 x i16>* %in.vecptr1, align 32
37   %concat01 = shufflevector <4 x i16> %in.vec0, <4 x i16> %in.vec1, <8 x i32> <i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7>
38   %interleaved.vec = shufflevector <8 x i16> %concat01, <8 x i16> poison, <8 x i32> <i32 0, i32 4, i32 1, i32 5, i32 2, i32 6, i32 3, i32 7>
40   store <8 x i16> %interleaved.vec, <8 x i16>* %out.vec, align 32
42   ret void
45 define void @vf8(<8 x i16>* %in.vecptr0, <8 x i16>* %in.vecptr1, <16 x i16>* %out.vec) nounwind {
46 ; AVX2-LABEL: vf8:
47 ; AVX2:       # %bb.0:
48 ; AVX2-NEXT:    vmovdqa (%rdi), %xmm0
49 ; AVX2-NEXT:    vinserti128 $1, (%rsi), %ymm0, %ymm0
50 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,2,1,3]
51 ; AVX2-NEXT:    vpshufb {{.*#+}} ymm0 = ymm0[0,1,8,9,2,3,10,11,4,5,12,13,6,7,14,15,16,17,24,25,18,19,26,27,20,21,28,29,22,23,30,31]
52 ; AVX2-NEXT:    vmovdqa %ymm0, (%rdx)
53 ; AVX2-NEXT:    vzeroupper
54 ; AVX2-NEXT:    retq
55   %in.vec0 = load <8 x i16>, <8 x i16>* %in.vecptr0, align 32
56   %in.vec1 = load <8 x i16>, <8 x i16>* %in.vecptr1, align 32
58   %concat01 = shufflevector <8 x i16> %in.vec0, <8 x i16> %in.vec1, <16 x i32> <i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7, i32 8, i32 9, i32 10, i32 11, i32 12, i32 13, i32 14, i32 15>
59   %interleaved.vec = shufflevector <16 x i16> %concat01, <16 x i16> poison, <16 x i32> <i32 0, i32 8, i32 1, i32 9, i32 2, i32 10, i32 3, i32 11, i32 4, i32 12, i32 5, i32 13, i32 6, i32 14, i32 7, i32 15>
61   store <16 x i16> %interleaved.vec, <16 x i16>* %out.vec, align 32
63   ret void
66 define void @vf16(<16 x i16>* %in.vecptr0, <16 x i16>* %in.vecptr1, <32 x i16>* %out.vec) nounwind {
67 ; AVX2-LABEL: vf16:
68 ; AVX2:       # %bb.0:
69 ; AVX2-NEXT:    vmovdqa (%rsi), %xmm0
70 ; AVX2-NEXT:    vmovdqa 16(%rsi), %xmm1
71 ; AVX2-NEXT:    vmovdqa (%rdi), %xmm2
72 ; AVX2-NEXT:    vmovdqa 16(%rdi), %xmm3
73 ; AVX2-NEXT:    vpunpckhwd {{.*#+}} xmm4 = xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
74 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm0 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3]
75 ; AVX2-NEXT:    vpunpckhwd {{.*#+}} xmm2 = xmm3[4],xmm1[4],xmm3[5],xmm1[5],xmm3[6],xmm1[6],xmm3[7],xmm1[7]
76 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm1 = xmm3[0],xmm1[0],xmm3[1],xmm1[1],xmm3[2],xmm1[2],xmm3[3],xmm1[3]
77 ; AVX2-NEXT:    vmovdqa %xmm1, 32(%rdx)
78 ; AVX2-NEXT:    vmovdqa %xmm2, 48(%rdx)
79 ; AVX2-NEXT:    vmovdqa %xmm0, (%rdx)
80 ; AVX2-NEXT:    vmovdqa %xmm4, 16(%rdx)
81 ; AVX2-NEXT:    retq
82   %in.vec0 = load <16 x i16>, <16 x i16>* %in.vecptr0, align 32
83   %in.vec1 = load <16 x i16>, <16 x i16>* %in.vecptr1, align 32
85   %concat01 = shufflevector <16 x i16> %in.vec0, <16 x i16> %in.vec1, <32 x i32> <i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7, i32 8, i32 9, i32 10, i32 11, i32 12, i32 13, i32 14, i32 15, i32 16, i32 17, i32 18, i32 19, i32 20, i32 21, i32 22, i32 23, i32 24, i32 25, i32 26, i32 27, i32 28, i32 29, i32 30, i32 31>
86   %interleaved.vec = shufflevector <32 x i16> %concat01, <32 x i16> poison, <32 x i32> <i32 0, i32 16, i32 1, i32 17, i32 2, i32 18, i32 3, i32 19, i32 4, i32 20, i32 5, i32 21, i32 6, i32 22, i32 7, i32 23, i32 8, i32 24, i32 9, i32 25, i32 10, i32 26, i32 11, i32 27, i32 12, i32 28, i32 13, i32 29, i32 14, i32 30, i32 15, i32 31>
88   store <32 x i16> %interleaved.vec, <32 x i16>* %out.vec, align 32
90   ret void
93 define void @vf32(<32 x i16>* %in.vecptr0, <32 x i16>* %in.vecptr1, <64 x i16>* %out.vec) nounwind {
94 ; AVX2-LABEL: vf32:
95 ; AVX2:       # %bb.0:
96 ; AVX2-NEXT:    vmovdqa (%rsi), %xmm0
97 ; AVX2-NEXT:    vmovdqa 16(%rsi), %xmm1
98 ; AVX2-NEXT:    vmovdqa 32(%rsi), %xmm2
99 ; AVX2-NEXT:    vmovdqa 48(%rsi), %xmm3
100 ; AVX2-NEXT:    vmovdqa (%rdi), %xmm4
101 ; AVX2-NEXT:    vmovdqa 16(%rdi), %xmm5
102 ; AVX2-NEXT:    vmovdqa 32(%rdi), %xmm6
103 ; AVX2-NEXT:    vmovdqa 48(%rdi), %xmm7
104 ; AVX2-NEXT:    vpunpckhwd {{.*#+}} xmm8 = xmm6[4],xmm2[4],xmm6[5],xmm2[5],xmm6[6],xmm2[6],xmm6[7],xmm2[7]
105 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm2 = xmm6[0],xmm2[0],xmm6[1],xmm2[1],xmm6[2],xmm2[2],xmm6[3],xmm2[3]
106 ; AVX2-NEXT:    vpunpckhwd {{.*#+}} xmm6 = xmm7[4],xmm3[4],xmm7[5],xmm3[5],xmm7[6],xmm3[6],xmm7[7],xmm3[7]
107 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm3 = xmm7[0],xmm3[0],xmm7[1],xmm3[1],xmm7[2],xmm3[2],xmm7[3],xmm3[3]
108 ; AVX2-NEXT:    vpunpckhwd {{.*#+}} xmm7 = xmm5[4],xmm1[4],xmm5[5],xmm1[5],xmm5[6],xmm1[6],xmm5[7],xmm1[7]
109 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm1 = xmm5[0],xmm1[0],xmm5[1],xmm1[1],xmm5[2],xmm1[2],xmm5[3],xmm1[3]
110 ; AVX2-NEXT:    vpunpckhwd {{.*#+}} xmm5 = xmm4[4],xmm0[4],xmm4[5],xmm0[5],xmm4[6],xmm0[6],xmm4[7],xmm0[7]
111 ; AVX2-NEXT:    vpunpcklwd {{.*#+}} xmm0 = xmm4[0],xmm0[0],xmm4[1],xmm0[1],xmm4[2],xmm0[2],xmm4[3],xmm0[3]
112 ; AVX2-NEXT:    vmovdqa %xmm0, (%rdx)
113 ; AVX2-NEXT:    vmovdqa %xmm5, 16(%rdx)
114 ; AVX2-NEXT:    vmovdqa %xmm1, 32(%rdx)
115 ; AVX2-NEXT:    vmovdqa %xmm7, 48(%rdx)
116 ; AVX2-NEXT:    vmovdqa %xmm3, 96(%rdx)
117 ; AVX2-NEXT:    vmovdqa %xmm6, 112(%rdx)
118 ; AVX2-NEXT:    vmovdqa %xmm2, 64(%rdx)
119 ; AVX2-NEXT:    vmovdqa %xmm8, 80(%rdx)
120 ; AVX2-NEXT:    retq
121   %in.vec0 = load <32 x i16>, <32 x i16>* %in.vecptr0, align 32
122   %in.vec1 = load <32 x i16>, <32 x i16>* %in.vecptr1, align 32
124   %concat01 = shufflevector <32 x i16> %in.vec0, <32 x i16> %in.vec1, <64 x i32> <i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7, i32 8, i32 9, i32 10, i32 11, i32 12, i32 13, i32 14, i32 15, i32 16, i32 17, i32 18, i32 19, i32 20, i32 21, i32 22, i32 23, i32 24, i32 25, i32 26, i32 27, i32 28, i32 29, i32 30, i32 31, i32 32, i32 33, i32 34, i32 35, i32 36, i32 37, i32 38, i32 39, i32 40, i32 41, i32 42, i32 43, i32 44, i32 45, i32 46, i32 47, i32 48, i32 49, i32 50, i32 51, i32 52, i32 53, i32 54, i32 55, i32 56, i32 57, i32 58, i32 59, i32 60, i32 61, i32 62, i32 63>
125   %interleaved.vec = shufflevector <64 x i16> %concat01, <64 x i16> poison, <64 x i32> <i32 0, i32 32, i32 1, i32 33, i32 2, i32 34, i32 3, i32 35, i32 4, i32 36, i32 5, i32 37, i32 6, i32 38, i32 7, i32 39, i32 8, i32 40, i32 9, i32 41, i32 10, i32 42, i32 11, i32 43, i32 12, i32 44, i32 13, i32 45, i32 14, i32 46, i32 15, i32 47, i32 16, i32 48, i32 17, i32 49, i32 18, i32 50, i32 19, i32 51, i32 20, i32 52, i32 21, i32 53, i32 22, i32 54, i32 23, i32 55, i32 24, i32 56, i32 25, i32 57, i32 26, i32 58, i32 27, i32 59, i32 28, i32 60, i32 29, i32 61, i32 30, i32 62, i32 31, i32 63>
127   store <64 x i16> %interleaved.vec, <64 x i16>* %out.vec, align 32
129   ret void