[ORC] Add std::tuple support to SimplePackedSerialization.
[llvm-project.git] / llvm / test / Transforms / SimplifyCFG / 2009-05-12-externweak.ll
blobc95343a3a7712215877cad66d3c3d645a8302d24
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py
2 ; RUN: opt < %s -simplifycfg -simplifycfg-require-and-preserve-domtree=1 -S | FileCheck %s
3 ; ModuleID = '<stdin>'
4 target datalayout = "e-p:32:32:32-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:32:64-f32:32:32-f64:32:64-v64:64:64-v128:128:128-a0:0:64-f80:128:128"
5 target triple = "i386-apple-darwin10.0"
6 module asm ".globl _foo"
7 module asm "_foo: ret"
8 module asm ".globl _i"
9 module asm ".set _i, 0"
10 @i = extern_weak global i32             ; <i32*> [#uses=2]
11 @j = common global i32 0                ; <i32*> [#uses=1]
12 @ed = common global double 0.000000e+00, align 8                ; <double*> [#uses=1]
14 define i32 @main() nounwind ssp {
15 ; CHECK-LABEL: @main(
16 ; CHECK-NEXT:  entry:
17 ; CHECK-NEXT:    br label [[BB4:%.*]]
18 ; CHECK:       bb:
19 ; CHECK-NEXT:    br i1 icmp ne (i32* @i, i32* null), label [[BB1:%.*]], label [[BB3:%.*]]
20 ; CHECK:       bb1:
21 ; CHECK-NEXT:    [[TMP0:%.*]] = load i32, i32* @i, align 4
22 ; CHECK-NEXT:    br label [[BB3]]
23 ; CHECK:       bb3:
24 ; CHECK-NEXT:    [[STOREMERGE:%.*]] = phi i32 [ [[TMP0]], [[BB1]] ], [ 0, [[BB:%.*]] ]
25 ; CHECK-NEXT:    store i32 [[STOREMERGE]], i32* @j, align 4
26 ; CHECK-NEXT:    [[TMP1:%.*]] = sitofp i32 [[STOREMERGE]] to double
27 ; CHECK-NEXT:    [[TMP2:%.*]] = call double @sin(double [[TMP1]]) #[[ATTR1:[0-9]+]]
28 ; CHECK-NEXT:    [[TMP3:%.*]] = fadd double [[TMP2]], [[D_0:%.*]]
29 ; CHECK-NEXT:    [[TMP4:%.*]] = add i32 [[L_0:%.*]], 1
30 ; CHECK-NEXT:    br label [[BB4]]
31 ; CHECK:       bb4:
32 ; CHECK-NEXT:    [[D_0]] = phi double [ undef, [[ENTRY:%.*]] ], [ [[TMP3]], [[BB3]] ]
33 ; CHECK-NEXT:    [[L_0]] = phi i32 [ 0, [[ENTRY]] ], [ [[TMP4]], [[BB3]] ]
34 ; CHECK-NEXT:    [[TMP5:%.*]] = icmp sgt i32 [[L_0]], 99
35 ; CHECK-NEXT:    br i1 [[TMP5]], label [[BB5:%.*]], label [[BB]]
36 ; CHECK:       bb5:
37 ; CHECK-NEXT:    store double [[D_0]], double* @ed, align 8
38 ; CHECK-NEXT:    ret i32 0
40 entry:
41   br label %bb4
43 bb:             ; preds = %bb4
44   br i1 icmp ne (i32* @i, i32* null), label %bb1, label %bb2
46 bb1:            ; preds = %bb
47   %0 = load i32, i32* @i, align 4               ; <i32> [#uses=1]
48   br label %bb3
50 bb2:            ; preds = %bb
51   br label %bb3
53 bb3:            ; preds = %bb2, %bb1
54   %storemerge = phi i32 [ %0, %bb1 ], [ 0, %bb2 ]               ; <i32> [#uses=2]
55   store i32 %storemerge, i32* @j
56   %1 = sitofp i32 %storemerge to double         ; <double> [#uses=1]
57   %2 = call double @sin(double %1) nounwind readonly            ; <double> [#uses=1]
58   %3 = fadd double %2, %d.0             ; <double> [#uses=1]
59   %4 = add i32 %l.0, 1          ; <i32> [#uses=1]
60   br label %bb4
62 bb4:            ; preds = %bb3, %entry
63   %d.0 = phi double [ undef, %entry ], [ %3, %bb3 ]             ; <double> [#uses=2]
64   %l.0 = phi i32 [ 0, %entry ], [ %4, %bb3 ]            ; <i32> [#uses=2]
65   %5 = icmp sgt i32 %l.0, 99            ; <i1> [#uses=1]
66   br i1 %5, label %bb5, label %bb
68 bb5:            ; preds = %bb4
69   store double %d.0, double* @ed, align 8
70   ret i32 0
73 declare double @sin(double) nounwind readonly