Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / si-instr-info-correct-implicit-operands.ll
blob2d960117c29ff86de69ef4e60980e503955b3fe8
1 ; RUN: llc -o - %s -mtriple=amdgcn -mcpu=verde -verify-machineinstrs -stop-after finalize-isel | FileCheck %s
2 ; This test verifies that the instruction selection will add the implicit
3 ; register operands in the correct order when modifying the opcode of an
4 ; instruction to V_ADD_CO_U32_e32.
6 ; CHECK: %{{[0-9]+}}:vgpr_32 = V_ADD_CO_U32_e32 %{{[0-9]+}}, %{{[0-9]+}}, implicit-def $vcc, implicit $exec
8 define amdgpu_kernel void @test(ptr addrspace(1) %out, ptr addrspace(1) %in) {
9 entry:
10   %b_ptr = getelementptr i32, ptr addrspace(1) %in, i32 1
11   %a = load volatile i32, ptr addrspace(1) %in
12   %b = load volatile i32, ptr addrspace(1) %b_ptr
13   %result = add i32 %a, %b
14   store i32 %result, ptr addrspace(1) %out
15   ret void