Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / ARM / cortex-a57-misched-vstm-wrback.ll
blob4ab035ab0d856546da310770176b94d6edff5559
1 ; REQUIRES: asserts
2 ; RUN: llc < %s -mtriple=armv8r-eabi -mcpu=cortex-a57 -mattr=use-misched -verify-misched -debug-only=machine-scheduler -o - 2>&1 > /dev/null | FileCheck %s
4 ; CHECK:       ********** MI Scheduling **********
5 ; We need second, post-ra scheduling to have VSTM instruction combined from single-stores
6 ; CHECK:       ********** MI Scheduling **********
7 ; CHECK:       schedule starting
8 ; CHECK:       VSTMDIA_UPD
9 ; CHECK:       rdefs left
10 ; CHECK-NEXT:  Latency            : 4
11 ; CHECK:       Successors:
12 ; CHECK:       Data
13 ; CHECK-SAME:  Latency=1
15 @a = dso_local global double 0.0, align 4
16 @b = dso_local global double 0.0, align 4
17 @c = dso_local global double 0.0, align 4
19 define dso_local i32 @bar(ptr %vptr, i32 %iv1, ptr %iptr) minsize {
20   
21   %vp2 = getelementptr double, ptr %vptr, i32 1
22   %vp3 = getelementptr double, ptr %vptr, i32 2
24   %v1 = load double, ptr %vptr, align 8
25   %v2 = load double, ptr %vp2, align 8
26   %v3 = load double, ptr %vp3, align 8
28   store double %v1, ptr @a, align 8
29   store double %v2, ptr @b, align 8
30   store double %v3, ptr @c, align 8
32   %ptr_after = getelementptr double, ptr @a, i32 3
34   %ptr_new_ival = ptrtoint ptr %ptr_after to i32
35   %ptr_new = inttoptr i32 %ptr_new_ival to ptr
37   store i32 %ptr_new_ival, ptr %iptr, align 8
39   %mul1 = mul i32 %ptr_new_ival, %iv1
41   ret i32 %mul1