Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / ARM / isel-v8i32-crash.ll
blob27534a6d2c587308b60b48c48a7c8fbf9384ba64
1 ; RUN: llc < %s -mtriple=armv7-linux-gnu | FileCheck %s
3 ; Check we don't crash when trying to combine:
4 ;   (d1 = <float 8.000000e+00, float 8.000000e+00, ...>) (power of 2)
5 ;   vmul.f32        d0, d1, d0
6 ;   vcvt.s32.f32    d0, d0
7 ; into:
8 ;   vcvt.s32.f32    d0, d0, #3
9 ; when we have a vector length of 8, due to use of v8i32 types.
11 target datalayout = "e-m:e-p:32:32-i64:64-v128:64:128-a:0:32-n32-S64"
13 ; CHECK: func:
14 ; CHECK: vcvt.s32.f32  q[[R:[0-9]]], q[[R]], #3
15 define void @func(ptr nocapture %pb, ptr nocapture readonly %pf) #0 {
16 entry:
17   %0 = load <8 x float>, ptr %pf, align 4
18   %1 = fmul <8 x float> %0, <float 8.000000e+00, float 8.000000e+00, float 8.000000e+00, float 8.000000e+00, float 8.000000e+00, float 8.000000e+00, float 8.000000e+00, float 8.000000e+00>
19   %2 = fptosi <8 x float> %1 to <8 x i16>
20   store <8 x i16> %2, ptr %pb, align 2
21   ret void
24 attributes #0 = { nounwind "less-precise-fpmad"="false" "frame-pointer"="none" "no-infs-fp-math"="false" "no-nans-fp-math"="false" "no-realign-stack" "stack-protector-buffer-size"="8" "unsafe-fp-math"="false" "use-soft-float"="false" }