Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / Hexagon / store-abs.ll
blob5ef3b506ab3918fb81f86dd66af720b9751099db
1 ; RUN: llc -march=hexagon -O3 -hexagon-small-data-threshold=0 < %s | FileCheck %s
2 ; This lit test validates that storetrunc for a 64bit value picks a store
3 ; absolute pattern instead of base + index store pattern. This will facilitate
4 ; the constant extender optimization pass to move the immediate value to a register
5 ; if there are more than two uses and replace all the uses of the constant.
6 ; Generation of absolute pattern for a 64 bit truncated value also aviods an
7 ; extra move.
9 @g0 = external global i8, align 8
10 @g1 = external global i16, align 8
11 @g2 = external global i32, align 8
13 ; CHECK-LABEL: f0:
14 ; CHECK: memd(##441656) = r{{[0-9]+}}
15 define void @f0(i64 %a0) #0 {
16 b0:
17   store volatile i64 %a0, ptr inttoptr (i32 441656 to ptr)
18   ret void
21 ; CHECK-LABEL: f1:
22 ; CHECK: memw(##441656) = r{{[0-9]+}}
23 define void @f1(i64 %a0) #0 {
24 b0:
25   %v0 = trunc i64 %a0 to i32
26   store volatile i32 %v0, ptr inttoptr (i32 441656 to ptr)
27   ret void
30 ; CHECK-LABEL: f2:
31 ; CHECK: memh(##441656) = r{{[0-9]+}}
32 define void @f2(i64 %a0) #0 {
33 b0:
34   %v0 = trunc i64 %a0 to i16
35   store volatile i16 %v0, ptr inttoptr (i32 441656 to ptr)
36   ret void
39 ; CHECK-LABEL: f3:
40 ; CHECK: memb(##441656) = r{{[0-9]+}}
41 define void @f3(i64 %a0) #0 {
42 b0:
43   %v0 = trunc i64 %a0 to i8
44   store volatile i8 %v0, ptr inttoptr (i32 441656 to ptr)
45   ret void
48 ; CHECK-LABEL: f4:
49 ; CHECK: memw(##g2) = r{{[0-9]+}}
50 define void @f4(i64 %a0) #0 {
51 b0:
52   %v0 = trunc i64 %a0 to i32
53   store volatile i32 %v0, ptr @g2
54   ret void
57 ; CHECK-LABEL: f5:
58 ; CHECK: memh(##g1) = r{{[0-9]+}}
59 define void @f5(i64 %a0) #0 {
60 b0:
61   %v0 = trunc i64 %a0 to i16
62   store volatile i16 %v0, ptr @g1
63   ret void
66 ; CHECK-LABEL: f6:
67 ; CHECK: memb(##g0) = r{{[0-9]+}}
68 define void @f6(i64 %a0) #0 {
69 b0:
70   %v0 = trunc i64 %a0 to i8
71   store volatile i8 %v0, ptr @g0
72   ret void
75 attributes #0 = { nounwind }