Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / Hexagon / swp-ws-meta-instr.mir
blobca6a87119b1d690e5793a90f3c0bb99faee9c26b
1 # REQUIRES: asserts
2 # RUN: llc --march=hexagon %s -run-pass=pipeliner -debug-only=pipeliner \
3 # RUN: -window-sched=force -filetype=null -verify-machineinstrs 2>&1 \
4 # RUN: | FileCheck %s
6 # CHECK-NOT: PSEUDO_PROBE
7 # CHECK: Best window offset is {{[0-9]+}} and Best II is {{[0-9]+}}.
9 --- |
10   define void @exp_approx_top_six(i32 %N, ptr noalias %x, ptr noalias %y) #0 {
11   entry:
12     %is_zero = icmp eq i32 %N, 0
13     br i1 %is_zero, label %exit, label %loop_header
15   loop_header:
16     %vec_one = tail call <32 x i32> @llvm.hexagon.V6.lvsplatw.128B(i32 1065353216)
17     %vec_half = tail call <32 x i32> @llvm.hexagon.V6.lvsplatw.128B(i32 1056964608)
18     %vec_sixth = tail call <32 x i32> @llvm.hexagon.V6.lvsplatw.128B(i32 1042983595)
19     %vec_24th = tail call <32 x i32> @llvm.hexagon.V6.lvsplatw.128B(i32 1026206379)
20     %vec_120th = tail call <32 x i32> @llvm.hexagon.V6.lvsplatw.128B(i32 1007192201)
21     %vec_720th = tail call <32 x i32> @llvm.hexagon.V6.lvsplatw.128B(i32 985008993)
22     br label %loop_body
24   exit:
25     ret void
27   loop_body:
28     %lsr.iv1 = phi ptr [ %cgep3, %loop_body ], [ %x, %loop_header ]
29     %lsr.iv = phi ptr [ %cgep, %loop_body ], [ %y, %loop_header ]
30     %index = phi i32 [ 0, %loop_header ], [ %index_next, %loop_body ]
31     %vec_input = load <32 x i32>, ptr %lsr.iv1, align 128
32     %vec_input_pow_2 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_input, <32 x i32> %vec_input)
33     %vec_input_pow_3 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_input_pow_2, <32 x i32> %vec_input)
34     %vec_input_pow_4 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_input_pow_3, <32 x i32> %vec_input)
35     %vec_input_pow_5 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_input_pow_4, <32 x i32> %vec_input)
36     %vec_input_pow_6 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_input_pow_5, <32 x i32> %vec_input)
37     %vec_exp_approx_1 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_half, <32 x i32> %vec_input_pow_2)
38     %vec_exp_approx_2 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_sixth, <32 x i32> %vec_input_pow_3)
39     %vec_exp_approx_3 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_24th, <32 x i32> %vec_input_pow_4)
40     %vec_exp_approx_4 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_120th, <32 x i32> %vec_input_pow_5)
41     %vec_exp_approx_5 = tail call <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32> %vec_720th, <32 x i32> %vec_input_pow_6)
42     %vec_exp_sum_1 = tail call <32 x i32> @llvm.hexagon.V6.vaddw.128B(<32 x i32> %vec_one, <32 x i32> %vec_input)
43     %vec_exp_sum_2 = tail call <32 x i32> @llvm.hexagon.V6.vaddw.128B(<32 x i32> %vec_exp_sum_1, <32 x i32> %vec_exp_approx_1)
44     %vec_exp_sum_3 = tail call <32 x i32> @llvm.hexagon.V6.vaddw.128B(<32 x i32> %vec_exp_sum_2, <32 x i32> %vec_exp_approx_2)
45     %vec_exp_sum_4 = tail call <32 x i32> @llvm.hexagon.V6.vaddw.128B(<32 x i32> %vec_exp_sum_3, <32 x i32> %vec_exp_approx_3)
46     %vec_exp_sum_5 = tail call <32 x i32> @llvm.hexagon.V6.vaddw.128B(<32 x i32> %vec_exp_sum_4, <32 x i32> %vec_exp_approx_4)
47     %vec_exp_result = tail call <32 x i32> @llvm.hexagon.V6.vaddw.128B(<32 x i32> %vec_exp_sum_5, <32 x i32> %vec_exp_approx_5)
48     store <32 x i32> %vec_exp_result, ptr %lsr.iv, align 128
49     %index_next = add nuw i32 %index, 32
50     %loop_cond = icmp ult i32 %index_next, %N
51     %cgep = getelementptr i8, ptr %lsr.iv, i32 128
52     %cgep3 = getelementptr i8, ptr %lsr.iv1, i32 128
53     br i1 %loop_cond, label %loop_body, label %exit
54   }
56   declare <32 x i32> @llvm.hexagon.V6.vmpyowh.rnd.128B(<32 x i32>, <32 x i32>)
57   declare <32 x i32> @llvm.hexagon.V6.lvsplatw.128B(i32)
58   declare <32 x i32> @llvm.hexagon.V6.vaddw.128B(<32 x i32>, <32 x i32>)
60   attributes #0 = { "target-features"="+hvx-length128b,+hvxv69,+v66,-long-calls" }
61 ...
62 ---
63 name:            exp_approx_top_six
64 tracksRegLiveness: true
65 body:             |
66   bb.0.entry:
67     successors: %bb.2(0x30000000), %bb.1(0x50000000)
68     liveins: $r0, $r1, $r2
70     %0:intregs = COPY $r2
71     %1:intregs = COPY $r1
72     %2:intregs = COPY $r0
73     %3:predregs = C2_cmpeqi %2, 0
74     J2_jumpt killed %3, %bb.2, implicit-def dead $pc
75     J2_jump %bb.1, implicit-def dead $pc
77   bb.1.loop_header:
78     successors: %bb.3(0x80000000)
80     %4:intregs = A2_tfrsi 1065353216
81     %5:hvxvr = V6_lvsplatw killed %4
82     %6:intregs = A2_tfrsi 1056964608
83     %7:hvxvr = V6_lvsplatw killed %6
84     %8:intregs = A2_tfrsi 1042983595
85     %9:hvxvr = V6_lvsplatw killed %8
86     %10:intregs = A2_tfrsi 1026206379
87     %11:hvxvr = V6_lvsplatw killed %10
88     %12:intregs = A2_tfrsi 1007192201
89     %13:hvxvr = V6_lvsplatw killed %12
90     %14:intregs = A2_tfrsi 985008993
91     %15:hvxvr = V6_lvsplatw killed %14
92     %16:intregs = A2_addi %2, 31
93     %17:intregs = S2_lsr_i_r %16, 5
94     %18:intregs = COPY %17
95     J2_loop0r %bb.3, %18, implicit-def $lc0, implicit-def $sa0, implicit-def $usr
96     J2_jump %bb.3, implicit-def dead $pc
98   bb.2.exit:
99     PS_jmpret $r31, implicit-def dead $pc
101   bb.3.loop_body (machine-block-address-taken):
102     successors: %bb.3(0x7c000000), %bb.2(0x04000000)
104     %19:intregs = PHI %1, %bb.1, %20, %bb.3
105     %21:intregs = PHI %0, %bb.1, %22, %bb.3
106     %23:hvxvr, %20:intregs = V6_vL32b_pi %19, 128 :: (load (s1024) from %ir.lsr.iv1)
107     %24:hvxvr = V6_vmpyowh_rnd %23, %23
108     %25:hvxvr = V6_vmpyowh_rnd %24, %23
109     %26:hvxvr = V6_vmpyowh_rnd %25, %23
110     %27:hvxvr = V6_vmpyowh_rnd %26, %23
111     %28:hvxvr = V6_vmpyowh_rnd %27, %23
112     %29:hvxvr = V6_vmpyowh_rnd %7, %24
113     %30:hvxvr = V6_vmpyowh_rnd %9, %25
114     %31:hvxvr = V6_vmpyowh_rnd %11, %26
115     %32:hvxvr = V6_vmpyowh_rnd %13, %27
116     ; To check the meta MI within loop kernel.
117     PSEUDO_PROBE 128, 1, 0, 0
118     %33:hvxvr = V6_vmpyowh_rnd %15, killed %28
119     %34:hvxvr = V6_vaddw %5, %23
120     %35:hvxvr = V6_vaddw killed %34, killed %29
121     %36:hvxvr = V6_vaddw killed %35, killed %30
122     %37:hvxvr = V6_vaddw killed %36, killed %31
123     %38:hvxvr = V6_vaddw killed %37, killed %32
124     %39:hvxvr = V6_vaddw killed %38, killed %33
125     %22:intregs = V6_vS32b_pi %21, 128, killed %39 :: (store (s1024) into %ir.lsr.iv)
126     ENDLOOP0 %bb.3, implicit-def $pc, implicit-def $lc0, implicit $sa0, implicit $lc0
127     J2_jump %bb.2, implicit-def dead $pc