Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / LoongArch / lasx / intrinsic-extl.ll
blob7040c8c784cdfea6d47b5c003febf3895bcae2c2
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc --mtriple=loongarch64 --mattr=+lasx < %s | FileCheck %s
4 declare <4 x i64> @llvm.loongarch.lasx.xvextl.q.d(<4 x i64>)
6 define <4 x i64> @lasx_xvextl_q_d(<4 x i64> %va) nounwind {
7 ; CHECK-LABEL: lasx_xvextl_q_d:
8 ; CHECK:       # %bb.0: # %entry
9 ; CHECK-NEXT:    xvextl.q.d $xr0, $xr0
10 ; CHECK-NEXT:    ret
11 entry:
12   %res = call <4 x i64> @llvm.loongarch.lasx.xvextl.q.d(<4 x i64> %va)
13   ret <4 x i64> %res
16 declare <4 x i64> @llvm.loongarch.lasx.xvextl.qu.du(<4 x i64>)
18 define <4 x i64> @lasx_xvextl_qu_du(<4 x i64> %va) nounwind {
19 ; CHECK-LABEL: lasx_xvextl_qu_du:
20 ; CHECK:       # %bb.0: # %entry
21 ; CHECK-NEXT:    xvextl.qu.du $xr0, $xr0
22 ; CHECK-NEXT:    ret
23 entry:
24   %res = call <4 x i64> @llvm.loongarch.lasx.xvextl.qu.du(<4 x i64> %va)
25   ret <4 x i64> %res