Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / LoongArch / lasx / intrinsic-madd.ll
blobd3b09396727e7919007f091034f21fdeed3ff798
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc --mtriple=loongarch64 --mattr=+lasx < %s | FileCheck %s
4 declare <32 x i8> @llvm.loongarch.lasx.xvmadd.b(<32 x i8>, <32 x i8>, <32 x i8>)
6 define <32 x i8> @lasx_xvmadd_b(<32 x i8> %va, <32 x i8> %vb, <32 x i8> %vc) nounwind {
7 ; CHECK-LABEL: lasx_xvmadd_b:
8 ; CHECK:       # %bb.0: # %entry
9 ; CHECK-NEXT:    xvmadd.b $xr0, $xr1, $xr2
10 ; CHECK-NEXT:    ret
11 entry:
12   %res = call <32 x i8> @llvm.loongarch.lasx.xvmadd.b(<32 x i8> %va, <32 x i8> %vb, <32 x i8> %vc)
13   ret <32 x i8> %res
16 declare <16 x i16> @llvm.loongarch.lasx.xvmadd.h(<16 x i16>, <16 x i16>, <16 x i16>)
18 define <16 x i16> @lasx_xvmadd_h(<16 x i16> %va, <16 x i16> %vb, <16 x i16> %vc) nounwind {
19 ; CHECK-LABEL: lasx_xvmadd_h:
20 ; CHECK:       # %bb.0: # %entry
21 ; CHECK-NEXT:    xvmadd.h $xr0, $xr1, $xr2
22 ; CHECK-NEXT:    ret
23 entry:
24   %res = call <16 x i16> @llvm.loongarch.lasx.xvmadd.h(<16 x i16> %va, <16 x i16> %vb, <16 x i16> %vc)
25   ret <16 x i16> %res
28 declare <8 x i32> @llvm.loongarch.lasx.xvmadd.w(<8 x i32>, <8 x i32>, <8 x i32>)
30 define <8 x i32> @lasx_xvmadd_w(<8 x i32> %va, <8 x i32> %vb, <8 x i32> %vc) nounwind {
31 ; CHECK-LABEL: lasx_xvmadd_w:
32 ; CHECK:       # %bb.0: # %entry
33 ; CHECK-NEXT:    xvmadd.w $xr0, $xr1, $xr2
34 ; CHECK-NEXT:    ret
35 entry:
36   %res = call <8 x i32> @llvm.loongarch.lasx.xvmadd.w(<8 x i32> %va, <8 x i32> %vb, <8 x i32> %vc)
37   ret <8 x i32> %res
40 declare <4 x i64> @llvm.loongarch.lasx.xvmadd.d(<4 x i64>, <4 x i64>, <4 x i64>)
42 define <4 x i64> @lasx_xvmadd_d(<4 x i64> %va, <4 x i64> %vb, <4 x i64> %vc) nounwind {
43 ; CHECK-LABEL: lasx_xvmadd_d:
44 ; CHECK:       # %bb.0: # %entry
45 ; CHECK-NEXT:    xvmadd.d $xr0, $xr1, $xr2
46 ; CHECK-NEXT:    ret
47 entry:
48   %res = call <4 x i64> @llvm.loongarch.lasx.xvmadd.d(<4 x i64> %va, <4 x i64> %vb, <4 x i64> %vc)
49   ret <4 x i64> %res